EP1930825A3 - Vorrichtung zur Unterstützung von Schaltungsentwurf, Verfahren zur Unterstützung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis - Google Patents

Vorrichtung zur Unterstützung von Schaltungsentwurf, Verfahren zur Unterstützung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis Download PDF

Info

Publication number
EP1930825A3
EP1930825A3 EP07117435A EP07117435A EP1930825A3 EP 1930825 A3 EP1930825 A3 EP 1930825A3 EP 07117435 A EP07117435 A EP 07117435A EP 07117435 A EP07117435 A EP 07117435A EP 1930825 A3 EP1930825 A3 EP 1930825A3
Authority
EP
European Patent Office
Prior art keywords
circuit
fpga
design supporting
information
printed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP07117435A
Other languages
English (en)
French (fr)
Other versions
EP1930825A2 (de
Inventor
Yoshiyuki Kato
Hisashi Aoyama
Mitsuru Sato
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of EP1930825A2 publication Critical patent/EP1930825A2/de
Publication of EP1930825A3 publication Critical patent/EP1930825A3/de
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/34Circuit design for reconfigurable circuits, e.g. field programmable gate arrays [FPGA] or programmable logic devices [PLD]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
EP07117435A 2006-12-04 2007-09-27 Vorrichtung zur Unterstützung von Schaltungsentwurf, Verfahren zur Unterstützung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis Withdrawn EP1930825A3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006327389 2006-12-04

Publications (2)

Publication Number Publication Date
EP1930825A2 EP1930825A2 (de) 2008-06-11
EP1930825A3 true EP1930825A3 (de) 2011-06-29

Family

ID=39247339

Family Applications (1)

Application Number Title Priority Date Filing Date
EP07117435A Withdrawn EP1930825A3 (de) 2006-12-04 2007-09-27 Vorrichtung zur Unterstützung von Schaltungsentwurf, Verfahren zur Unterstützung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis

Country Status (5)

Country Link
US (1) US7831944B2 (de)
EP (1) EP1930825A3 (de)
JP (1) JP5040617B2 (de)
KR (1) KR100941364B1 (de)
CN (1) CN101196951A (de)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4732311B2 (ja) * 2006-11-29 2011-07-27 キヤノン株式会社 撮像装置及びその制御方法及びプログラム及び記憶媒体
US7913220B2 (en) * 2006-12-04 2011-03-22 Fujitsu Limited Coordinated-design supporting apparatus, coordinated-design supporting method, computer product, and printed-circuit-board manufacturing method
US7904863B2 (en) * 2006-12-04 2011-03-08 Fujitsu Limited Circuit-design supporting apparatus, circuit-design supporting method, computer product, and printed-circuit-board manufacturing method
US8176457B2 (en) * 2006-12-04 2012-05-08 Fujitsu Limited Apparatus and method updating diagram of circuit based on pin swap performed in package design with respect to PLD
US8255844B2 (en) * 2006-12-04 2012-08-28 Fujitsu Limited Coordinated-design supporting apparatus, coordinated-design supporting method, computer product, printed-circuit-board manufacturing method, circuit-design supporting apparatus, circuit-design supporting method, computer product, and printed-circuit-board manufacturing method
JP5589783B2 (ja) * 2010-11-09 2014-09-17 富士通株式会社 設計プログラム、設計装置及び設計方法
TW201301135A (zh) * 2011-06-16 2013-01-01 Hon Hai Prec Ind Co Ltd 零件資料轉檔系統及方法
MX2019013852A (es) 2014-06-27 2020-01-23 Anvil International Llc Abrazadera ajustable y cubo para soporte de manguera flexible.
CN105245815A (zh) * 2015-09-23 2016-01-13 段然 一种实现mipi镜头在可穿戴设备当中使用的方法
US10127338B2 (en) * 2015-12-15 2018-11-13 Taiwan Semiconductor Manufacturing Company Ltd. System, method and associated computer readable medium for designing integrated circuit with pre-layout RC information
US9864825B2 (en) 2016-02-01 2018-01-09 Ciena Corporation Systems and methods for dynamic symbols for devices in electrical schematics
US9971864B2 (en) * 2016-07-22 2018-05-15 Hewlett Packard Enterprise Development Lp Symmetry verifications for differential signal vias of an electronic circuit design
US11042683B2 (en) 2016-07-22 2021-06-22 Hewlett Packard Enterprise Development Lp Void avoidance verifications for electronic circuit designs
TWI665556B (zh) * 2018-05-11 2019-07-11 緯穎科技服務股份有限公司 輸入輸出介面配置的方法、可配置輸入輸出介面的裝置及控制系統
US10783308B1 (en) * 2018-12-20 2020-09-22 Xilinix, Inc. Method of assigning contact elements associated with an integrated circuit device

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04246778A (ja) 1991-02-01 1992-09-02 Nec Corp 半導体集積回路の配置方式
US5297053A (en) 1991-06-04 1994-03-22 Computervision Corporation Method and apparatus for deferred package assignment for components of an electronic circuit for a printed circuit board
JPH06163690A (ja) 1992-11-25 1994-06-10 Kawasaki Steel Corp 電子デバイス配置配線装置
US5625565A (en) 1994-09-09 1997-04-29 Cadence Design Systems, Inc. System and method for generating a template for functional logic symbols
JP3712482B2 (ja) * 1996-11-25 2005-11-02 株式会社東芝 操作支援装置、操作支援方法
US6314550B1 (en) * 1997-06-10 2001-11-06 Altera Corporation Cascaded programming with multiple-purpose pins
US5978862A (en) * 1997-08-08 1999-11-02 Toshiba America Information Systems, Inc. PCMCIA card dynamically configured in first mode to program FPGA controlling application specific circuit and in second mode to operate as an I/O device
US6473885B1 (en) 1998-07-17 2002-10-29 Mentor Graphics Corporation Digital circuit layout techniques using circuit decomposition and pin swapping
JP2000099558A (ja) 1998-09-25 2000-04-07 Nec Eng Ltd デザインルールチェック方法及びシステム
US6968514B2 (en) * 1998-09-30 2005-11-22 Cadence Design Systems, Inc. Block based design methodology with programmable components
US6347387B1 (en) * 1998-10-09 2002-02-12 Agere Systems Guardian Corp. Test circuits for testing inter-device FPGA links including a shift register configured from FPGA elements to form a shift block through said inter-device FPGA links
JP3529290B2 (ja) * 1998-12-11 2004-05-24 日本電気株式会社 I/oバッファ動作電源自動チェックシステム
US6239611B1 (en) * 1999-06-10 2001-05-29 Xilinx, Inc. Circuit and method for testing whether a programmable logic device complies with a zero-hold-time requirement
JP2001092857A (ja) 1999-09-17 2001-04-06 Nec Eng Ltd プリント基板設計cadシステム
US6631510B1 (en) 1999-10-29 2003-10-07 Altera Toronto Co. Automatic generation of programmable logic device architectures
US6725441B1 (en) 2000-03-22 2004-04-20 Xilinx, Inc. Method and apparatus for defining and modifying connections between logic cores implemented on programmable logic devices
JP2002279010A (ja) 2001-03-19 2002-09-27 Nec Corp 論理回路図生成装置、論理回路図生成方法およびそのプログラム
JP3772701B2 (ja) 2001-07-19 2006-05-10 日本電気株式会社 回路図接続情報出力方式及び回路図接続情報出力方法
US6629307B2 (en) 2001-07-24 2003-09-30 Hewlett-Packard Development Company, Lp. Method for ensuring correct pin assignments between system board connections using common mapping files
JP3615182B2 (ja) 2001-11-26 2005-01-26 株式会社東芝 光近接効果補正方法及び光近接効果補正システム
US7024654B2 (en) 2002-06-11 2006-04-04 Anadigm, Inc. System and method for configuring analog elements in a configurable hardware device
US6732349B1 (en) * 2002-08-29 2004-05-04 Xilinx, Inc. Method and apparatus for improving PIP coverage in programmable logic devices
CN1521830A (zh) 2003-02-12 2004-08-18 上海芯华微电子有限公司 集成电路设计、验证与测试一体化的技术方法
US7165230B2 (en) * 2004-06-02 2007-01-16 Altera Corporation Switch methodology for mask-programmable logic devices
JP2006079447A (ja) 2004-09-10 2006-03-23 Fujitsu Ltd 集積回路設計支援装置、集積回路設計支援方法及び集積回路設計支援プログラム
US7299444B1 (en) 2005-03-31 2007-11-20 Altera Corporation Interface for pin swap information
US7281233B1 (en) 2005-05-27 2007-10-09 Xilinx, Inc. Method and apparatus for implementing a circuit design for integrated circuitry on a circuit board
US7218567B1 (en) * 2005-09-23 2007-05-15 Xilinx, Inc. Method and apparatus for the protection of sensitive data within an integrated circuit
US7627838B2 (en) * 2006-04-25 2009-12-01 Cypress Semiconductor Corporation Automated integrated circuit development
US7904863B2 (en) 2006-12-04 2011-03-08 Fujitsu Limited Circuit-design supporting apparatus, circuit-design supporting method, computer product, and printed-circuit-board manufacturing method
US7913220B2 (en) 2006-12-04 2011-03-22 Fujitsu Limited Coordinated-design supporting apparatus, coordinated-design supporting method, computer product, and printed-circuit-board manufacturing method
KR100935124B1 (ko) 2006-12-04 2010-01-06 후지쯔 가부시끼가이샤 회로 설계 지원 장치, 회로 설계 지원 방법, 회로 설계지원 프로그램을 기록한 컴퓨터 판독가능한 기록매체 및프린트 기판의 제조 방법
US20080172442A1 (en) * 2007-01-17 2008-07-17 Inventec Corporation Multi-computer system and configuration method therefor

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
C SWEENEY: "Hardware Design Methodologies", 21 February 2002 (2002-02-21), pages 1 - 53, XP002636270, Retrieved from the Internet <URL:http://citeseerx.ist.psu.edu/viewdoc/download?doi=10.1.1.7.843&rep=rep1&type=pdf> [retrieved on 20110511], DOI: 10.1.1.7.843 *
P GARRAULT: "Methodologies for Efficient FPA Integration Into PCBs", WHITE PAPER: XILINX FPGAS, 13 March 2003 (2003-03-13), pages 1 - 15, XP002636269, Retrieved from the Internet <URL:http://www.xilinx.com/support/documentation/white_papers/wp174.pdf> [retrieved on 20110511] *

Also Published As

Publication number Publication date
CN101196951A (zh) 2008-06-11
KR100941364B1 (ko) 2010-02-10
JP2008165748A (ja) 2008-07-17
KR20080051037A (ko) 2008-06-10
US20090049419A1 (en) 2009-02-19
JP5040617B2 (ja) 2012-10-03
US7831944B2 (en) 2010-11-09
EP1930825A2 (de) 2008-06-11

Similar Documents

Publication Publication Date Title
EP1930825A3 (de) Vorrichtung zur Unterstützung von Schaltungsentwurf, Verfahren zur Unterstützung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis
EP1930826A3 (de) Vorrichtung zur Unterstutzung von Schaltungsentwurf, Verfahren zur Unterstutzung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis
EP1930822A3 (de) Vorrichtung zur Unterstützung von Schaltungsentwurf, Verfahren zur Unterstützung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis
EP1840768A3 (de) Systeme und Verfahren für eine verteilte IMDB
EP1930830A3 (de) Vorrichtung zur Unterstützung für koordiniertes Design, Verfahren zur Unterstützung für koordiniertes Design, Computerprodukt und Verfahren zur Herstellung für einen gedruckten Schaltkreis
EP1840766A3 (de) Systeme und Verfahren für eine verteilte IMBD und verteiltes Cache
EP1953690A3 (de) Verfahren und System zum Geschäftsprozessmanagement
EP1930823A3 (de) Vorrichtung zur Unterstutzung von Schaltungsentwurf, Verfahren zur Unterstutzung von Schaltungsentwurf, Computerprogramm und Herstellungsverfahren für einen gedruckten Schaltkreis
EP1770559A3 (de) Vorrichtung zur Informationsverarbeitung, Wiedergabevorrichtung, Kommunikationsverfahren, Wiedergabeverfahren und Computerprogramme
EP1816563A3 (de) Verfahren zur Verwaltung von Datenschnappschussbildern in einem Speichersystem
EP1732020A3 (de) Vorrichtung und Verfahren zur Generierung von CAD-Daten
EP1710671A3 (de) Verfahren und Vorrichtung zur automatischen Kalibrierung eines Berührungsbildschirms
EP1708107A3 (de) Abbildung eines Dateisystemmodells auf ein Datenbankobjekt
EP1906279A3 (de) Graphische Schnittstelle zur Anzeige von Anlagen in einem Anlagenverwaltungssystem
WO2005089238A3 (en) Knowledge management system with integrated product document management for computer-aided design modeling
EP1850249A3 (de) Informationsverarbeitungsvorrichtung, Informationsverarbeitungsverfahren und Programm
EP1621984A3 (de) Wellenförmiges Linsensystem und Verfahren für Suchergebnisse
EP2270725A3 (de) Verfahren und System zur Verwaltung von Unternehmensinhalten
EP2330526A3 (de) Vorrichtung und Verfahren zur Bestimmung von Informationen zum Medikamenteneinsatz
EP1895273A3 (de) Datenverwaltungssystem, System zur Erzeugung von Aktualisierungsdaten und Datenaktualisierungsverfahren
EP1672525A3 (de) Verwaltung und Verwendung von Daten in einem computererstellten Dokument
EP1821306A3 (de) Bildwiedergabeverfahren, Musikverarbeitungsverfahren, Bildwiedergabegerät und Computerprogramm
EP1477892A3 (de) System, Verfahren, Computerprogrammprodukt und Herstellungsartikel zur Dateneingabe in ein Computersystem
EP2216740A3 (de) Dreidimensionale Verfahrensplanung
EP1857921A3 (de) Verwaltung von Aufzeichnungsblattinformationen

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A2

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LI LT LU LV MC MT NL PL PT RO SE SI SK TR

AX Request for extension of the european patent

Extension state: AL BA HR MK RS

PUAL Search report despatched

Free format text: ORIGINAL CODE: 0009013

AK Designated contracting states

Kind code of ref document: A3

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LI LT LU LV MC MT NL PL PT RO SE SI SK TR

AX Request for extension of the european patent

Extension state: AL BA HR MK RS

17P Request for examination filed

Effective date: 20111223

AKX Designation fees paid

Designated state(s): DE FR

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20150401