DE69835499D1 - Auswahlschaltkreis für eine DRAM-Matrix und Verfahren zum Testen der Datenspeicherfähigkeit einer DRAM-Matrix - Google Patents
Auswahlschaltkreis für eine DRAM-Matrix und Verfahren zum Testen der Datenspeicherfähigkeit einer DRAM-MatrixInfo
- Publication number
- DE69835499D1 DE69835499D1 DE69835499T DE69835499T DE69835499D1 DE 69835499 D1 DE69835499 D1 DE 69835499D1 DE 69835499 T DE69835499 T DE 69835499T DE 69835499 T DE69835499 T DE 69835499T DE 69835499 D1 DE69835499 D1 DE 69835499D1
- Authority
- DE
- Germany
- Prior art keywords
- dram matrix
- testing
- data storage
- selection circuit
- dram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000011159 matrix material Substances 0.000 title 2
- 238000013500 data storage Methods 0.000 title 1
- 238000000034 method Methods 0.000 title 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
- Semiconductor Memories (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/992,378 US6016281A (en) | 1997-12-17 | 1997-12-17 | Memory with word line voltage control |
US992378 | 1997-12-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69835499D1 true DE69835499D1 (de) | 2006-09-21 |
DE69835499T2 DE69835499T2 (de) | 2007-08-02 |
Family
ID=25538270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69835499T Expired - Lifetime DE69835499T2 (de) | 1997-12-17 | 1998-10-24 | Auswahlschaltkreis für eine DRAM-Matrix und Verfahren zum Testen der Datenspeicherfähigkeit einer DRAM-Matrix |
Country Status (7)
Country | Link |
---|---|
US (1) | US6016281A (de) |
EP (1) | EP0924765B1 (de) |
JP (1) | JPH11250697A (de) |
KR (1) | KR100571434B1 (de) |
CN (1) | CN1199190C (de) |
DE (1) | DE69835499T2 (de) |
TW (1) | TW418526B (de) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3544096B2 (ja) * | 1997-03-26 | 2004-07-21 | 東京大学長 | 半導体集積回路装置 |
DE10026275A1 (de) * | 2000-05-26 | 2001-12-13 | Infineon Technologies Ag | Verfahren zum Testen einer Vielzahl von Wortleitungen einer Halbleiterspeicheranordnung |
DE10055920C2 (de) * | 2000-11-10 | 2003-03-27 | Infineon Technologies Ag | Integrierter Speicher mit einer Spannungsregelungsschaltung |
US6512705B1 (en) * | 2001-11-21 | 2003-01-28 | Micron Technology, Inc. | Method and apparatus for standby power reduction in semiconductor devices |
US7453083B2 (en) * | 2001-12-21 | 2008-11-18 | Synopsys, Inc. | Negative differential resistance field effect transistor for implementing a pull up element in a memory cell |
US7064984B2 (en) * | 2002-01-16 | 2006-06-20 | Micron Technology, Inc. | Circuit and method for reducing leakage current in a row driver circuit in a flash memory during a standby mode of operation |
US6711076B2 (en) * | 2002-07-26 | 2004-03-23 | International Business Machines Corporation | Active restore weak write test mode |
US7015448B2 (en) * | 2002-08-22 | 2006-03-21 | Micron Technology, Inc. | Dark current reduction circuitry for CMOS active pixel sensors |
DE10335618B4 (de) * | 2003-08-04 | 2005-12-08 | Infineon Technologies Ag | Halbleiterspeicher und Verfahren zum Betreiben eines Halbleiterspeichers |
US20050081190A1 (en) * | 2003-09-30 | 2005-04-14 | International Business Machines Corporation | Autonomic memory leak detection and remediation |
US7307896B2 (en) * | 2005-03-11 | 2007-12-11 | Micron Technology, Inc. | Detection of row-to-row shorts and other row decode defects in memory devices |
US7388796B2 (en) * | 2006-06-29 | 2008-06-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for testing memory under worse-than-normal conditions |
KR100933678B1 (ko) * | 2008-06-30 | 2009-12-23 | 주식회사 하이닉스반도체 | 워드라인 오프전압 생성회로 및 생성방법 |
KR20100125099A (ko) * | 2009-05-20 | 2010-11-30 | 삼성전자주식회사 | 반도체 장치 |
CN102005242B (zh) * | 2009-08-28 | 2013-05-29 | 中芯国际集成电路制造(上海)有限公司 | 电阻随机存储器及其驱动方法 |
US8922236B2 (en) * | 2010-09-10 | 2014-12-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor memory device and method for inspecting the same |
CN102568578A (zh) * | 2010-12-08 | 2012-07-11 | 旺宏电子股份有限公司 | 半导体存储装置及其测试及控制方法 |
JP5879165B2 (ja) * | 2011-03-30 | 2016-03-08 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US8477555B2 (en) * | 2011-06-30 | 2013-07-02 | Intel Corporation | Deselect drivers for a memory array |
US9459316B2 (en) | 2011-09-06 | 2016-10-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and apparatus for testing a semiconductor device |
US9455029B2 (en) * | 2014-05-23 | 2016-09-27 | Micron Technology, Inc. | Threshold voltage analysis |
CN107991598B (zh) * | 2017-11-16 | 2020-09-11 | 长江存储科技有限责任公司 | 一种用于三维存储器沟道导通性的测量方法 |
CN108053854B (zh) * | 2017-12-07 | 2023-08-25 | 长鑫存储技术有限公司 | 动态随机存储单元、动态随机存储器及存储方法 |
CN113077836B (zh) * | 2021-04-28 | 2022-05-31 | 长江存储科技有限责任公司 | 三维非易失性存储器及字线漏电的检测方法 |
EP4258266A4 (de) * | 2022-02-18 | 2024-04-17 | Changxin Memory Technologies, Inc. | Testverfahren für speicherchip und vorrichtung dafür |
CN116665749A (zh) * | 2022-02-18 | 2023-08-29 | 长鑫存储技术有限公司 | 存储芯片的测试方法及其装置 |
CN114550801B (zh) * | 2022-02-25 | 2024-07-05 | 长鑫存储技术有限公司 | 存储芯片的测试方法和测试装置、电子设备 |
CN118054779A (zh) * | 2022-11-16 | 2024-05-17 | 立积电子股份有限公司 | 开关装置 |
TW202425509A (zh) | 2022-12-14 | 2024-06-16 | 立積電子股份有限公司 | 開關裝置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3940740A (en) * | 1973-06-27 | 1976-02-24 | Actron Industries, Inc. | Method for providing reconfigurable microelectronic circuit devices and products produced thereby |
JPS6052997A (ja) * | 1983-09-02 | 1985-03-26 | Toshiba Corp | 半導体記憶装置 |
KR940002859B1 (ko) * | 1991-03-14 | 1994-04-04 | 삼성전자 주식회사 | 반도체 메모리장치에서의 워드라인 구동회로 |
US5257238A (en) * | 1991-07-11 | 1993-10-26 | Micron Technology, Inc. | Dynamic memory having access transistor turn-off state |
US5416747A (en) * | 1992-07-15 | 1995-05-16 | Kawasaki Steel Corporation | Semiconductor memory driven at low voltage |
-
1997
- 1997-12-17 US US08/992,378 patent/US6016281A/en not_active Expired - Lifetime
-
1998
- 1998-10-24 DE DE69835499T patent/DE69835499T2/de not_active Expired - Lifetime
- 1998-10-24 EP EP98120100A patent/EP0924765B1/de not_active Expired - Lifetime
- 1998-10-27 TW TW087117797A patent/TW418526B/zh not_active IP Right Cessation
- 1998-11-19 CN CNB981225160A patent/CN1199190C/zh not_active Expired - Fee Related
- 1998-12-17 KR KR1019980055577A patent/KR100571434B1/ko not_active IP Right Cessation
- 1998-12-17 JP JP10359048A patent/JPH11250697A/ja not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
KR19990063148A (ko) | 1999-07-26 |
US6016281A (en) | 2000-01-18 |
CN1199190C (zh) | 2005-04-27 |
EP0924765A3 (de) | 2000-04-05 |
EP0924765B1 (de) | 2006-08-09 |
EP0924765A2 (de) | 1999-06-23 |
KR100571434B1 (ko) | 2006-06-21 |
JPH11250697A (ja) | 1999-09-17 |
CN1220465A (zh) | 1999-06-23 |
TW418526B (en) | 2001-01-11 |
DE69835499T2 (de) | 2007-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69835499D1 (de) | Auswahlschaltkreis für eine DRAM-Matrix und Verfahren zum Testen der Datenspeicherfähigkeit einer DRAM-Matrix | |
DE69030894D1 (de) | Speichermedium, Speicherungsverfahren und Verfahren zum Auslesen der gespeicherten Informationen | |
DE69327389D1 (de) | Verfahren zum Prüfen von Entwürfen für programmierbare Logikschaltungen | |
DE69423662D1 (de) | Aufzeichnungsgerät und Aufzeichnungsverfahren für ein Aufzeichnungsmedium | |
DE69419749D1 (de) | Speicherverwalter für ein rechnersystem und verfahren hierfür | |
DE69404674D1 (de) | Speicherkarte und verfahren zum betrieb | |
DE69739745D1 (de) | Verfahren zum drahtlosen Auffinden von Informationen | |
DE69927487D1 (de) | Verfahren zum schreiben und lesen von magneto-resistiven speichern (mram) | |
DE69838938D1 (de) | Verfahren und Gerät zum Speichern von kodierten Datensignalen | |
DE60001913D1 (de) | Mustergenerator für eine testvorrichtung von paketbasierten speichern | |
DE69620318D1 (de) | Ferroelektrische Speicheranordnungen und Verfahren zu ihrer Prüfung | |
DE69323681D1 (de) | Stressprüfung für Speichernetzwerke in integrierten Schaltungen | |
DE68921739D1 (de) | Methode und Gerät zum Prüfen der Wirkungsweise einer Speichervorrichtung. | |
DE69731102D1 (de) | Formmatrize für würfeleckige gegenstände und verfahren zu deren herstellung | |
DE69822368D1 (de) | Halbleiterspeicherschaltung mit einem Selektor für mehrere Wortleitungen, und Prüfverfahren dafür | |
ID21452A (id) | Metoda dan peralatan perekam data | |
DE69705986D1 (de) | Gerät und Verfahren zum Anzeigen von Datenstrukturen mit dazugehörigem Aufzeichnungsträger | |
DE69712005D1 (de) | Datenleseschaltungsanordnung und Verfahren für eine Mehrbitszelle | |
DE68923876D1 (de) | Träger für Datenspeicher und Verfahren zu seiner Herstellung. | |
DE69935693D1 (de) | Bibliotheksvorrichtung für aufzeichnungsträger und verfahren zum betreiben derselben | |
DE69017303D1 (de) | Testverfahren für eine integrierte Schaltung mit nichtflüchtiger Speicherzelle fähig zum zeitweiligen Halten von Information. | |
DE69525035D1 (de) | Verfahren zum testen einer speicheradressen-dekodierschaltung | |
DE69512456D1 (de) | Verfahren und Schaltungen zur Löschung eines Speichers | |
DE59705824D1 (de) | Verfahren zum lagern von spulen und lagereinrichtung | |
DE69430099D1 (de) | Magnetooptisches Aufzeichnungsmedium und Verfahren zum Auslesen desselben |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8327 | Change in the person/name/address of the patent owner |
Owner name: QIMONDA AG, 81739 MUENCHEN, DE |
|
8364 | No opposition during term of opposition |