DE69315576T2 - Verfahren und testanlage zur entwicklung einer integrierten schaltung. - Google Patents

Verfahren und testanlage zur entwicklung einer integrierten schaltung.

Info

Publication number
DE69315576T2
DE69315576T2 DE69315576T DE69315576T DE69315576T2 DE 69315576 T2 DE69315576 T2 DE 69315576T2 DE 69315576 T DE69315576 T DE 69315576T DE 69315576 T DE69315576 T DE 69315576T DE 69315576 T2 DE69315576 T2 DE 69315576T2
Authority
DE
Germany
Prior art keywords
developing
integrated circuit
test system
test
integrated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69315576T
Other languages
English (en)
Other versions
DE69315576D1 (de
Inventor
Mariano Bona
Pierre-Albert Comte
Duc Pham-Minh
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
SGS Thomson Microelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SGS Thomson Microelectronics SA filed Critical SGS Thomson Microelectronics SA
Publication of DE69315576D1 publication Critical patent/DE69315576D1/de
Application granted granted Critical
Publication of DE69315576T2 publication Critical patent/DE69315576T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/362Software debugging
    • G06F11/3648Software debugging using additional hardware
    • G06F11/3652Software debugging using additional hardware in-circuit-emulation [ICE] arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/261Functional testing by simulating additional hardware, e.g. fault simulation
DE69315576T 1992-05-27 1993-05-27 Verfahren und testanlage zur entwicklung einer integrierten schaltung. Expired - Fee Related DE69315576T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9206514A FR2691817B1 (fr) 1992-05-27 1992-05-27 Procede et carte electronique pour le developpement d'un circuit integre.
PCT/FR1993/000517 WO1993024881A1 (fr) 1992-05-27 1993-05-27 Procede et plate-formes de test pour le developpement d'un circuit integre

Publications (2)

Publication Number Publication Date
DE69315576D1 DE69315576D1 (de) 1998-01-15
DE69315576T2 true DE69315576T2 (de) 1998-07-09

Family

ID=9430248

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69315576T Expired - Fee Related DE69315576T2 (de) 1992-05-27 1993-05-27 Verfahren und testanlage zur entwicklung einer integrierten schaltung.

Country Status (6)

Country Link
US (1) US5710934A (de)
EP (1) EP0642683B1 (de)
JP (1) JPH07507407A (de)
DE (1) DE69315576T2 (de)
FR (1) FR2691817B1 (de)
WO (1) WO1993024881A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10028912A1 (de) * 2000-06-10 2001-12-20 Bosch Gmbh Robert Herstellungsverfahren für ein elektronisches Gerät

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0728665A (ja) * 1993-07-07 1995-01-31 Nec Corp マイクロコンピュータ用エミュレーション装置
US6006343A (en) * 1993-07-30 1999-12-21 Texas Instruments Incorporated Method and apparatus for streamlined testing of electrical circuits
SE507127C3 (sv) * 1996-12-20 1998-05-04 Ericsson Telefon Ab L M Metoder och anordning vid kretskortskonstruktion
KR100247012B1 (ko) * 1997-05-15 2000-03-15 윤종용 통신시스템의 상태정보 수집 및 제어장치
US5974241A (en) * 1997-06-17 1999-10-26 Lsi Logic Corporation Test bench interface generator for tester compatible simulations
JP3357577B2 (ja) * 1997-07-24 2002-12-16 富士通株式会社 故障シミュレーション方法および装置並びに故障シミュレーションプログラムを格納した記憶媒体
DE19819569B4 (de) * 1998-04-30 2005-09-22 Siemens Ag Elektronischer Schaltkreis für die Umwandlung von Daten
GB9814017D0 (en) 1998-06-29 1998-08-26 Sgs Thomson Microelectronics Design of an application specific processor (ASP)
GB9814015D0 (en) 1998-06-29 1998-08-26 Sgs Thomson Microelectronics Design of an application specific processor (ASP)
GB9814014D0 (en) * 1998-06-29 1998-08-26 Sgs Thomson Microelectronics Design of an application specific processor (ASP)
DE19834976A1 (de) * 1998-08-03 2000-03-02 Siemens Ag Integrierte Schaltung mit eingebautem Baugruppentest
US6128011A (en) * 1998-08-31 2000-10-03 Sony Corporation Of Japan Cross-platform digital signal processing designs using Java and C
US6122216A (en) * 1998-12-09 2000-09-19 Compaq Computer Corporation Single package dual memory device
US6651129B1 (en) * 1999-07-21 2003-11-18 National Semiconductor Corporation Apparatus and method for establishing a data communication interface to control and configure an electronic system with analog and digital circuits
US7350108B1 (en) * 1999-09-10 2008-03-25 International Business Machines Corporation Test system for integrated circuits
US6671836B1 (en) * 1999-09-23 2003-12-30 Rambus Inc. Method and apparatus for testing memory
JP3327283B2 (ja) * 2000-03-10 2002-09-24 ヤマハ株式会社 ディジタルシグナルプロセッサ
GB2361328A (en) * 2000-04-10 2001-10-17 Inventec Corp Platform for automatic testing
US6675362B1 (en) * 2000-06-12 2004-01-06 Agilent Technologies, Inc. Method and apparatus for managing circuit tests
EP1164487B1 (de) * 2000-06-16 2003-02-19 Europe Technologies S.A. Vorrichtung zur funktionellen Widergabe einer spezifischen integrierten Halbleiterschaltung und deren Verwendung als Emulationsvorrichtung
WO2002099704A1 (en) * 2001-05-30 2002-12-12 Yozan Inc. System development supporting apparatus, system development supporting method, and computer-readable recorded medium
US7627462B2 (en) * 2001-11-27 2009-12-01 Arm Limited Hardware simulation using a test scenario manager
EP1324201A1 (de) * 2001-12-27 2003-07-02 STMicroelectronics S.r.l. System zur Fehlerbeseitigung von Mikrokontroller mit einem seriellen Bus
US7099813B2 (en) * 2002-04-09 2006-08-29 Arm Limited Simulating program instruction execution and hardware device operation
US7155630B2 (en) * 2002-06-25 2006-12-26 Micron Technology, Inc. Method and unit for selectively enabling an input buffer based on an indication of a clock transition
US20060136188A1 (en) * 2004-12-22 2006-06-22 Lacey David J Capturing curation data
US7739654B2 (en) * 2004-12-22 2010-06-15 Hewlett-Packard Development Company, L.P. Model curation for integrated circuit designs
US7512914B2 (en) * 2006-05-26 2009-03-31 Inventec Corporation Method of improving electronic component testability rate
JP2008123106A (ja) * 2006-11-09 2008-05-29 Nec Electronics Corp マイクロコンピュータ及びマイクロコンピュータのデバッグ方法
US7502874B2 (en) * 2006-11-21 2009-03-10 Lsi Corporation Methods and systems for integrating unique information in SAS interface components
US8234624B2 (en) * 2007-01-25 2012-07-31 International Business Machines Corporation System and method for developing embedded software in-situ
US9582410B2 (en) * 2010-10-27 2017-02-28 International Business Machines Corporation Testing software on a computer system
CN103678073A (zh) * 2012-09-25 2014-03-26 上海华虹集成电路有限责任公司 仿真系统
CN102981949A (zh) * 2012-10-29 2013-03-20 浪潮电子信息产业股份有限公司 一种在线自动测试服务器的方法
CN104346249B (zh) * 2013-07-31 2016-03-02 上海华虹集成电路有限责任公司 仿真调试系统
CN104765662A (zh) * 2013-12-31 2015-07-08 深圳市伊爱高新技术开发有限公司 一种自适应固件程序及系统
CN104182314A (zh) * 2014-08-25 2014-12-03 浪潮集团有限公司 一种提高龙芯处理器服务器主板可维护性方法
CN115994096B (zh) * 2023-03-21 2023-06-09 安徽隼波科技有限公司 一种雷达信号处理和仿真的验证方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2534057A1 (fr) * 1982-10-05 1984-04-06 Guy Chemla Outil de developpement de systemes a bases de microprocesseurs
US4617663A (en) * 1983-04-13 1986-10-14 At&T Information Systems Inc. Interface testing of software systems
JPS6120145A (ja) * 1984-07-07 1986-01-28 Iwatsu Electric Co Ltd マイクロプロセツサ動作解析装置
US4796258A (en) * 1986-06-23 1989-01-03 Tektronix, Inc. Microprocessor system debug tool
CN1045655A (zh) * 1988-11-23 1990-09-26 约翰弗兰克制造公司 系统自动诊断的内核测试接口和方法
US5053949A (en) * 1989-04-03 1991-10-01 Motorola, Inc. No-chip debug peripheral which uses externally provided instructions to control a core processing unit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10028912A1 (de) * 2000-06-10 2001-12-20 Bosch Gmbh Robert Herstellungsverfahren für ein elektronisches Gerät

Also Published As

Publication number Publication date
DE69315576D1 (de) 1998-01-15
JPH07507407A (ja) 1995-08-10
FR2691817A1 (fr) 1993-12-03
FR2691817B1 (fr) 1997-01-31
US5710934A (en) 1998-01-20
EP0642683B1 (de) 1997-12-03
WO1993024881A1 (fr) 1993-12-09
EP0642683A1 (de) 1995-03-15

Similar Documents

Publication Publication Date Title
DE69315576T2 (de) Verfahren und testanlage zur entwicklung einer integrierten schaltung.
DE69319567D1 (de) Verfahren und Gerät zur operationsfähigen Konfigurationsbildung einer Schnittstellenkarte
DE69708255D1 (de) Diagnosesystem und Verfahren bei einer integrierten Schaltung
DE3851620T2 (de) Vorrichtung und verfahren zur sicherung von integrierten schaltkreisen vor unerlaubtem kopieren.
DE69231076T2 (de) System und Verfahren zur mechanischer Feststellsimulation
DE69129163T2 (de) Verfahren und Vorrichtung zur Texteingabe
DE69424744T2 (de) Verfahren und System zur Verwaltung von Komponentenverbindungen
DE3585204D1 (de) Verfahren und vorrichtung zur entdeckung eines objekts.
DE69020484D1 (de) Vorrichtung und Verfahren zur Beschreibung von fotolithografischen Systemen.
DE69326583T2 (de) Verfahren und Vorrichtung zur Flugkörperschnittstellenprüfung
DE69705813D1 (de) Diagnosesystem und Verfahren bei einer integrierten Halbleiterschaltung
DE69700993D1 (de) Verfahren und vorrichtung zur befestigung von bauelementen
DE69113537D1 (de) Verfahren und Vorrichtung zur Musterprüfung gedrukter Schaltungsplatten.
DE59104712D1 (de) Verfahren und einrichtung zur vermeidung von vogelschlag an flugzeugen.
DE69730116D1 (de) Verfahren zur inspektion einer integrierten schaltung
DE69322213T2 (de) Vorrichtung und Verfahren zur Kompensation von Positionierfehlern
DE69115091D1 (de) Verfahren und Vorrichtung für Bauelementenmontage.
DE69720157T2 (de) System und Verfahren zur Prüfung elektronischer Geräte
DE69830967D1 (de) Verfahren und System zur Prüfung einer integrierten Schaltung
DE69018538D1 (de) Verfahren und Gerät zur Steuerprogrammentwicklung.
DE69413195D1 (de) Verfahren zur Passivierung einer integrierten Schaltung
DE69130533T2 (de) Verfahren und schaltungsanordnung zur informationsübertragung
DE59204164D1 (de) Verfahren und Vorrichtung zur Zündüberwachung einer Zündanlage.
DE69604894T2 (de) Verfahren und Vorrichtung an einer Auftraganordnung
DE3676693D1 (de) Verfahren und geraet zur entwicklung eines elektrostatischen ladungsbildes.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee