DE69220524D1 - Differentialschaltung mit Bipolartransistoren, die frei von einer Beanspruchung durch eine inverse Basis-Emitter-Überspannung sind - Google Patents

Differentialschaltung mit Bipolartransistoren, die frei von einer Beanspruchung durch eine inverse Basis-Emitter-Überspannung sind

Info

Publication number
DE69220524D1
DE69220524D1 DE69220524T DE69220524T DE69220524D1 DE 69220524 D1 DE69220524 D1 DE 69220524D1 DE 69220524 T DE69220524 T DE 69220524T DE 69220524 T DE69220524 T DE 69220524T DE 69220524 D1 DE69220524 D1 DE 69220524D1
Authority
DE
Germany
Prior art keywords
stress
free
bipolar transistors
differential circuit
inverse base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69220524T
Other languages
English (en)
Other versions
DE69220524T2 (de
Inventor
Hiroshi Asazawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of DE69220524D1 publication Critical patent/DE69220524D1/de
Application granted granted Critical
Publication of DE69220524T2 publication Critical patent/DE69220524T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/018Coupling arrangements; Interface arrangements using bipolar transistors only
    • H03K19/01806Interface arrangements
    • H03K19/01812Interface arrangements with at least one differential stage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00307Modifications for increasing the reliability for protection in bipolar transistor circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
DE69220524T 1991-03-07 1992-03-06 Differentialschaltung mit Bipolartransistoren, die frei von einer Beanspruchung durch eine inverse Basis-Emitter-Überspannung sind Expired - Fee Related DE69220524T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03041476A JP3088116B2 (ja) 1991-03-07 1991-03-07 差動回路

Publications (2)

Publication Number Publication Date
DE69220524D1 true DE69220524D1 (de) 1997-07-31
DE69220524T2 DE69220524T2 (de) 1997-10-09

Family

ID=12609411

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69220524T Expired - Fee Related DE69220524T2 (de) 1991-03-07 1992-03-06 Differentialschaltung mit Bipolartransistoren, die frei von einer Beanspruchung durch eine inverse Basis-Emitter-Überspannung sind

Country Status (4)

Country Link
US (1) US5266846A (de)
EP (1) EP0505063B1 (de)
JP (1) JP3088116B2 (de)
DE (1) DE69220524T2 (de)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5289055A (en) * 1992-11-17 1994-02-22 At&T Bell Laboratories Digital ECL bipolar logic gates suitable for low-voltage operation
US5396125A (en) * 1993-09-09 1995-03-07 Northern Telecom Limited Current injection logic
WO1998033275A1 (fr) * 1997-01-22 1998-07-30 Hitachi, Ltd. Circuit a porte de puissance en entree, circuit integre a semi-conducteur et systeme a carte

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3535546A (en) * 1968-02-12 1970-10-20 Control Data Corp Current mode logic
DE1941264C3 (de) * 1969-08-13 1975-07-17 Siemens Ag, 1000 Berlin Und 8000 Muenchen Asynchrone RS-Kippstufe in ECL-Technik
US3569746A (en) * 1970-02-06 1971-03-09 Commissariat Energie Atomique High speed nonsaturating logic circuit
US3628059A (en) * 1970-06-01 1971-12-14 Fairchild Camera Instr Co High voltage functional comparator
JPS5550743A (en) * 1978-10-11 1980-04-12 Fujitsu Ltd Level shift circuit
US4491743A (en) * 1982-03-16 1985-01-01 Signetics Corporation Voltage translator
JPS58209226A (ja) * 1982-05-31 1983-12-06 Fujitsu Ltd セツト回路
US4565976A (en) * 1983-08-05 1986-01-21 Advanced Micro Devices, Inc. Interruptable voltage-controlled oscillator and phase-locked loop using same
US4663544A (en) * 1985-03-15 1987-05-05 Ampex Corporation High performance analog gate/absolute value circuit
JPS63232621A (ja) * 1987-03-20 1988-09-28 Hitachi Ltd スイツチ回路
US4928024A (en) * 1988-05-13 1990-05-22 Fujitsu Limited Referenceless ECL logic circuit
US5113095A (en) * 1990-08-29 1992-05-12 Motorola, Inc. BiCMOS logic circuit with a CML output

Also Published As

Publication number Publication date
JP3088116B2 (ja) 2000-09-18
DE69220524T2 (de) 1997-10-09
JPH04278717A (ja) 1992-10-05
EP0505063B1 (de) 1997-06-25
US5266846A (en) 1993-11-30
EP0505063A1 (de) 1992-09-23

Similar Documents

Publication Publication Date Title
DE3587100D1 (de) Verfahren zur herstellung einer auf der halbleiter-auf-isolator-technologie basierenden integrierten schaltung.
DE69006812D1 (de) Membranen hergestellt aus ungesättigten Polyimiden.
DE3484220D1 (de) Herstellung von mos-integrierten schaltungsvorrichtungen.
DE3382717D1 (de) Torschaltung mit Feldeffekt- und Bipolartransistoren.
DE3686976D1 (de) Bipolares halbleiterbauelement und verfahren zu seiner herstellung.
DE3788525D1 (de) Feldeffekttransistoranordnungen.
DE69013267D1 (de) Integrierte Halbleiterschaltungsanordnung.
DE69023565D1 (de) Integrierte Halbleiterschaltung.
DE3580206D1 (de) Bipolarer transistor und verfahren zu seiner herstellung.
DE68920491D1 (de) Integrierte Halbleiterschaltung, bestehend aus einer Differenztransistorschaltung mit einem Paar von FETs.
DE3751098D1 (de) Feldeffekttransistor.
DE3484534D1 (de) Vergleichsschaltung mit wenig transistoren.
DE3485897D1 (de) Elektronenstrahlerzeuger.
DE69112264D1 (de) Automatischer Entzerrer und integrierte Halbleiterschaltung, die einen solchen Entzerrer enthält.
FR2663441B1 (fr) Carte de circuit integre.
DE69220356D1 (de) Hochwetterbeständige einkomponentartige vernetzbare emulsion
DE69011255D1 (de) Hochpegel-Klemmtreiberschaltung.
DE69011038D1 (de) Integrierte Halbleiterschaltung.
DE3482638D1 (de) Mos-leistungsfeldeffekttransistor und verfahren zu seiner herstellung.
DE68916182D1 (de) Halbleitereinrichtung, z.B. Feldeffekttransistor, und Verfahren zur Herstellung derselben.
NO900183D0 (no) Magnetkrets.
DE69109238D1 (de) Feldeffekttransistor.
DE3586525D1 (de) Halbleiteranordnung mit einer integrierten schaltung und verfahren zu deren herstellung.
DE3788500D1 (de) Bipolarer Halbleitertransistor.
DE69220524D1 (de) Differentialschaltung mit Bipolartransistoren, die frei von einer Beanspruchung durch eine inverse Basis-Emitter-Überspannung sind

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee