DE69029250D1 - Pipelinerechner mit einer, jedem Halboperationszyklus alternierenden Schreibsteuerung zur Vermeidung von Zugriffskonflikten in Mehrzweckregistern - Google Patents
Pipelinerechner mit einer, jedem Halboperationszyklus alternierenden Schreibsteuerung zur Vermeidung von Zugriffskonflikten in MehrzweckregisternInfo
- Publication number
- DE69029250D1 DE69029250D1 DE69029250T DE69029250T DE69029250D1 DE 69029250 D1 DE69029250 D1 DE 69029250D1 DE 69029250 T DE69029250 T DE 69029250T DE 69029250 T DE69029250 T DE 69029250T DE 69029250 D1 DE69029250 D1 DE 69029250D1
- Authority
- DE
- Germany
- Prior art keywords
- alternates
- general
- write control
- operation cycle
- purpose registers
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3867—Concurrent instruction execution, e.g. pipeline or look ahead using instruction pipelines
- G06F9/3869—Implementation aspects, e.g. pipeline latches; pipeline synchronisation and clocking
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Advance Control (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1338594A JP3035828B2 (ja) | 1989-12-28 | 1989-12-28 | 情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE69029250D1 true DE69029250D1 (de) | 1997-01-09 |
DE69029250T2 DE69029250T2 (de) | 1997-03-27 |
Family
ID=18319642
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE69029250T Expired - Fee Related DE69029250T2 (de) | 1989-12-28 | 1990-12-27 | Pipelinerechner mit einer, jedem Halboperationszyklus alternierenden Schreibsteuerung zur Vermeidung von Zugriffskonflikten in Mehrzweckregistern |
Country Status (4)
Country | Link |
---|---|
US (1) | US5475855A (de) |
EP (1) | EP0435249B1 (de) |
JP (1) | JP3035828B2 (de) |
DE (1) | DE69029250T2 (de) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6378062B1 (en) * | 1994-01-04 | 2002-04-23 | Intel Corporation | Method and apparatus for performing a store operation |
JPH07244588A (ja) * | 1994-01-14 | 1995-09-19 | Matsushita Electric Ind Co Ltd | データ処理装置 |
JP3569811B2 (ja) * | 1995-01-25 | 2004-09-29 | 株式会社ルネサステクノロジ | パイプライン処理機能を有するデータ処理装置 |
US5590429A (en) * | 1995-09-13 | 1997-01-07 | General Electric Company | Electrophysiology table |
US6260126B1 (en) * | 1998-06-05 | 2001-07-10 | International Busines Machines Corporation | Data storage subsystem having apparatus for enabling concurrent housekeeping processing while an input/output data transfer occurs |
KR100476892B1 (ko) * | 2002-04-29 | 2005-03-17 | 삼성전자주식회사 | 데이터의 부정조작을 방지하는 방법 및 그것을 이용한데이터 처리 시스템 |
GB2458487B (en) * | 2008-03-19 | 2011-01-19 | Imagination Tech Ltd | Pipeline processors |
CN111752614A (zh) | 2019-03-27 | 2020-10-09 | 阿里巴巴集团控股有限公司 | 一种处理器、指令执行设备及方法 |
CN112199119B (zh) * | 2020-10-21 | 2022-02-01 | 上海壁仞智能科技有限公司 | 向量运算装置 |
JP2023086718A (ja) | 2021-12-10 | 2023-06-22 | 三菱ケミカル株式会社 | 硬化性組成物、成形体、シリコーンハイドロゲル及びその製造方法、マクロモノマー |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54148328A (en) * | 1978-05-12 | 1979-11-20 | Hitachi Ltd | Buffer memory control system |
JPS57130150A (en) * | 1981-02-03 | 1982-08-12 | Nec Corp | Register control system |
GB8401807D0 (en) * | 1984-01-24 | 1984-02-29 | Int Computers Ltd | Pipelined data processing apparatus |
US4745302A (en) * | 1985-12-23 | 1988-05-17 | Hitachi, Ltd. | Asynchronous signal synchronizing circuit |
JP2679994B2 (ja) * | 1987-08-14 | 1997-11-19 | 株式会社日立製作所 | ベクトル処理装置 |
JP2752076B2 (ja) * | 1988-02-23 | 1998-05-18 | 株式会社東芝 | プログラマブル・コントローラ |
US5023828A (en) * | 1988-07-20 | 1991-06-11 | Digital Equipment Corporation | Microinstruction addressing in high-speed CPU |
JP2941817B2 (ja) * | 1988-09-14 | 1999-08-30 | 株式会社日立製作所 | ベクトル処理装置 |
-
1989
- 1989-12-28 JP JP1338594A patent/JP3035828B2/ja not_active Expired - Lifetime
-
1990
- 1990-12-27 EP EP90125490A patent/EP0435249B1/de not_active Expired - Lifetime
- 1990-12-27 DE DE69029250T patent/DE69029250T2/de not_active Expired - Fee Related
-
1994
- 1994-05-05 US US08/238,340 patent/US5475855A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE69029250T2 (de) | 1997-03-27 |
EP0435249A3 (en) | 1992-03-04 |
JPH03201031A (ja) | 1991-09-02 |
US5475855A (en) | 1995-12-12 |
JP3035828B2 (ja) | 2000-04-24 |
EP0435249B1 (de) | 1996-11-27 |
EP0435249A2 (de) | 1991-07-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3851488D1 (de) | Registerverwaltungssystem mit Ausführung von Befehlen in Unordnung in einem Computerprozessor. | |
DE69033398T2 (de) | Rechnerarchitektur mit Mehrfachbefehlsausgabe | |
DE59209902D1 (de) | Eine Anlage mit einem Prozessleitrechner | |
DE69422780D1 (de) | Superskalare Rechnerarchitektur mit Softwarescheduling | |
DE68920388D1 (de) | Paralleles Rechnersystem mit Verwendung eines SIMD-Verfahrens. | |
DE69131637T2 (de) | Registerhaltige Datenbearbeitung in einem Prozessor mit reduziertem Befehlssatz | |
DE69225389T2 (de) | Programmattributsteuerung in einem Rechnersystem | |
DE69133302D1 (de) | Registerabbildung in einem einzigen Taktzyklus | |
DE68928374D1 (de) | Datenprozessor mit Null-Ausführungszyklus für einen bedingten Sprung-Befehl | |
DE69027778D1 (de) | Koordinatenprozessor für ein Rechnersystem mit einer Zeigeranordnung | |
DE69129872T2 (de) | Datenverarbeitungssystem mit einem leistungsverbessernden Befehlscachespeicher | |
DE3750824D1 (de) | Serialisierung von Unterbrechungsanforderungen in einer Datenverarbeitungsanlage mit virtuellem Speicher. | |
DE69029250D1 (de) | Pipelinerechner mit einer, jedem Halboperationszyklus alternierenden Schreibsteuerung zur Vermeidung von Zugriffskonflikten in Mehrzweckregistern | |
DE68924736D1 (de) | Ablaufverfolgung der Programmausführungswege in einem Rechnersystem. | |
DE3885780D1 (de) | Adressierung in einer Computer-Anordnung. | |
DE59009387D1 (de) | Statischer Speicher mit Pipelineregistern. | |
DE69030066D1 (de) | Rechner ausgestattet mit mehreren Prozessoren | |
DE68926761D1 (de) | Mehrprozessorsystem mit einem mehranschlüssigen Cachespeicher | |
DE69026516D1 (de) | Digitalisiertablett mit zweimodenläufer/maus | |
DE69230483D1 (de) | Quadraturbusprotokoll zum Ausführen von Transaktionen in einer Rechneranordnung | |
DE69326793T2 (de) | Parallelisierter Grössevergleicher zum Vergleichen einer Binärzahl mit einer bestimmten Zahl | |
DE69020290D1 (de) | Rechnersystem mit einer Schlaffunktion. | |
BR8602692A (pt) | Processo de gerenciamento de programa num sistema de multiplos computadores | |
DE69032511D1 (de) | Multiprozessor-Steuereinrichtung mit gemeinsamem Steuerungsspeicher | |
DE68906171D1 (de) | Speichersytem mit serienzugriff mit einer kaskaden-pufferschaltung. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |