· ■
Patentansprüche
1. Integrierte Schaltung zum Verbinden eines Prozessors
mit einer Vielzahl von entfernten Vorrichtungen, gekennzeichnet durch Ausgangs-Speichervorrichtungen
(30, 100, 40), die geeignet sind, vom genannten Prozessor empfangene Daten zu speichern,
eine Zeitgabesignal-Erzeugungsvorrichtung (86), die geeignet ist, erste und zweite Zeitgabesignale
zu erzeugen, eine Registervorrichtung (70), die geeignet ist, ein von dem genannten Prozessor empfangenes Steuersignal zum Auswählen eines der genannten
ersten und zweiten Zeitgabesignale zu speichern,und Steuervorrichtungen (88-94), die geeignet sind, die
Übertragung von in den genannten Ausgangsspeichervorrichtungen GO, 40, 100)gespeichertenDaten in Einklang
mit den ausgewählten Zeitgabesignalen zu steuern, wobei die integrierte Schaltung eine erste (78), zweite
(74), dritte (80) und vierte (76) aufeinanderfolgend
° angeordnete Kante besitzt, die genannten Ausgangsspeichervorrichtungen
(30, 100, 40) wesentlich näher an der genannten dritten Kante (80) als an der genannten ersten
Kante (78) angeordnet sind, die genannte Zeitgabesignal-Erzeugungsvorrichtung (86) wesentlich näher an
der genannten ersten Kante (78) als an der genannten dritten Kante (80) angeordnet ist , und die genannten
Steuervorrichtungen (88, 94) wesentlich näher an der genannten ersten Kante (78) als an der genannten dritten
Kante (80) angeordnet sind.
Integrierte Schaltung nach Anspruch 1, dadurch gekennzeichnet , daß die genannte Registervorrichtung
(70) näher an der genannten zweiten Kante (74) als an der genannten vierten Kante (76) angeordnet
ist.
3. Integrierte Schaltung nach Anspruch 2, dadurch gekennzeichnet , daß eine Vielzähl von Verbindungsanschlüssen
benachbart der genannten dritten
Kante (80) angeordnet ist , wobei die genannten Verbindungsanschlüsse
gekoppelt sind mit den genannten
Ausgangsspeichervorrichtungen (30, 100, 40).
4. Integrierte Schaltung nach Anspruch 3, dadurch ge ,
k en η zeichnet, daß die genannte Zeitgabesignal-Erzeugungsvorrichtung
(86) einen Zähler (114) aufweist, der mit einem Decodierer (116) gekoppelt
ist, der mit einem Frequenzselektor (118) gekoppelt
ist, der geeignet ist, das gewünschte der genannten
ersten und zweiten Zeitgabesignale gemäß den in der · genannten Registervorrichtung (70) gespeicherten Steu-
ersignalen abzugeben.
5. Integrierte Schaltung nach Anspruch 4, dadurch g e k e η η ζ e i c h η e t ., daß die genannte Steuervorrichtung
eine Sendesteuerschältung (148) aufweist,
die auf ein vom genannten Prozessor abgegebenes Sendesteuersignal anspricht, um eine Taktgeneratorschaltung
(150) zu befähigen, Ausgangstaktsignale zum Anlegen an
die genannten entfernten Vorrichtungen abzugeben, wodurch ermöglicht wird, daß die in den „genannten Ausgangsspeiehervorrichtungen
(30., 100,, ;40) gespeicherten
Datenbits zu einer entfernten Vorrichtung übertragen
■werden.
15
6. Integrierte Schaltung nach Anspruch 5,, dadurch g e k :e η ;n ζ ei c Jn η e t ,, daß die genannte iRegisitervorrichtung
(70) geeignet ist, ein weiteres von ;dem
!genannten iErozessor empfangenes Steuersiignal zum Wäh-'^^
Ilen der An zähl .von zu den genannten ^entf ernten Vor-
riichtungen :zu übertragenden Dstenbits -zu ispeichern,
vwöbe'i idlie !genannte ^Steuervorrichtung einen -weiteren
■Zähiler '(154) aufweist., der mit der ^genannten Täktge-■neratorschaltung
(-15O) und imit -einer vZanilsr-HDecOtiie-rerischaltung
'(156) ;gekoppeit ist, die .mit -cter fgenannteen
■Registervorriclttung (70;) gekoppelt ?un:Ü igee?ign&t ist,
die ;Änzäh;l der ^genannten vAusgangstäkts-ignalle rgemäß ;äem
!genannten weiteren Steuersignal zu ibegrenzen.
ί7-. !Integrierte Schaltung nach 'Anspruch '6, -g te Sk ;e in :n —
ζ e ;i cc ;h ;n e t :durch eine Decodiervorriichtung (O6),,
die ^geeignet ist mit dem genannten Prozessor ;.g€k:qp.p.ö;lt
zu werden und das genannte St euer signal lund das ?genannte
weitere ,Steuersignal abzugeben und die Adres-
·■■'■■■■
sierung der genannten entfernten Vorrichtungen zu :steuern,
wobei die genannte Decodierervorrichtung (96) be-
-H-
nachbart zur Ecke zwischen der genannten ersten (78) und vierten (76) Kante angeordnet ist.
ρ- 8. Integrierte Schaltung nach Anspruch 7, dadurch gekennzeichnet , daß die genannten Ausgangs-Speichervorrichtungen
einen Ausgangspuffer (30) aufweisen, der geeignet ist ein Datenzeichen zu empfangen,
das parallel von dem genannten Prozessor abgegeben
^q wird, sowie ein serielles Schieberegister (40), das mit
dem genannten Ausgangspuffer (30) gekoppelt und geeignet ist, parallel das genannte Datenzeichen von dem
genahnten Ausgangspuffer (30) zum empfangen und das
Datenzeichen zur übertragung zu einer entfernten Vorrichtung
synchron mit den genannten Taktsignalen auszUschieben.
9^ Integrierte Schaltung nach Anpruch 1, gekennzeichnet durch Eingangs-Speiehervorrichtüngen
(50j 98, 54), die geeignet sind, von einer entfernten
Vorrichtung empfangene Daten zu speichern, wobei die
genannten Eingangs-Speiehervorrichtüngen (50>
98> 54) Wesentlich naher an der genannten dritten Kante (80)
als an der genannten ersten Kante (78) angeordnet
sind.