DE66605T1 - Chip-topographie fuer eine datenuebertragungssteuerung in integrierter schaltungstechnik. - Google Patents

Chip-topographie fuer eine datenuebertragungssteuerung in integrierter schaltungstechnik.

Info

Publication number
DE66605T1
DE66605T1 DE1982900233 DE82900233T DE66605T1 DE 66605 T1 DE66605 T1 DE 66605T1 DE 1982900233 DE1982900233 DE 1982900233 DE 82900233 T DE82900233 T DE 82900233T DE 66605 T1 DE66605 T1 DE 66605T1
Authority
DE
Germany
Prior art keywords
edge
integrated circuit
storage devices
mentioned
circuit according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE1982900233
Other languages
English (en)
Inventor
George William Cambridge Oh 43725 Knapp
Bernard Browne The Plains Oh 45780 Spaulding
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NCR Voyix Corp
Original Assignee
NCR Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US06/215,975 external-priority patent/US4393464A/en
Application filed by NCR Corp filed Critical NCR Corp
Publication of DE66605T1 publication Critical patent/DE66605T1/de
Pending legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)

Claims (1)

  1. · ■
    Patentansprüche
    1. Integrierte Schaltung zum Verbinden eines Prozessors mit einer Vielzahl von entfernten Vorrichtungen, gekennzeichnet durch Ausgangs-Speichervorrichtungen (30, 100, 40), die geeignet sind, vom genannten Prozessor empfangene Daten zu speichern, eine Zeitgabesignal-Erzeugungsvorrichtung (86), die geeignet ist, erste und zweite Zeitgabesignale zu erzeugen, eine Registervorrichtung (70), die geeignet ist, ein von dem genannten Prozessor empfangenes Steuersignal zum Auswählen eines der genannten ersten und zweiten Zeitgabesignale zu speichern,und Steuervorrichtungen (88-94), die geeignet sind, die Übertragung von in den genannten Ausgangsspeichervorrichtungen GO, 40, 100)gespeichertenDaten in Einklang
    mit den ausgewählten Zeitgabesignalen zu steuern, wobei die integrierte Schaltung eine erste (78), zweite (74), dritte (80) und vierte (76) aufeinanderfolgend ° angeordnete Kante besitzt, die genannten Ausgangsspeichervorrichtungen (30, 100, 40) wesentlich näher an der genannten dritten Kante (80) als an der genannten ersten Kante (78) angeordnet sind, die genannte Zeitgabesignal-Erzeugungsvorrichtung (86) wesentlich näher an der genannten ersten Kante (78) als an der genannten dritten Kante (80) angeordnet ist , und die genannten Steuervorrichtungen (88, 94) wesentlich näher an der genannten ersten Kante (78) als an der genannten dritten Kante (80) angeordnet sind.
    Integrierte Schaltung nach Anspruch 1, dadurch gekennzeichnet , daß die genannte Registervorrichtung (70) näher an der genannten zweiten Kante (74) als an der genannten vierten Kante (76) angeordnet ist.
    3. Integrierte Schaltung nach Anspruch 2, dadurch gekennzeichnet , daß eine Vielzähl von Verbindungsanschlüssen benachbart der genannten dritten
    Kante (80) angeordnet ist , wobei die genannten Verbindungsanschlüsse gekoppelt sind mit den genannten
    Ausgangsspeichervorrichtungen (30, 100, 40).
    4. Integrierte Schaltung nach Anspruch 3, dadurch ge ,
    k en η zeichnet, daß die genannte Zeitgabesignal-Erzeugungsvorrichtung (86) einen Zähler (114) aufweist, der mit einem Decodierer (116) gekoppelt
    ist, der mit einem Frequenzselektor (118) gekoppelt
    ist, der geeignet ist, das gewünschte der genannten
    ersten und zweiten Zeitgabesignale gemäß den in der · genannten Registervorrichtung (70) gespeicherten Steu-
    ersignalen abzugeben.
    5. Integrierte Schaltung nach Anspruch 4, dadurch g e k e η η ζ e i c h η e t ., daß die genannte Steuervorrichtung eine Sendesteuerschältung (148) aufweist, die auf ein vom genannten Prozessor abgegebenes Sendesteuersignal anspricht, um eine Taktgeneratorschaltung (150) zu befähigen, Ausgangstaktsignale zum Anlegen an die genannten entfernten Vorrichtungen abzugeben, wodurch ermöglicht wird, daß die in den „genannten Ausgangsspeiehervorrichtungen (30., 100,, ;40) gespeicherten Datenbits zu einer entfernten Vorrichtung übertragen
    ■werden.
    15
    6. Integrierte Schaltung nach Anspruch 5,, dadurch g e k :e η ;n ζ ei c Jn η e t ,, daß die genannte iRegisitervorrichtung (70) geeignet ist, ein weiteres von ;dem
    !genannten iErozessor empfangenes Steuersiignal zum Wäh-'^^ Ilen der An zähl .von zu den genannten ^entf ernten Vor-
    riichtungen :zu übertragenden Dstenbits -zu ispeichern, vwöbe'i idlie !genannte ^Steuervorrichtung einen -weiteren ■Zähiler '(154) aufweist., der mit der ^genannten Täktge-■neratorschaltung (-15O) und imit -einer vZanilsr-HDecOtiie-rerischaltung '(156) ;gekoppeit ist, die .mit -cter fgenannteen ■Registervorriclttung (70;) gekoppelt ?un:Ü igee?ign&t ist, die ;Änzäh;l der ^genannten vAusgangstäkts-ignalle rgemäß ;äem !genannten weiteren Steuersignal zu ibegrenzen.
    ί7-. !Integrierte Schaltung nach 'Anspruch '6, -g te Sk ;e in :n — ζ e ;i cc ;h ;n e t :durch eine Decodiervorriichtung (O6),, die ^geeignet ist mit dem genannten Prozessor ;.g€k:qp.p.ö;lt zu werden und das genannte St euer signal lund das ?genannte weitere ,Steuersignal abzugeben und die Adres-
    ·■■'■■■■
    sierung der genannten entfernten Vorrichtungen zu :steuern, wobei die genannte Decodierervorrichtung (96) be-
    -H-
    nachbart zur Ecke zwischen der genannten ersten (78) und vierten (76) Kante angeordnet ist.
    ρ- 8. Integrierte Schaltung nach Anspruch 7, dadurch gekennzeichnet , daß die genannten Ausgangs-Speichervorrichtungen einen Ausgangspuffer (30) aufweisen, der geeignet ist ein Datenzeichen zu empfangen, das parallel von dem genannten Prozessor abgegeben
    ^q wird, sowie ein serielles Schieberegister (40), das mit dem genannten Ausgangspuffer (30) gekoppelt und geeignet ist, parallel das genannte Datenzeichen von dem genahnten Ausgangspuffer (30) zum empfangen und das Datenzeichen zur übertragung zu einer entfernten Vorrichtung synchron mit den genannten Taktsignalen auszUschieben.
    9^ Integrierte Schaltung nach Anpruch 1, gekennzeichnet durch Eingangs-Speiehervorrichtüngen (50j 98, 54), die geeignet sind, von einer entfernten Vorrichtung empfangene Daten zu speichern, wobei die genannten Eingangs-Speiehervorrichtüngen (50> 98> 54) Wesentlich naher an der genannten dritten Kante (80) als an der genannten ersten Kante (78) angeordnet sind.
DE1982900233 1980-12-12 1981-12-02 Chip-topographie fuer eine datenuebertragungssteuerung in integrierter schaltungstechnik. Pending DE66605T1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/215,975 US4393464A (en) 1980-12-12 1980-12-12 Chip topography for integrated circuit communication controller
PCT/US1981/001607 WO1982002102A1 (en) 1980-12-12 1981-12-02 Chip topography for integrated circuit communication controller

Publications (1)

Publication Number Publication Date
DE66605T1 true DE66605T1 (de) 1983-02-03

Family

ID=26765034

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1982900233 Pending DE66605T1 (de) 1980-12-12 1981-12-02 Chip-topographie fuer eine datenuebertragungssteuerung in integrierter schaltungstechnik.

Country Status (1)

Country Link
DE (1) DE66605T1 (de)

Similar Documents

Publication Publication Date Title
DE3781839T2 (de) Programmierbarer fifo-puffer.
DE3742487C2 (de)
DE69326528T2 (de) Wellenform-a/d-wandler und d/a-wandler
DE2828726C2 (de) Monolithische integrierte Schaltungsstruktur mit einer Speichervorrichtung
DE3420919C2 (de) Bildverarbeitungssystem
DE2557864C3 (de) Schaltungsanordnung zur Beseitigung von Zeitbasisfehlern, mit denen Informationssignale in aufeinanderfolgenden Intervallen auftreten
DE68916533T2 (de) Verfahren und vorrichtung zur hantierung von daten mit hoher geschwindigkeit.
DE2816609C2 (de) Anordnung zur Bildverarbeitung
DE68925307T2 (de) Zeilenspeicher für Geschwindigkeitsumwandlung
DE2432559B2 (de)
DE69333411T2 (de) Verfahren und Einrichtung zur Feststellung und Korrektur von Fehlern im Kopffeld von ATM-Zellen
DE2559629C3 (de) Ausgabegerät
DE19653114C2 (de) Synchron-Halbleiterspeichervorrichtung, bei der ein Burstzähler gemeinsam für ein Datenschreiben und für ein Datenlesen verwendet wird
DE107203T1 (de) Verfahren und vorrichtung zur speicherung von orthogonaler transformation unterworfenen dreidimensionalen digitalen signalen.
DE3788804T2 (de) Dateneingangsschaltung mit digitalem phasenregelkreis.
DE2459723A1 (de) Verfahren und anordnung zum betrieb einer bildanzeigevorrichtung aus matrixartig angeordneten lichtemittierfaehigen zellen
DE69032035T2 (de) FIFO-Speicher
DE68908318T2 (de) Halbleiterspeicher mit Serieneingang/Serienausgang.
DE4402447A1 (de) Vorrichtung zum Erzeugen eines Mehrszenen-Videosignals
DE19511259C2 (de) Video-RAM
DE60214411T2 (de) Parallel/Seriell-Wandler
DE66605T1 (de) Chip-topographie fuer eine datenuebertragungssteuerung in integrierter schaltungstechnik.
DE68925868T2 (de) Elektronische Standbildkamera
DE2458118C2 (de) Verfahren und Anordnung zur Faksimilecodierung
DE60130594T2 (de) SDH Testvorrichtung und SDH Testverfahren