DE602005020168D1 - Testsimulator, testsimulationsprogramm und aufzeichnungsmedium - Google Patents

Testsimulator, testsimulationsprogramm und aufzeichnungsmedium

Info

Publication number
DE602005020168D1
DE602005020168D1 DE602005020168T DE602005020168T DE602005020168D1 DE 602005020168 D1 DE602005020168 D1 DE 602005020168D1 DE 602005020168 T DE602005020168 T DE 602005020168T DE 602005020168 T DE602005020168 T DE 602005020168T DE 602005020168 D1 DE602005020168 D1 DE 602005020168D1
Authority
DE
Germany
Prior art keywords
test
recording medium
simulation program
simulator
test simulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
DE602005020168T
Other languages
English (en)
Inventor
Hideki Tada
Mitsuo Hori
Takahiro Kataoka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advantest Corp
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Publication of DE602005020168D1 publication Critical patent/DE602005020168D1/de
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/33Design verification, e.g. functional simulation or model checking
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318342Generation of test inputs, e.g. test vectors, patterns or sequences by preliminary fault modelling, e.g. analysis, simulation
    • G01R31/318357Simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
DE602005020168T 2004-09-24 2005-09-21 Testsimulator, testsimulationsprogramm und aufzeichnungsmedium Active DE602005020168D1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004278582A JP4580722B2 (ja) 2004-09-24 2004-09-24 試験シミュレータ及び試験シミュレーションプログラム
PCT/JP2005/017396 WO2006033357A1 (ja) 2004-09-24 2005-09-21 試験シミュレータ、試験シミュレーションプログラム、及び記録媒体

Publications (1)

Publication Number Publication Date
DE602005020168D1 true DE602005020168D1 (de) 2010-05-06

Family

ID=36090114

Family Applications (1)

Application Number Title Priority Date Filing Date
DE602005020168T Active DE602005020168D1 (de) 2004-09-24 2005-09-21 Testsimulator, testsimulationsprogramm und aufzeichnungsmedium

Country Status (8)

Country Link
US (1) US7502724B2 (de)
EP (1) EP1801603B1 (de)
JP (1) JP4580722B2 (de)
KR (1) KR20070065884A (de)
CN (1) CN101027566B (de)
DE (1) DE602005020168D1 (de)
TW (1) TWI353515B (de)
WO (1) WO2006033357A1 (de)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4684183B2 (ja) * 2006-08-09 2011-05-18 株式会社日立ハイテクエンジニアリングサービス 半導体試験装置のテストプログラム生成システム
US8037357B2 (en) * 2009-03-24 2011-10-11 Visa U.S.A. Inc. System and method for generating test job control language files
KR20110003182A (ko) 2009-07-03 2011-01-11 삼성전자주식회사 인쇄 회로 기판 설계 방법 및 인쇄 회로 기판을 포함하는 패키지 테스트 디바이스
US9404743B2 (en) 2012-11-01 2016-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method for validating measurement data
US10539609B2 (en) 2014-12-08 2020-01-21 Nxp Usa, Inc. Method of converting high-level test specification language to low-level test implementation language
US10755014B2 (en) * 2018-03-14 2020-08-25 Montana Systems Inc. Event-driven design simulation
TWI700584B (zh) * 2018-07-06 2020-08-01 華邦電子股份有限公司 測試系統及適應性測試程式產生方法
CN112069015B (zh) * 2020-11-10 2021-02-23 鹏城实验室 指令模拟器指令执行方法、装置、终端设备以及存储介质

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0769392B2 (ja) * 1987-03-20 1995-07-31 富士通株式会社 論理回路の故障箇所推定方法
JPH0361871A (ja) * 1989-07-31 1991-03-18 Hitachi Ltd シミュレーシヨン処理装置
DE69114183T2 (de) * 1990-06-07 1996-05-30 Ibm System zur Reduzierung von Prüfdatenspeichern.
JP3247937B2 (ja) * 1992-09-24 2002-01-21 株式会社日立製作所 論理集積回路
US5913022A (en) * 1995-08-31 1999-06-15 Schlumberger Technologies, Inc. Loading hardware pattern memory in automatic test equipment for testing circuits
US6167545A (en) * 1998-03-19 2000-12-26 Xilinx, Inc. Self-adaptive test program
US6249891B1 (en) * 1998-07-02 2001-06-19 Advantest Corp. High speed test pattern evaluation apparatus
US6308292B1 (en) * 1998-12-08 2001-10-23 Lsi Logic Corporation File driven mask insertion for automatic test equipment test pattern generation
US6321363B1 (en) * 1999-01-11 2001-11-20 Novas Software Inc. Incremental simulation using previous simulation results and knowledge of changes to simulation model to achieve fast simulation time
US7089517B2 (en) 2000-09-29 2006-08-08 Advantest Corp. Method for design validation of complex IC
JP3795822B2 (ja) * 2002-04-03 2006-07-12 Necエレクトロニクス株式会社 組込み自己テスト回路及び設計検証方法
JP2003315419A (ja) * 2002-04-24 2003-11-06 Ando Electric Co Ltd シミュレート領域範囲設定機能を有するマイクロプログラムシミュレータ
US6973633B2 (en) * 2002-07-24 2005-12-06 George Lippincott Caching of lithography and etch simulation results
CN1318965C (zh) * 2002-09-10 2007-05-30 华邦电子股份有限公司 测试式样产生方法与其装置
JP3833982B2 (ja) * 2002-10-03 2006-10-18 株式会社東芝 テストパターン選択装置、テストパターン選択方法、及びテストパターン選択プログラム

Also Published As

Publication number Publication date
US20060085682A1 (en) 2006-04-20
US7502724B2 (en) 2009-03-10
EP1801603A1 (de) 2007-06-27
WO2006033357A1 (ja) 2006-03-30
TW200611118A (en) 2006-04-01
EP1801603A4 (de) 2008-07-23
KR20070065884A (ko) 2007-06-25
CN101027566A (zh) 2007-08-29
TWI353515B (en) 2011-12-01
JP4580722B2 (ja) 2010-11-17
CN101027566B (zh) 2010-10-27
EP1801603B1 (de) 2010-03-24
JP2006090905A (ja) 2006-04-06

Similar Documents

Publication Publication Date Title
DE602005004991D1 (de) Informationsaufzeichnungsmedium, aufzeichnungsverfahren, informationsaufzeichnungsvorrichtung, programm und aufzeichnungsmedium
EP2175390A4 (de) Molekülsimulationsverfahren, molekülsimulationseinrichtung, molekülsimulationsprogramm und das programm aufzeichnendes aufzeichnungsmedium
DE602005020168D1 (de) Testsimulator, testsimulationsprogramm und aufzeichnungsmedium
EP1947643A4 (de) Aussprachediagnoseeinrichtung, aussprachediagnoseverfahren, aufzeichnungsmedium und aussprachediagnoseprogramm
DE602005012336D1 (de) Puzzlespielvorrichtung, Puzzlespielkontrollverfahren und entsprechendes Aufzeichnungsmedium
DE602005016564D1 (de) Spielvorrichtung, computersteuerverfahren und informationsspeichermedium
EP1854517A4 (de) Pielanordnung, spielkontrollverfahren, informationsaufzeichnungsmedium und programm
EP1862797A4 (de) Vorrichtung, verfahren, system und programm zur bewertung biologischer zustände, vorrichtung, verfahren und programm zur erzeugung einer bewertungsfunktion sowie aufzeichnungsmedium
DE602006018647D1 (de) Objektauswahleinrichtung, objektauswahlverfahren, informationsaufzeichnungsmedium und programm
EP1873780A4 (de) Aufnahmevorrichtung, aufnahmeverfahren, wiedergabevorrichtung, wiedergabeverfahren, programm und aufnahmemedium
DE602005022136D1 (de) Datenaufzeichnungsgerät und Datenaufzeichnungsverfahren
DE112005002146A5 (de) Kanalsimulations- sowie Entwicklungsplattform und Verwendung derselben
EP1768096A4 (de) Anzeigeeinrichtung und anzeigeverfahren, aufzeichnungsmedium und programm
EP1795241A4 (de) Betriebseingabevorrichtung, betriebsbeurteilungsverfahren, aufzeichnungsmedium und programm
DE602005023770D1 (de) Testeinrichtung und testverfahren
EP1854516A4 (de) Sprachausgabevorrichtung, sprachausgabeverfahren, informationsaufzeichnungsmedium und programm
DE602005006864D1 (de) Informationsaufzeichnungsgerät, Informationswiedergabegerät, Informationsaufzeichnungsverfahren und Informationsaufzeichnungsprogramm
DE602005022610D1 (de) Informationsverarbeitungseinrichtung, zugangseinrichtung, aufzeichnungsmedium, informationsverarbeitungsverfahren und informationsverarbeitungsprogramm
DE602006017069D1 (de) Aufzeichnungs- und wiedergabeeinrichtung
DE602005018750D1 (de) Zeichenketten-anzeigesystem, zeichenketten-anzeigeverfahren und speichermedium
DK1789800T3 (da) Ileitis-diagnosetest
DE602006005734D1 (de) Datenaufzeichnungsvorrichtung und Zugangssteuerungsverfahren
EP1870725A4 (de) Prüfeinrichtung, prüfverfahren, herstellungsverfahren für elektronische bauelemente, prüfsimulator und prüfsimulationsverfahren
DE602006020978D1 (de) Hologrammaufzeichnungsverfahren, Hologrammaufzeichnungsvorrichtung und Hologrammwiedergabeverfahren
DK1960089T3 (da) Testmetoder til simulering af FCC-regeneratorkatalyse og katalysatordeaktivering

Legal Events

Date Code Title Description
8364 No opposition during term of opposition