DE602004013451T2 - Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems - Google Patents

Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems Download PDF

Info

Publication number
DE602004013451T2
DE602004013451T2 DE602004013451T DE602004013451T DE602004013451T2 DE 602004013451 T2 DE602004013451 T2 DE 602004013451T2 DE 602004013451 T DE602004013451 T DE 602004013451T DE 602004013451 T DE602004013451 T DE 602004013451T DE 602004013451 T2 DE602004013451 T2 DE 602004013451T2
Authority
DE
Germany
Prior art keywords
address
ofdm
symbols
data
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE602004013451T
Other languages
English (en)
Other versions
DE602004013451D1 (de
Inventor
Jean-Luc Peron
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Europe BV United Kingdom Branch
Original Assignee
Sony United Kingdom Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony United Kingdom Ltd filed Critical Sony United Kingdom Ltd
Publication of DE602004013451D1 publication Critical patent/DE602004013451D1/de
Application granted granted Critical
Publication of DE602004013451T2 publication Critical patent/DE602004013451T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H13/00Monuments; Tombs; Burial vaults; Columbaria
    • E04H13/006Columbaria, mausoleum with frontal access to vaults
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H13/00Monuments; Tombs; Burial vaults; Columbaria
    • E04H13/005Ventilation systems therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2757Interleaver with an interleaving rule not provided for in the subgroups H03M13/2703 - H03M13/2753
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2792Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/60Network structure or processes for video distribution between server and client or between remote clients; Control signalling between clients, server and network components; Transmission of management data between server and client, e.g. sending from server to client commands for recording incoming content stream; Communication details between server and client 
    • H04N21/61Network physical structure; Signal processing
    • H04N21/6106Network physical structure; Signal processing specially adapted to the downstream path of the transmission network
    • H04N21/6112Network physical structure; Signal processing specially adapted to the downstream path of the transmission network involving terrestrial transmission, e.g. DVB-T
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2933Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code
    • H03M13/2936Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using a block and a convolutional code comprising an outer Reed-Solomon code and an inner convolutional code

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Architecture (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
  • Optical Communication System (AREA)
  • Complex Calculations (AREA)
  • Transmitters (AREA)
  • Circuits Of Receivers In General (AREA)
  • Radio Transmission System (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Television Systems (AREA)

Description

  • Gebiet der Erfindung
  • Die vorliegende Erfindung betrifft ein Datenverarbeitungsgerät, das zur Abbildung von Eingangssymbolen auf Trägersignale eines Orthogonal-Frequency-Division-Multiplexed(Orthogonalfrequenzgemultiplext)- bzw. OFDM-Symbols betriebsfähig ist.
  • Die vorliegende Erfindung betrifft auch ein Datenverarbeitungsgerät, das zur Desabbildung von Symbolen, die von einer vorbestimmten Anzahl von Trägersignalen eines OFDM-Symbols empfangen werden, in einen Ausgangssymbolstrom betriebsfähig ist.
  • Hintergrund der Erfindung
  • Der Digital-Video-Broadcasting-Terrestrial-Standard (DVB-T-Standard) [1] nutzt Orthogonal Frequenzy Division Multiplexing (OFDM (Orthogonalfrequenzmultiplex)) zum Kommunizieren von Videobilder und Ton darstellenden Daten über ein Rundfunkradiokommunikationssignal zu Empfängern. Es sind zwei Moden für den DVB-T-Standard bekannt, die als der 2k- und der 8k-Modus bekannt sind. Der 2k-Modus stellt 2048 Unterträger bereit, während der 8k-Modus 8192 Unterträger bereitstellt.
  • Um die Integrität von durch entweder den 2k-Modus oder den 8k-Modus kommunizierten Daten zu verbessern, ist ein Symbolverschachteler vorhanden, um Eingangsdatensymbole zu verschachteln, wenn diese Symbole auf die Trägersignale eines OFDM-Symbols abgebildet werden. Ein solcher Symbolverschachteler weist einen Verschachtelerspeicher in Kombination mit einem Adressengenerator auf. Der Adressengenerator erzeugt eine Adresse für jedes der Eingangssymbole, wobei jede Adresse eines der auf das Datensymbol abzubildenden Trägersignale des OFDM-Symbols anzeigt. Für den 2k-Modus und den 8k-Modus ist im DVB-T-Standard eine Anordnung zur Erzeugung der Adresse für die Abbildung angegeben worden. Es ist bekannt, dass der Adressengenerator ein Linearrückkopplungsschieberegister, das zum Erzeugen einer Pseudozufallsbitfolge betriebsfähig ist, und eine Permutationsschaltung aufweist. Die Permutationsschaltung permutiert die Ordnung des Inhalts des Linearrückkopplungsschieberegisters, um eine Adresse zu erzeugen. Die Adresse stellt eine Anzeige eines der OFDM-Träger zur Übertragung eines im Verschachtelerspeicher gespeicherten Eingangsdatensymbols bereit, um die Eingangsdatensymbole auf die Trägersignale des OFDM-Symbols abzubilden.
  • Ebenso wie den 2k-Modus und den 8k-Modus ist auch vorgeschlagen worden, einen 4k-Modus bereitzustellen. Der 4k-Modus ist im japanischen Standard für digitales Rundfunkfernsehen, welches das Integrated Service Digital Broadcasting-System (ISDB-System (Dienstintegrierendes Digitalrundfunksystem)) ist, benutzt worden
  • Zusammenfassung der Erfindung
  • Gemäß einem Aspekt der vorliegenden Erfindung ist ein Datenverarbeitungsgerät bereitgestellt, das zum Abbilden von auf einer vorbestimmten Anzahl von Trägersignalen eines Orthogonal-Frequency-Division-Multiplexed(Orthogonalfrequenzgemultiplext)- bzw. OFDM-Symbols zu kommunizierenden Eingangssymbolen betriebsfähig ist. Das Datenverarbeitungsgerät weist einen Verschachtelerspeicher auf, der zum Einlesen der vorbestimmten Anzahl von Datensymbolen zur Abbildung auf die OFDM-Trägersignale und zum Auslesen der Datensymbole für die OFDM-Träger zum Bewirken der Abbildung betriebsfähig ist. Das Auslesen ist in einer anderen Ordnung als das Einlesen, wobei die Ordnung von einem Satz von Adressen mit dem Effekt, dass die Datensymbole auf den Trägersignalen verschachtelt sind, bestimmt ist. Der Satz von Adressen wird durch einen Adressengenerator bestimmt, wobei für jedes der Eingangssymbole eine Adresse erzeugt wird, um eines der Trägersignale, auf welches das Datensymbol abzubilden ist, anzuzeigen.
  • Der Adressengenerator weist ein Linearrückkopplungsschieberegister, das eine vorbestimmte Anzahl von Registerstufen aufweist und zum Erzeugen einer Pseudozufallsbitfolge entsprechend einem Generatorpolynom betriebsfähig ist, und eine Permutationsschaltung und eine Steuerungseinheit auf. Die Permutationsschaltung ist zum Empfang des Inhalts der Schieberegisterstufen und zum Permutieren der in den Registerstufen präsenten Bits entsprechend einer Permutationsordnung zur Bildung einer Adresse eines der OFDM-Träger betriebsfähig. Die Steuerungseinheit ist in Kombination mit einer Adressenprüfschaltung zum Regenerieren einer Adresse, wenn eine erzeugte Adresse die maximale Anzahl von Trägern überschreitet, betriebsfähig. Das Datenverarbeitungsgerät ist dadurch gekennzeichnet, dass die vorbestimmte Anzahl von OFDM-Trägersignalen im Wesentlichen viertausend beträgt und das Linearrückkopplungsschieberegister elf Registerstufen mit einem Generatorpolynom für das Linearrückkopplungsschieberegister von R'i[10] = R'i-1[0]⊕R'i-1[2] aufweist. Die Permutationsordnung bildet eine Elfbitadresse Ri[n] für das i-te Datensymbol aus dem in der n-ten Registerstufe R'i[n] präsenten Bit entsprechend der Tabelle:
    R'i[n] für n = 10 9 8 7 6 5 4 3 2 1 0
    Ri[n] für n = 7 10 5 8 1 2 4 9 0 3 6
  • Obgleich es beim DVB-T-Standard bekannt ist, den 2k-Modus und den 8k-Modus bereitzustellen, gibt es Vorteile bei der Bereitstellung eines 4k-Modus. Während der 8k-Modus eine Anordnung zur Herstellung eines Einzelfrequenznetzwerks mit ausreichenden Schutzperioden zur Unterbringung größerer Ausbreitungsverzögerungen zwischen DVB-Sendern bereitstellt, ist der 2k-Modus dafür bekannt, einen Vorteil bei mobilen Anwendungen bereitzustellen. Dies deshalb, weil die 2k-Symbolperiode nur ein Viertel der 8k-Symbolperiode beträgt, was ermöglicht, dass die Kanalschätzung bzw. -erwartung (auf Basis gestreuter Pilots (pilots), die in jedes Symbol eingebettet sind) häufiger aktualisiert wird, was dem Empfänger ermöglicht, die Zeitvariation des Kanals aufgrund des Dopplereffekts und anderer Effekte genauer zu verfolgen. Der 2k-Modus ist deshalb für mobile Anwendungen vorteilhaft. Jedoch erfordert der 2k-Modus ein Mehrfachfrequenznetzwerk und verkompliziert dadurch eine Anordnung von Sendern zur Bereitstellung eines Rundfunkdiensts. Ein 4k-Modus bietet mobilen Benutzern den Vorteil eines vernünftig guten Empfangs auch bei hohen Betriebsgeschwindigkeiten, welche dadurch eine erhöhte Dopplerverschiebung verursachen, ohne ein teures Zwischenträgerinterferenz-Beseitigungsschema zu benötigen. Eine vernünftigerweise kosteneffektive Implementierung eines Rundfunknetzwerks kann auch implementiert werden. Um jedoch den 4k-Modus bereitzustellen, muss ein Symbolverschachteler zur Abbildung der Eingangsdatensymbole auf die Trägersignale des OFDM-Symbols bereitgestellt werden.
  • Ausführungsformen der vorliegenden Erfindung können ein Datenverarbeitungsgerät bereitstellen, das betriebsfähig ist als ein Symbolverschachteler zur Abbildung von Datensymbolen, die bezüglich eines OFDM-Symbols, das im Wesentlichen viertausend Trägersignale aufweist, zu kommunizieren sind. Bei einer Ausführungsform beträgt die Anzahl von Trägersignalen dreitausendundvierundzwanzig. Als solcher kann ein 4k-Modus beispielsweise für einen DVB-Standard wie beispielsweise DVB-T oder DVB-H bereitgestellt werden. Der DVB-H-Standard (DVB-H = Digital Video Broadcasting-Handheld (digitale Hand-Fernsehtechnik)) bezieht sich auf DVB-T (digitale terrestrische Fernsehtechnik). DVB-H war vormals als DVB-X bekannt. DVB-H-Signale sind zum Empfang von Handgeräten wie beispielsweise Taschenmobilendgeräte geeignet.
  • Eine Abbildung von Datensymbolen, die auf die Trägersignale eines OFDM-Symbols zu übertragen sind, wobei die Anzahl der Trägersignale im Wesentlichen viertausend beträgt, stellt ein wesentliches technisches Problem dar, das eine Simulationsanalyse und ein Prüfen erfordert, um ein geeignetes Generatorpolynom für das Linearrückkopplungsschieberegister und die Permutationsordnung herzustellen. Dies deshalb, weil die Abbildung erfordert, dass die Symbole auf den Trägersignalen verschachtelt werden, mit dem Effekt, dass sukzessive Symbole aus dem Eingangsdatenstrom in der Frequenz um einen größtmöglichen Betrag separiert werden, um die Leistung von Fehlerkorrekturcodierungsschemata zu optimieren.
  • Fehlerkorrekturcodierungsschemata wie beispielsweise eine Reed-Solomon-Codierung und eine Faltungscodierung führen besser aus, wenn Rauschen und eine Verschlechterung der Symbolwerte, die aus der Kommunikation resultieren, nicht korreliert sind. Gewisse Funkkanäle wie beispielsweise die für DVB-T benutzten können einen korrelierten Schwund sowohl im Zeit- als auch Frequenzbereich erleiden. So kann durch Trennen codierter Symbole auf unterschiedlichen Trägersignalen des OFDM-Symbols soviel wie möglich die Leistung von Fehlerkorrekturcodierungsschemata erhöht werden.
  • Aus einer Simulationsausführungsanalyse hat sich ergeben, dass das Generatorpolynom für das Linearrückkopplungsschieberegister in Kombination mit der oben angedeuteten Permutationsschaltungsordnung bei der Präsenz eines typischen Kanalrauschens und von Schwundbedingungen eine gute Leistung bereitstellt. Außerdem wird durch Bereitstellen einer Anordnung, die eine Adressenerzeugung sowohl für den 2k-Modus als auch 8k-Modus sowie den 4k-Modus durch Ändern der Abgriffe des Generatorpolynoms für das Linearrückkopplungsschieberegister und die Permutationsordnung implementieren kann, eine kosteneffektive Implementierung des Symbolverschachtlers für den 4k-Modus bereitgestellt wird. Außerdem können durch Änderung des Generatorpolynoms und der Permutationsordnungen ein Sender und ein Empfänger zwischen sowohl dem 2k-Modus als auch 4k-Modus sowie dem 8-Modus gewechselt werden. Dies kann in Software (oder durch den eingebetteten TPS-Kanal (TPS = transmission parameter signalling (Übertragungsparametersignalierung)) im Empfänger) bewirkt werden, wodurch eine flexible Implementierung bereitgestellt wird.
  • Unterschiedliche Aspekte und Merkmale der vorliegenden Erfindung sind in den beigefügten Ansprüchen definiert. Weitere Aspekte der vorliegenden Erfindung umfassen ein Datenverarbeitungsgerät, das zum Desabbilden von Symbolen, die von einer vorbestimmten Anzahl von Trägersignalen eines Orthogonal-Frequency- Division-Multiplexed- bzw. OFDM-Symbols in einen Ausgangssymbolstrom betriebsfähig ist, sowie einen Sender und einen Empfänger.
  • Kurze Beschreibung der Zeichnungen
  • Ausführungsformen der vorliegenden Erfindung werden nun mittels nur eines Beispiels anhand der beigefügten Zeichnungen beschrieben, in denen gleiche Teile mit korrespondierenden Bezugszeichen versehen sind und in denen:
  • 1 ein schematisches Blockschaltbild eines codierten OFDM-Senders ist, der beispielsweise mit dem DVB-T-Standard benutzt werden kann;
  • 2 ein schematisches Blockschaltbild eines Symbolverschachtlers und eines Abbildungsprozessors ist, die aus 1 hervorgehen;
  • 3 ein schematisches Blockschaltbild des in 2 gezeigten Symbolverschachtlers ist;
  • 4 ein schematisches Blockschaltbild eines in 3 gezeigten Verschachtelerspeichers und des korrespondierenden Symbolentschachtlers im Empfänger ist;
  • 5 ein schematisches Blockschaltbild eines in 3 gezeigten Adressengenerators für den 2k-Modus ist;
  • 6 ein schematisches Blockschaltbild eines wie in 3 gezeigten Adressengenerators im 8k-Modus ist;
  • 7 ein schematisches Blockschaltbild eines wie in 3 gezeigten Adressengenerators im 4k-Modus ist;
  • 8 ein schematisches Blockschaltbild eines Coded-OFDM-Empfängers ist, der beispielsweise mit dem DVB-T-Standard benutzt werden kann; und
  • 9 ein schematisches Blockschaltbild eines inneren Symbolentschachtelers ist, der aus 8 hervorgeht.
  • Beschreibung bevorzugter Ausführungsformen
  • Der existierende OFDM-basierte DVB-T-Standard ist aus einem 2K- und einem 8K-Modus zusammengesetzt, was bedeutet, dass die zur Übertragung des Signals benutzte Bandbreite in entweder 2048 (2K-Modus) oder 8192 (8K-Modus) Unterträger geteilt ist. Der 2K-Modus präsentiert gewisse in Bezug auf die Mobilität interessierende Merkmale. Tatsächlich ermöglicht die kurze Symbolzeit dieses Modus eine gute Dopplerleistung in Mobilumgebungen. Andererseits gibt der 8K-Modus Netzwerkplanern die Möglichkeit, spärliche und somit billige SFNs (Single Frequency Networks (Einzelfrequenznetzwerke)) zu bauen. Die am Gegenstand ausgeführten Untersuchungen zeigten, dass die Einführung eines 4K-Modus eine gute Abwägung zwischen diesen zwei Moden wäre. Er würde einen annehmbar guten Empfang für mobile Benutzer selbst bei hohen Fahrgeschwindigkeiten bieten, ohne cm kompliziertes und teures ICI-Beseitigungsschema (ICI = Inter Carrier Interference (Zwischenträgerinterferenz)) zu benötigen. Er würde auch helfen, die Kosten des Netzwerks auf einem vernünftigen Niveau zu halten. Dieses Dokument beschreibt einen neuen Symbolverschachteler für diesen 4K-Modus.
  • 1 stellt ein beispielhaftes Blockschaltbild eines Coded-OFDM-Senders (Codiert-OFDM-Sender) bereit, der beispielsweise zum Senden von Videosignalen und Audiosignalen entsprechend dem DVB-T-Standard benutzt werden kann. Bei 1 erzeugt eine Programmquelle Daten, die vom COFDM-Sender zu senden sind. Ein Videocodierer 2 und ein Audiocodierer 4 sowie ein Datencodierer 6 erzeugen Video-, Audio- und andere Daten, die zu senden sind und einem Programmmultiplexer 8 zugeführt werden. Ein Ausgangssignal des Programmmultiplexers 8 wird einem Transportmultiplexer 10 zugeführt, der einen gemultiplexten Transportstrom mit anderer Information, die zum Kommunizieren der Video-, Audio- und anderen Daten erforderlich ist, bildet. Der Transportmultiplexer 10 stellt auf einem Verbindungskanal 12 einen Transportstrom zu einem Spalter bzw. Teiler 14 bereit. Der Teiler teilt den Transportstrom in unterschiedliche Zweige A und B, die unterschiedliche Vorwärtsfehlerkorrekturcodierung und Verschachtelung bereitstellen. Der Einfachheit halber wird nur Zweig A beschrieben.
  • Wie in 1 gezeigt empfängt ein COFDM-Sender 20 den Transportdatenstrom bei einem Multiplexeradaptions- und Energiedispersionsblock 22. Der Multiplexeradaptations- und Energiedispersionsblock 22 ordnet die Transportstromdaten zufallsmäßig an und führt die passenden Daten einem äußeren Codierer 24 zu, der eine erste äußere Codierung der Transportdaten ausführt. Ein äußerer Verschachteler 26 ist zum Verschachteln der codierten Datensymbole vorhanden, die beim Beispiel von DVB-T der Reed-Solomon-Code (RS-Code) sind, so dass der äußere Verschachteler RS-Symbole verschachtelt. Ein innerer Codierer 28 ist zum faltungsmäßigen Codieren der Daten aus dem äußeren Verschachteler unter Benutzung eines Faltungscodierers vorhanden, wobei die codierten Daten einem inneren Verschachteler 30 zugeführt werden. Der innere Verschachteler 30 kann auch codierte Daten vom zweiten Codierungsarm B empfangen.
  • Ein Ausgangssignal des inneren Verschachtelers ist ein Satz von Datensymbolen, die dann auf Konstellationspunkte eines Modulationsschemas abgebildet werden. Für das gezeigte Beispiel von DVB-T ist das Modulationsschema QPSK (DVB-T kann 4 Bits/Träger 16QAM oder 6 Bits/Träger 64QAM sowie QPSK aufweisen). Jedes Datensymbol aus dem inneren Verschachteler 30 wird dann durch einen Abbildungsprozessor 32 auf eines der COFDM-Trägersignale abgebildet. Das COFDM-Symbol wird dann von einem Rahmenadaptationsprozessor 34 erzeugt, der von einem Signalformer 36 zugeführte Pilot- und Synchronisierungssignale einbringt. Ein OFDM-Generator 38 bildet dann im Zeitbereich das OFDM-Symbol, das einem Schutzeinsetzprozessor 40 zur Erzeugung eines Schutzintervalls zwischen Symbolen und dann einem Digital-zu-Analog-Umsetzer 42 und schließlich einem RF-Verstärker in einer RF-Front 44 zum eventuellen Rundsenden durch den COFDM-Sender von einer Antenne 46 zugeführt wird.
  • Um einen neuen 4K-Modus zu erzeugen, sind mehrere Elemente zu definieren, aber das wichtigste ist der 4K-Symbolverschachteler, der Teil des in 1 gezeigten inneren Verschachtelers ist.
  • Der innere Verschachteler selbst ist, wie in 2 gezeigt, aus einem Bitverschachteler und einem Symbolverschachteler zusammengesetzt.
  • Wie oben erläutert stellt die vorliegende Erfindung eine Einrichtung zur Bereitstellung einer quasi-optimalen Abbildung der Eingangsdatensymbole auf die OFDM-Trägersignale bereit. Gemäß der beispielhaften Technik ist der innere Verschachteler bereitgestellt, um die optimale Abbildung von Eingangsdatensymbolen auf COFDM-Trägersignale zu bewirken. Der innere Verschachteler 30 und der Abbildungsprozessor 32 sind in 2 detaillierter gezeigt. Nach 2 weist der innere Verschachteler 30 einen demultiplexierenden Prozessor 60 auf, der von einem Eingangskanal 62 faltungscodierte Bits empfängt. Der Demultiplexer teilt dann die Bits in zwei Ströme von Eingangsbits, die über Verbindungskanäle 64 und 66 Bitverschachtelern 68 und 70 zugeführt werden. Die Bitverschachteler verschachteln die Bits, die dann auf zwei Verbindungskanälen 72.1, 72.2 zur Verbindung der Bits aus jedem der Bitverschachteler 68 und 70 mit einem Symbolverschachteler 76 geformt werden. Der Symbolverschachteler formt die Eingangssymbole aus den Verbindungskanälen 72.1, 72.2 in Symbole zur Abbildung auf die COFDM-Trägesignale. Für die in 2 gezeigte beispielhafte Technik werden die verschachtelten Symbole aus dem Symbolverschachteler 76 auf Konstellationspunkte eines QPSK-Trägersignals für jedes der Signale im COFDM-Symbol abgebildet.
  • Die existierende DVB-T-Spezifikation definiert schon einen Symbolverschachteler für den 2K- und 8K-Modus. Der Zweck der Symbolverschachteler ist, v Bitwörter (v hängt vom gewählten Modulationsschema ab) auf die 1512 (2K-Modus) oder 6048 (8K-Modus) aktiven Träger pro COFDM-Symbol abzubilden. Der Symbolverschachteler wirkt bezüglich Blöcken von 1512 (2K-Modus-) oder 6048 (8K-Modus-)Datensymbolen. Beispielhafte Ausführungsformen der vorliegenden Erfindung benutzen den Symbolverschachteler 76, um eine optimierte Abbildung der von den Verbindungskanälen 72.1, 72.2 zugeführten Eingangsdatensymbole auf die COFDM-Trägersignale bereitzustellen. Ein Beispiel des Symbolverschachtelers 76 zum Bewirken einer Abbildung der Eingangsdatensymbole auf die COFDM-Trägersignale ist in der 3 gezeigt.
  • Verschachteler-RAM
  • Bei 3 werden die Eingangsdatensymbole aus dem Verbindungskanal 72 einem Verschachtelerspeicher 100 zugeführt. Der Verschachtelerspeicher 100 bildet die Eingangsdatensymbole entsprechend vom Adressengenerator 102 bereitgestellten Abbildungsadressen auf die COFDM-Trägersignale ab. Eine beispielhafte Implementierung des Verschachtelerspeichers 100 ist in 4 gezeigt.
  • 4 weist einen oberen Teil 100, der den Betrieb des Verschachtelerspeichers im Sender darstellt, und einen unteren Teil 340, der den Betrieb des Entschaltelerspeichers im Empfänger darstellt, auf. Der Verschachteler 100 und der Entschachteler 340 sind in der 4 zusammen gezeigt, um das Verständnis ihres Betriebs zu erleichtern. Wie in 4 gezeigt, ist eine Darstellung der Kommunikation zwischen dem Verschachteler 100 und dem Entschachteler 340 über andere Einrichtungen und über einen Obertragungskanal vereinfacht und als ein Abschnitt 140 zwischen dem Verschachteler 100 und dem Entschachteler 340 dargestellt. Der Betrieb des Verschachtelers 100 wird in den folgenden Abschnitten beschrieben.
  • Wenn 4 eine Darstellung von nur vier Eingangsdatensymbolen auf einem Beispiel von vier Trägersignalen eines COFDM-Symbols bereitstellt, so ist zu erkennen, dass die in 4 dargestellte Technik auf eine größere Anzahl von Trägern wie beispielsweise 1512 für den 2k-Modus, 3024 für den 4k-Modus und 6048 für den 8k-Modus erweitert werden kann.
  • Die Eingangs- und Ausgangsadressierung des in 4 gezeigten Verschachtelerspeichers 100 ist für ungerade und gerade Symbole gezeigt. Für ein gerades COFDM-Symbol werden die Datensymbole aus dem Eingangskanal 72 genommen und entsprechend einer Folge von für jedes COFDM-Symbol vom Adressengenerator 102 erzeugten Adressen 120 in den Verschachteler-RAM 124.1 geschrieben. Die Schreibadressen werden auf das gerade Symbol angewendet, so dass durch den schleppenden Gang (shuffling) der Schreibadressen wie dargestellt eine Verschachtelung bewirkt wird. Deshalb gilt für jedes verschachtelte Symbol y(h(q)) = y'(q).
  • Für ungerade Symbole wird der gleiche Verschachteler-RAM 124.2 benutzt. Jedoch wird, wie in 4 gezeigt, für das ungerade Symbol die Einschreibordnung 132 in der gleichen Adressenfolge benutzt, um das vorherige gerade Symbol 126 auszulesen. Dieses Merkmal ermöglicht der ungeraden und geraden Symbolverschachtelerimplementierung, nur 1 RAM zu benutzten, vorausgesetzt, die Ausleseoperation für eine gegebene Adresse wird vor der Einschreiboperation ausgeführt. Die während ungerader Symbole in den Verschachteler-RAM 124 geschriebenen Datensymbole werden dann für das nächste gerade COFDM-Symbol in einer vom Adressengenerator 102 erzeugten Folge 134 ausgelesen usw.
  • In Zusammenfassung wird, wie in 4 dargestellt, wenn einmal der Satz H(q) von Adressen für alle aktiven Träger berechnet worden ist, der Eingangsvektor Y' = (y0' y1', y2' ... yNmax-1') verarbeitet, um den verschachtelten Vektor Y = (y0, y1, y2, ... yNmax-1) zu erzeugen, der definiert ist durch: YH(q) = y'q für gerade Symbole für q = 0, ..., Nmax – 1 yq = y'H(q) für ungerade Symbole für q = 0, ..., Nmax – 1
  • In anderen Worten werden für gerade OFDM-Symbole die Eingangswörter in einer permutierten Weise in einen Speicher geschrieben und in einer sequentiellen Weise zurückgelesen, während sie für ungerade Symbole sequentiell geschrieben und permutiert zurückgelesen werden. Im obigen Fall ist die Permutation H(q) durch die folgende Tabelle definiert:
    q 1 2 3 4
    H(q) 1 3 0 2
    Tabelle 1: Permutation für den einfachen Fall, bei dem Nmax = 4 ist.
  • Wie in der 4 gezeigt arbeitet der Entschachteler 340, um die Verschachtelung umzukehren, die vom Verschachteler 100 angewendet wird durch Anwenden des gleichen Satzes von Adressen, wie er von einem äquivalenten Adressengenerator erzeugt wird, aber umgekehrt Anwenden der Einschreib- und Ausleseadressen. Als solches sind für gerade Symbole die Einschreibadressen 342 in sequentieller Ordnung, während die Ausleseadressen 344 vom Adressengenerator bereitgestellt werden. Entsprechend wird für die ungeraden Symbole die Einschreibordnung 346 aus dem Satz von durch den Adressengenerator erzeugten Adressen bestimmt, während das Auslesen 348 in sequentieller Ordnung ist.
  • Adressenerzeugung
  • Ein schematisches Blockschaltbild des zum Erzeugen der Permutationsfunktion H(q) benutzten Algorithmus ist in 5 für den 2K-Modus und in 6 für den 8K-Modus dargestellt.
  • Eine Implementierung des Adressengenerators 102.1 für den 2k-Modus ist in 5 gezeigt. In 5 ist ein Linearrückkopplungsschieberegister durch zehn Registerstufen 200.1 und ein Exklusiv-Oder-Tor (xor-gate) 202.1, das mit den Stufen des Schieberegisters 200.1 entsprechend einem Generatorpolynom verbunden ist, gebildet. Deshalb wird entsprechend dem Inhalt des Schieberegisters 200.1 vom Ausgang des Exklusiv-Oder-Tors 202.1 durch Exklusiv-Odern (xoring) des Inhalts des Schieberegisters R[0] und der Registerstufe R[3] ein nächstes Bit des Schieberegisters bereitgestellt. Entsprechend dem Generatorpolynom wird vom Inhalt des Schieberegisters 200.1 eine Pseudozufallsbitfolge erzeugt. Um jedoch eine Adresse für den 2k-Modus wie dargestellt zu erzeugen, ist eine Permutationsschaltung 210.1 vorhanden, welche die Ordnung der Bits im Schieberegister 200.1 von einer Ordnung R'i[n] in eine Ordnung Ri[n] am Ausgang der Permutationsschaltung 210.1 effektiv permutiert. Zehn Bits aus dem Ausgang der Permutationsschaltung 210.1 werden dann einem Verbindungskanal 212.1 zugeführt, zu denen dann über einen Kanal 214.1 ein höchstwertiges Bit addiert wird, das von einer bistabilen Kippschaltung (toggle circuit) 218.1 bereitgestellt wird. Deshalb wird auf dem Kanal 212.1 eine Elfbitadresse erzeugt. Um jedoch die Authentizität einer Adresse sicherzustellen, analysiert eine Adressenprüfschaltung 216.1 die erzeugte Adresse, um festzustellen, ob sie die maximale Zahl von Trägersignalen überschreitet. Wenn sie es tut, dann wird ein Steuerungssignal erzeugt und über einen Verbindungskanal 220.1 einer Steuerungsschaltung 224.1 zugeführt. Wenn die erzeugte Adresse die maximale Zahl von Trägersignalen überschreitet, dann wird diese Adresse zurückgewiesen und für das spezielle Symbol eine neue Adresse regeneriert.
  • Ein Adressengenerator 102.2 für den 8k-Modus ist in 6 gezeigt. Die Teile des in 6 gezeigten Adressengenerators für den 8k-Modus korrespondieren mit den für den 2k-Modus gezeigten, und deshalb werden zur Vermeidung einer Wiederholung nur wesentliche Unterschiede zwischen 6 und 5 beschrieben. Der Unterschied zwischen 6 und 5 ist im Wesentlichen, dass das Linearrückkopplungsschieberegister 200.2 zwölf Schieberegisterstufen aufweist, um eine Adresse zwischen 0 und 8191 zu erzeugen. Wieder ist das Schieberegister durch Exklusiv-Odern der entsprechend dem Generatorpolynom ausgewählten Schieberegisterstufen gebildet. Die Adresse wird dann durch Permutieren der Ordnung der Bits im Schieberegister 200.2 gebildet, die entsprechend einer vorbestimmten Ordnung bestimmt ist. Wieder werden das Generatorpolynom und die Permutationsordnung für den 8k-Modus bereitgestellt, der sich vom 2k-Modus unterscheiden.
  • In Zusammenfassung wird für den 2k- und 8-Modus ein (Nr – 1)-Bit-Wort R'i mit Nr = log2Mmax, definiert, wobei Mmax = 2048 im 2K-Modus und Mmax = 8192 im 8K-Modus ist, wobei ein LFSR (Linear Feedback Shift Register (Linearrückkopplungsschieberegister)) benutzt wird.
  • Die zum Erzeugen dieser Folge benutzten Polynome sind wie folgt:
    2K-Modus: R'i[9] = R'i-1[0]⊕R'i-1[3]
    8K-Modus: R'i[11] = R'i-1[0]⊕R'i-1[1]⊕R'i-1[4]⊕R'i-1[6],
    wobei i von 0 bis Mmax – 1 variiert.
  • Wenn einmal ein einzelnes R'i-Wort erzeugt worden ist, geht es durch eine Permutation, um ein anderes (Nr – 1)-Bit-Wort, Ri genannt, zu erzeugen. Ri wird von R'i durch die in den Tabellen 1 und 2 gegebenen Bitpermutationen abgeleitet.
    R'i Bitpositionen 9 8 7 6 5 4 3 2 1 0
    Ri Bitpositionen 0 7 5 1 8 2 6 9 3 4
    Tabelle 2: Bitpermutation für den 2K-Modus
    R'i Bitpositionen 11 10 9 8 7 6 5 4 3 2 1 0
    Ri Bitpositionen 0 11 3 0 10 8 6 9 2 4 1 7
    Tabelle 3: Bitpermutation für den 8K-Modus
  • Als ein Beispiel bedeutet dies, dass für den Modus 2K die Bitnummer 9 von R'i in die Bitpositionsnummer 0 von Ri gesendet wird.
  • Die Adresse H(q) wird dann von Ri durch die folgende Gleichung abgeleitet:
    Figure 00110001
  • Der (i mod 2)·
    Figure 00110002
    -Teil der obigen Gleichung ist in 5 und in 6 durch den bistabilen Kippschaltungsblock T 218 dargestellt.
  • Dann wird bezüglich H(q) eine Adressenprüfung ausgeführt, um zu verifizieren, dass die erzeugte Adresse im Bereich akzeptabler Adressen ist: Wenn (H(q) < Nmax) gilt, wobei Nmax = 1512 im 2K-Modus und 6048 im 8K-Modus ist, dann ist die Adresse gültig. Wenn die Adresse nicht gültig ist, wird die Steuerungseinheit informiert, und sie versucht, eine neue H(q) durch Inkrementieren des Index i zu erzeugen.
  • Die Rolle des bistabilen Kippschaltungsblocks ist, sicherzustellen, dass wir nicht eine Adresse erzeugen, die in einer Reihe Nmax zweimal überschreitet. Wenn ein überschreitender Wert tatsächlich erzeugt wurde, bedeutet dies, dass das MSB (most signifikant bit (höchstwertiges Bi)) (das heißt das Bistabilkippschaltungsbit) der Adresse H(q) eins war. So muss der nächste erzeugte Wert ein auf null eingestelltes MSB aufweisen, was die Erzeugung einer gültigen Adresse sicherstellt.
  • Die folgenden Gleichungen summieren das gesamte Verhalten auf und helfen, die Schleifenstruktur dieses Algorithmus zu verstehen: q = 0; für (i = 0; i < Mmax; i = i + 1)
    Figure 00120001
  • Symbolverschachteler für 4k-Modus
  • Gemäß der vorliegenden Technik ist ein Adressengenerator 102.3 für den 4k-Modus in 7 gezeigt. Wieder korrespondiert der Adressengenerator nach 7 mit dem in den 5 und 6 gezeigten Adressengenerator, und deshalb werden nur die Unterschiede zwischen diesen Figuren beschrieben und erläutert. Wie in 7 gezeigt weist das Linearrückkopplungsschieberegister 200.3 elf Schieberegisterstufen auf. Wieder ist ein Exklusiv-Oder-Tor 202.3 vorhanden, um die Pseudozufallsbitfolge zu erzeugen. Die Permutation der Inhaltes des Schieberegisters zur Bildung der Adresse eines Eingangsdatensymbols zur Abbildung auf ein einzelnes der COFDM-Trägersignale ist durch die Permutationsschaltung 210.3 gegeben.
  • Der Symbolverschachteler wirkt auf Blöcke aus Nmax = 3024 Datensymbolen. (Mmax = 4096).
  • Das zum Erzeugen der R'i-Folge benutzte Polynom ist: R'i[10] = R'i-1[0]⊕R'i-1[2].
  • Ein Vektor Ri wird vom Vektor R'i durch die in Tabelle 4 gegebene Bitpermutation abgeleitet:
    R'i Bitpositionen 10 9 8 7 6 5 4 3 2 1 0
    Ri Bitpositionen 7 10 5 8 1 2 4 9 0 3 6
    Tabelle 4: Bitpermutation für den 4K-Modus
  • Der Eingang des Verschachtelers ist als der Vektor Y' = (y0', y1', y2', ... yNmax-1') definiert.
  • Der verschachtelte Vektor Y = (y0, y1, y2, ... yNmax-1) ist definiert durch yH(q) = y'q für gerade Symbole für q = 0, ..., Nmax – 1 yq = y'H(q) für die ungerade Symbole für q = 0, ..., Nmax – 1.
  • Empfänger
  • 8 stellt eine beispielhafte Darstellung eines Empfängers bereit, der mit der vorliegenden Technik benutzt werden kann. Wie in 8 gezeigt wird ein COFDM-Signal von einer Antenne 300 empfangen und von einem Tuner 302 detektiert und von einem Analog-zu-Digital-Umsetzer 304 in eine digitale Form umgesetzt. Ein Schutzintervall-Entfernungsprozessor 306 entfernt das Schutzintervall aus einem empfangenen COFDM-Symbol, bevor die Daten unter Benutzung eines FFT-Prozessors 308 (FFT = Fast Fourier Transform (schnelle Fouriertransformation)) in Kombination mit einer Kanalschätzfunktion (channel estimator) und Korrektur 310 in Kooperation mit einer TPS-Decodierungseinheit 311 (TPS = Transmission Parameter Signalling (Übertragungsparametersignalisierung)) entsprechend bekannten Techniken vom COFDM-Symbol wiedergewonnen werden. Die demodulierten Daten werden von einem Desabbilder (de-mapper) 312 wiedergewonnen und einem inneren Symbolentschachteler 314 zugeführt, der arbeitet, um die umgekehrte Abbildung des empfangenen Datensymbols zum Regenerieren eines Ausgangsdatenstroms mit den entschachtelten Daten zu bewirken.
  • Der Symbolentschachteler 314 ist aus einem wie in 9 gezeigten Datenverarbeitungsgerät mit einem Verschachtelerspeicher 340 und einem Adressengenerator 342 gebildet. Der Verschachtelerspeicher ist wie in 4 gezeigt und arbeitet wie oben schon erläutert, um durch Benutzung von Sätzen von Adressen, die von einem Adressengenerator 342 erzeugt werden, eine Entschachtelung zu bewirken. Der Adressengenerator 342 ist wie in 7 gezeigt ausgebildet und so angeordnet, dass er korrespondierende Adressen zum Abbilden der aus jedem der COFDM-Unterträgersignale wiedergewonnenen Datensymbole in einen Ausgangsdatenstrom erzeugt.
  • Die verbleibenden Teile des in 8 gezeigten COFDM-Empfängers sind vorhanden, um eine Fehlerkorrekturdecodierung und Entschachtelung zum Korrigieren von Fehlern und Wiedergewinnen einer Schätzung der Quellendaten zu bewirken. Insbesondere arbeiten ein Innencode-Entschachteler 316 und ein Innendecodierer 318, um eine Decodierung des inneren Faltungscodes zu bewirken der vom inneren Verschachteler 30 und inneren Codierer 28 des in 1 gezeigten Senders eingebracht wird. Ein äußerer Entschachteler 420 und ein äußerer Decodierer 322 arbeiten zum Bewirken einer Decodierung des Reed-Solomon-Codes, um eine Schätzung der Daten aus der Quelle 1 wiederzugewinnen, nachdem sie von einem Entwürfler 324 entwürfelt sind.
  • Ein durch die vorliegende Technik bereitgestellter Vorteil sowohl für den Empfänger als auch den Sender ist, dass ein Symbolverschachteler und ein Symbolentschachteler, die in Empfängern und Sendern arbeiten, zwischen dem 2k-, 8k- und 4k-Modus durch Änderung der Generatorpolynome und der Permutationsordnungen geschaltet werden können. Dadurch ist eine flexible Implementierung bereitgestellt, da ein Symbolverschachteler und -entschachteler wie in den 4 und 9 gezeigt mit einem wie in jeder der 5, 6 oder 7 dargestellten Adressengenerator gebildet sein können. Der Adressengenerator kann deshalb durch Änderung bezüglich der für jeden des 2k-, 4k- und 8k-Modus angezeigten Generatorpolynome und der Permutationsordnungen an die unterschiedlichen Moden adaptiert werden. Beispielsweise kann dies durch Benutzung einer Softwareänderung bewirkt werden. Alternativ dazu kann bei anderen Ausführungsformen ein eingebettetes TPS-Signal, das den Modus der DVB-T-Übertragung anzeigt, im Empfänger in der TPS-Kanalverarbeitungseinheit 311 detektiert und zum automatischen Konfigurieren des Symbolentschachtelers entsprechend dem detektierten Modus benutzt werden.
  • Bezüglich der oben beschriebenen Ausführungsformen können unterschiedliche Modifikationen ohne Verlassen des Schutzbereichs der vorliegenden Erfindung gemacht werden. Insbesondere ist die beispielhafte Darstellung des Generatorpolynoms und der Permutationsordnung, die zur Darstellung von Aspekten der Erfindung benutzt worden sind, nicht beabsichtigt, einschränkend zu sein, und sie erstreckt sich auf äquivalente Formen des Generatorpolynoms und der Permutationsordnung.
  • Wie zu erkennen ist, sind der Sender und Empfänger, die in den 1 bzw. 8 gezeigt sind, nur als Illustrationen bereitgestellt und sind nicht als einschränkend beabsichtigt. Beispielsweise ist zu erkennen, dass die Position des Symbolverschachtelers und -entschachtelers in Bezug auf beispielsweise des Bitverschachtelers und des Abbilders und Desabbilders geändert werden kann. Wie zu erkennen ist, bleibt die Wirkung des Verschachtelers und Entschachtelers durch seine relative Position ungeändert, obgleich der Verschachteler I/Q-Symbole anstelle von v-Bit-Vektoren verschachteln kann. Eine korrespondierende Änderung kann im Empfänger gemacht werden. Demgemäss können der Verschachteler und Entschachteler bezüglich unterschiedlicher Datentypen arbeiten und können bezüglich der bei den beispielhaften Ausführungsformen beschriebenen Position unterschiedlich positioniert werden.
  • Wie oben erwähnt finden Ausführungsformen der vorliegenden Erfindung bei DVB-Standards wie beispielsweise DVB-T und DVB-H Anwendung. Beispielsweise können Ausführungsformen der vorliegenden Erfindung in einem Sender oder Empfänger benutzt werden, die entsprechend dem DVB-H-Standard arbeiten, in Handmobilendgeräten benutzt werden. Die Mobilendgerät können beispielsweise mit Mobiltelefonen (sei es die zweite, dritte oder höhere Generation) oder PDAs (Personal Digital Assistants (persönliche digitale Assistenten)) oder Tablett-PCs integriert werden. Solche Mobilendgeräte können zum Empfang von DVB-H- oder DVB-T-kompatiblen Signalen im Innern von Gebäuden oder bei der Bewegung in beispielsweise Fahrzeugen oder Zügen selbst bei hohen Geschwindigkeit fähig sein. Die mobilen Endgeräte können beispielsweise durch Batterien, Netzelektrizität oder eine Niedrigspannungs-Gleichspannungsversorgung oder aus einer Fahrzeugbatterie mit Energie versorgt werden. Dienste, die durch DVB-H bereitgestellt werden können, können Sprache, Nachrichtenübertragung, Internetbrowsing, Funk, Steh- und/oder Bewegt-Videobilder, Fernsehdienste, interaktive Dienste, Video- oder Nahvideo auf Abruf umfassen. Die Dienste können in Kombination miteinander arbeiten. Es ist zu erkennen, dass die vorliegende Erfindung nicht auf eine Anwendung mit DVB beschränkt ist, sondern auf andere Standards zur Übertragung oder zum Empfang sowohl fest als auch mobil erweitert werden.
  • Referenzen
    • [1] EN 300 744, „Framing structure, channel coding and modulation for digital terrestial television", ETSI.

Claims (11)

  1. Datenverarbeitungsgerät, das zum Abbilden von auf einer vorbestimmten Anzahl von Trägersignalen eines Orthogonal-Frequency-Division-Multiplexed (Orthogonalfrequenzgemultiplext-) bzw. OFDM-Symbols zu kommunizierenden Eingangssymbolen betriebsfähig ist, wobei das Datenverarbeitungsgerät aufweist: einen Verschachtelerspeicher, der zum Einlesen der vorbestimmten Anzahl von Datensymbolen zur Abbildung auf die OFDM-Trägersignale und zum Auslesen der Datensymbole für die OFDM-Träger zum Bewirken der Abbildung betriebsfähig ist, wobei das Auslesen in einer anderen Ordnung als das Einlesen ist, wobei die Ordnung von einem Satz von Adressen mit dem Effekt, dass die Datensymbole auf den Trägersignalen verschachtelt sind, bestimmt ist, einen Adressengenerator, der zum Erzeugen des Satzes von Adressen betriebsfähig ist, wobei für jedes der Eingangssymbole eine Adresse erzeugt wird, um eines der Trägersignale, auf welches das Datensymbol abzubilden ist, anzuzeigen, wobei der Adressengenerator aufweist: ein Linearrückkopplungsschieberegister, das eine vorbestimmte Anzahl von Registerstufen aufweist und zum Erzeugen einer Pseudozufallsbitfolge entsprechend einem Generatorpolynom betriebsfähig ist, eine Permutationsschaltung, die zum Empfang des Inhalts der Schieberegisterstufen und zum Permutieren der in den Registerstufen präsenten Bits entsprechend einer Permutationsordnung zur Bildung einer Adresse eines der OFDM-Träger betriebsfähig ist, und eine Steuerungseinheit, die in Kombination mit einer Adressenprüfschaltung zum Regenerieren einer Adresse, wenn eine erzeugte Adresse eine vorbestimmte maximale gültige Adresse überschreitet, betriebsfähig ist, dadurch gekennzeichnet, dass die vorbestimmte maximale gültige Adresse dreitausendundvierundzwanzig ist, das Linearrückkopplungsschieberegister elf Registerstufen mit einem Generatorpolynom für das Linearrückkopplungsschieberegister von R'i[10] = R'i-1[0]⊕R'i-1[2] aufweist und die Permutationsordnung eine Elfbitadresse Ri[n] für das i-te Datensymbol aus dem in der n-ten Registerstufe R'i[n] präsenten Bit entsprechend der Tabelle R'i[n] für n = 10 9 8 7 6 5 4 3 2 1 0 Ri[n] für n = 7 10 5 8 1 2 4 9 0 3 6
    bildet.
  2. Datenverarbeitungsgerät nach Anspruch 1, wobei der Verschachtelerspeicher zum Bewirken der Abbildung der Eingangsdatensymbole auf die Trägersignale für geradzahlige OFDM-Symbole durch Einlesen der Datensymbole entsprechend dem vom Adressengenerator erzeugten Satz von Adressen und Auslesen in einer sequentiellen Ordnung und für ungeradzahlige OFDM-Symbole durch Einlesen der Symbole in den Speicher in einer sequentiellen Ordnung und Auslesender Datensymbole aus dem Speicher entsprechend dem vom Adressengenerator erzeugten Satz von Adressen betriebsfähig ist.
  3. Sender zur Übertragung von Orthogonal-Frequency-Division-Multiplexing (Orthogonalfrequenzmultiplexieren) bzw. OFDM benutzenden Daten, wobei der Sender ein Datenverarbeitungsgerät nach einem der vorhergehenden Ansprüche aufweist.
  4. Sender nach Anspruch 3, wobei der Sender zum Übertragen von Daten entsprechend dem Digital-Video-Broadcasting-Terrestrial-(Terestrisch-Digitalfernsehtechnik-) oder Digital-Video-Handheld-Standard (Tragbar- bzw. Hand-Digitalfernsehtechnik-Standard) betriebsfähig ist.
  5. Datenverarbeitungsgerät, das zum Abbilden von Symbolen, die von einer vorbestimmten Anzahl von Trägersignalen eines Orthogonal-Frequency-Division-Multiplexing bzw. OFDM-Symbols empfangen werden, in einen Ausgangssymbolstrom betriebsfähig ist, wobei das Datenverarbeitungsgerät aufweist: einen Entschachtelerspeicher, der zum Einlesen der vorbestimmten Anzahl von Datensymbolen von den OFDM-Trägersignalen und Auslesen der Datensymbole in den Ausgangssymbolstrom zum Bewirken der Abbildung betriebsfähig ist, wobei das Auslesen in einer anderen Ordnung als das Einlesen ist, wobei die Ordnung von einem Satz von Adressen mit dem Effekt, dass die Datensymbole von den OFDM-Trägersignalen entschachtelt sind, bestimmt ist, einen Adressengenerator, der zum Erzeugen eines Satzes von Adressen betriebsfähig ist, wobei für jedes der empfangenen Datensymbole eine Adresse erzeugt wird, um das OFDM-Trägersignal, von welchem das empfangene Datensymbol in den Ausgangssymbolstrom abzubilden ist, anzuzeigen, wobei der Adressengenerator aufweist: ein Linearrückkopplungsschieberegister, das eine vorbestimmte Anzahl von Registerstufen aufweist und zum Erzeugen einer Pseudozufallsbitfolge entsprechend einem Generatorpolynom betriebsfähig ist, eine Permutationsschaltung, die zum Empfangen des Inhalts der Schieberegisterstufen und zum Permutieren der in den Schieberegisterstufen präsenten Bits entsprechend einer Permutationsordnung zur Bildung einer Adresse eines der OFDM-Träger betriebsfähig ist, und eine Steuerungseinheit, die in Kombination mit einer Adressenprüfschaltung zum Regenerieren einer Adresse, wenn eine erzeugte Adresse eine vorbestimmte maximale gültige Adresse überschreitet, betriebsfähig ist, dadurch gekennzeichnet, dass die vorbestimmte maximale gültige Adresse dreitausendundvierundzwanzig ist, das Linearrückkopplungsschieberegister elf Registerstufen mit einem Generatorpolynom für das Linearrückkopplungsschieberegister von R'i[10] = R'i-1[0]⊕R'i-1[2] aufweist und die Permutationsordnung eine Elfbitadresse Ri[n] für das i-te Datensymbol aus dem in der n-ten Registerstufe R'i[n] präsenten Bit entsprechend der Tabelle R'i[n] für n = 10 9 8 7 6 5 4 3 2 1 0 Ri[n] für n = 7 10 5 8 1 2 4 9 0 3 6
    bildet.
  6. Datenverarbeitungsgerät nach Anspruch 5, wobei der Entschachtelerspeicher zum Bewirken der Abbildung der empfangenen Datensymbole von den Trägersignalen in den Ausgangsdatenstrom für geradzahlige OFDM-Symbole durch Einlesen der Datensymbole entsprechend einer sequentiellen Ordnung und Auslesen der Datensymbole aus dem Speicher entsprechend dem vom Adressengenerator erzeugten Satz von Adressen und für ungeradzahlige OFDM-Symbole durch Einlesen der Symbole in den Speicher entsprechend dem vom Adressengenerator erzeugten Satz von Adressen und Auslesen der Datensymbole aus dem Speicher entsprechend einer sequentiellen Ordnung ausgebildet ist.
  7. Empfänger zum Empfang von Daten von einem modulierten Orthogonal-Frequency-Division-Multiplexing- bzw. OFDM-Signal, wobei der Empfänger ein Datenverarbeitungsgerät nach einem der Ansprüche 5 oder 6 aufweist.
  8. Empfänger nach Anspruch 7, wobei der Empfänger zum Empfangen von Daten, die entsprechend dem Digital-Video-Broadcasting-Terrestrial- oder -Handheld-Standard moduliert worden sind, betriebsfähig ist.
  9. Verfahren zur Abbildung von auf einer vorbestimmten Anzahl von Trägersignalen eines Orthogonal-Frequency-Division-Multiplexed- bzw. OFDM-Symbols zu kommunizierenden Eingangssymbolen, wobei das Verfahren aufweist: Einlesen der vorbestimmten Anzahl von Datensymbolen zur Abbildung auf die OFDM-Trägersignale, Auslesen der Datensymbole für die OFDM-Träger zum Bewirken der Abbildung, wobei das Auslesen in einer anderen Ordnung als das Einlesen ist, wobei die Ordnung von einem Satz von Adressen mit dem Effekt, dass die Datensymbole auf den Trägersignalen verschachtelt sind, bestimmt wird, Erzeugen des Satzes von Adressen, wobei für jedes der Eingangssymbole eine Adresse zum Anzeigen eines der Trägersignale, auf welches das Datensymbol abzubilden ist, erzeugt wird, wobei die Erzeugung des Satzes von Adressen aufweist: Benutzen eines eine vorbestimmte Anzahl von Registerstufen aufweisenden Linearrückkopplungsschieberegisters zum Erzeugen einer Pseudozufallsbitfolge entsprechend einem Generatorpolynom, Benutzen einer Permutationsschaltung, das zum Empfangen des Inhalts der Schieberegisterstufen zum Permutieren der in den Registerstufen präsenten Bits entsprechend einer Permutationsordnung zur Bildung einer Adresse betreibbar ist, und Neuerzeugen einer Adresse, wenn eine erzeugte Adresse eine vorbestimmte maximale gültige Adresse überschreitet, dadurch gekennzeichnet, dass die vorbestimmte maximale gültige Adresse dreitausendundvierundzwanzig ist, das Linearrückkopplungsschieberegister elf Registerstufen mit einem Generatorpolynom für das Linearrückkopplungsschieberegister von R'i[10] = R'i-1[0]⊕R'i-1[2] aufweist und die Permutationsordnung eine Elfbitadresse Ri[n] für das i-te Datensymbol aus dem in der n-ten Registerstufe R'i[n] präsenten Bit entsprechend der Tabelle R'i[n] für n = 10 9 8 7 6 5 4 3 2 1 0 Ri[n] für n = 7 10 5 8 1 2 4 9 0 3 6
    bildet.
  10. Verfahren zur Abbildung von Symbolen, die von einer vorbestimmten Anzahl von Trägersignalen eines Orthogonal-Frequency-Division-Multiplexed- bzw. OFDM-Symbols empfangen werden, in einen Ausgangssymbolstrom, wobei das Verfahren aufweist: Einlesen der vorbestimmten Anzahl von Datensymbolen von den OFDM-Trägersignalen, Auslesen der Datensymbole in den Ausgangssymbolstrom, um die Abbildung zu bewirken, wobei das Auslesen in einer anderen Ordnung als das Einlesen ist, wobei die Ordnung von einem Satz von Adressen mit dem Effekt, dass die Datensymbole von den OFDM-Trägersignalen entschachtelt sind, bestimmt wird, Erzeugen des Satzes von Adressen, wobei für jedes der empfangenen Symbole eine Adresse erzeugt wird, um das OFDM-Trägersignal, von dem das empfangene Datensymbol in den Ausgangssymbolstrom abzubilden ist, anzuzeigen, wobei die Erzeugung des Satzes von Adressen aufweist: Benutzen eines eine vorbestimmte Anzahl von Registerstufen aufweisenden Linearrückkopplungsschieberegisters zum Erzeugen einer Pseudozufallsbitfolge entsprechend einem Generatorpolynom, Benutzen einer Permutationsschaltung zum Empfangen des Inhalts der Schieberegisterstufen zum Permutieren der in den Registerstufen präsenten Bits entsprechend einer Permutationsordnung zur Bildung einer Adresse, und Neuerzeugen einer Adresse, wenn eine erzeugte Adresse eine vorbestimmte maximale gültige Adresse überschreitet, dadurch gekennzeichnet, dass die vorbestimmte maximale gültige Adresse dreitausendundvierundzwanzig ist, das Linearrückkopplungsschieberegister elf Registerstufen mit einem Generatorpolynom für das Linearrückkopplungsschieberegister von R'i[10] = R'i-1[0]⊕R'i-1[2] aufweist und die Permutationsordnung eine Elfbitadresse Ri[n] für das i-te Datensymbol aus dem in der n-ten Registerstufe R'i[n] präsenten Bit entsprechend der Tabelle R'i[n] für n = 10 9 8 7 6 5 4 3 2 1 0 Ri[n] für n = 7 10 5 8 1 2 4 9 0 3 6
    bildet.
  11. Adressengenerator zur Benutzung mit einer Übertragung oder einem Empfang von Datensymbolen, die auf Subträgern eines Orthogonal-Frequency-Division-Multiplexed- bzw. OFDM-Symbols verschachtelt sind, wobei der Adressengenerator zum Erzeugen eines Satzes von Adressen betriebsfähig ist, wobei jede Adresse für jedes der Datensymbole erzeugt wird, um eines der Trägersignale, auf welches das Datensymbol abzubilden ist, anzuzeigen, wobei der Adressengenerator aufweist: ein Linearrückkopplungsschieberegister, das eine vorbestimmte Anzahl von Registerstufen aufweist und zum Erzeugen einer Pseudozufallsbitfolge entsprechend einem Generatorpolynom betriebsfähig ist, eine Permutationsschaltung, die zum Empfangen des Inhalts der Schieberegisterstufen und zum Permutieren der in den Registerstufen präsenten Bits entsprechend einer Permutationsordnung zur Bildung einer Adresse betriebsfähig ist, und eine Steuerungseinheit, die in Kombination mit einer Adressenprüfschaltung zum Neuerzeugen einer Adresse, wenn eine erzeugte Adresse eine vorbestimmte maximale gültige Adresse überschreitet, betriebsfähig ist, dadurch gekennzeichnet, dass die vorbestimmte maximale gültige Adresse dreitausendundvierundzwanzig ist, das Linearrückkopplungsschieberegister elf Registerstufen mit einem Generatorpolynom für das Linearrückkopplungsschieberegister von R'i[10] = R'i-1[0]⊕R'i-1[2] aufweist und die Permutationsordnung eine Elfbitadresse Ri[n] für das i-te Datensymbol aus dem in der n-ten Registerstufe R'i[n] präsenten Bit entsprechend der Tabelle R'i[n] für n = 10 9 8 7 6 5 4 3 2 1 0 Ri[n] für n = 7 10 5 8 1 2 4 9 0 3 6
    bildet.
DE602004013451T 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems Expired - Lifetime DE602004013451T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP03290754 2003-03-25
EP03290754A EP1463255A1 (de) 2003-03-25 2003-03-25 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems

Publications (2)

Publication Number Publication Date
DE602004013451D1 DE602004013451D1 (de) 2008-06-12
DE602004013451T2 true DE602004013451T2 (de) 2009-05-20

Family

ID=32799145

Family Applications (5)

Application Number Title Priority Date Filing Date
DE602004000824T Expired - Lifetime DE602004000824T2 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems
DE602004016756T Expired - Lifetime DE602004016756D1 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems
DE602004028535T Expired - Lifetime DE602004028535D1 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM-Systems
DE602004023550T Expired - Lifetime DE602004023550D1 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems
DE602004013451T Expired - Lifetime DE602004013451T2 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems

Family Applications Before (4)

Application Number Title Priority Date Filing Date
DE602004000824T Expired - Lifetime DE602004000824T2 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems
DE602004016756T Expired - Lifetime DE602004016756D1 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems
DE602004028535T Expired - Lifetime DE602004028535D1 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM-Systems
DE602004023550T Expired - Lifetime DE602004023550D1 (de) 2003-03-25 2004-03-23 Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems

Country Status (9)

Country Link
US (3) US7426240B2 (de)
EP (7) EP1463255A1 (de)
KR (1) KR100642539B1 (de)
AT (6) ATE445281T1 (de)
DE (5) DE602004000824T2 (de)
DK (5) DK1662739T3 (de)
ES (6) ES2332158T3 (de)
PL (5) PL1931097T3 (de)
PT (5) PT1662739E (de)

Families Citing this family (99)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2454194A (en) * 2007-10-30 2009-05-06 Sony Corp Address generation polynomial and permutation matrix for DVB-T2 1k OFDM sub-carrier mode interleaver
GB2454196B (en) * 2007-10-30 2012-10-10 Sony Corp Data processsing apparatus and method
GB2454195A (en) * 2007-10-30 2009-05-06 Sony Corp Address generation polynomial and permutation matrix for DVB-T2 16k OFDM sub-carrier mode interleaver
US8155178B2 (en) * 2007-10-30 2012-04-10 Sony Corporation 16k mode interleaver in a digital video broadcasting (DVB) standard
US8885761B2 (en) 2003-03-25 2014-11-11 Sony Corporation Data processing apparatus and method
GB2454193B (en) * 2007-10-30 2012-07-18 Sony Corp Data processing apparatus and method
US7415584B2 (en) 2003-11-26 2008-08-19 Cygnus Communications Canada Co. Interleaving input sequences to memory
WO2005052798A1 (en) * 2003-11-26 2005-06-09 Cygnus Communications Canada Co. Interleaving memory
US7991056B2 (en) * 2004-02-13 2011-08-02 Broadcom Corporation Method and system for encoding a signal for wireless communications
KR100713528B1 (ko) * 2004-03-12 2007-05-02 삼성전자주식회사 직교 주파수 분할 다중 접속 방식을 사용하는 통신시스템에서 서브 채널 신호 송신 장치 및 방법
US7626960B2 (en) * 2004-04-20 2009-12-01 Nokia Corporation Use of signaling for auto-configuration of modulators and repeaters
JP2006014321A (ja) * 2004-06-21 2006-01-12 Samsung Electronics Co Ltd 広帯域無線接続通信システムにおける動作モード情報を送受信する方法
US20050289592A1 (en) * 2004-06-29 2005-12-29 Larri Vermola System and method for service listings
US7123669B2 (en) * 2004-10-25 2006-10-17 Sandbridge Technologies, Inc. TPS decoder in an orthogonal frequency division multiplexing receiver
WO2006071050A1 (en) * 2004-12-27 2006-07-06 Lg Electronics Inc. Communicating non-coherent detectable signal in broadband wireless access system
US8189714B2 (en) * 2005-05-04 2012-05-29 Rockstar Bidco, LP Wireless feedback system and method
KR20060119743A (ko) 2005-05-18 2006-11-24 엘지전자 주식회사 구간 속도에 대한 예측정보를 제공하고 이를 이용하는 방법및 장치
KR20060119746A (ko) * 2005-05-18 2006-11-24 엘지전자 주식회사 교통상태에 대한 정보를 제공하고 이를 이용하는 방법 및장치
KR20060119741A (ko) * 2005-05-18 2006-11-24 엘지전자 주식회사 소통상태의 추이정보를 제공하고 이를 이용하는 방법 및장치
US7395461B2 (en) * 2005-05-18 2008-07-01 Seagate Technology Llc Low complexity pseudo-random interleaver
KR20060119739A (ko) * 2005-05-18 2006-11-24 엘지전자 주식회사 구간 통과시간에 대한 예측정보를 제공하고 이를 이용하는방법 및 장치
US7502982B2 (en) 2005-05-18 2009-03-10 Seagate Technology Llc Iterative detector with ECC in channel domain
KR101061460B1 (ko) * 2005-05-18 2011-09-02 엘지전자 주식회사 소통상태에 대한 예측정보를 제공하고 이를 이용하는 방법및 장치
KR20060119742A (ko) * 2005-05-18 2006-11-24 엘지전자 주식회사 도로 정보를 제공하고 이를 이용하는 방법 및 장치
KR20060122668A (ko) * 2005-05-27 2006-11-30 엘지전자 주식회사 교통 정보 제공 방법 및 수신 장치
KR101066320B1 (ko) * 2005-06-07 2011-09-20 삼성전자주식회사 이동통신 시스템에서 심볼 송수신 장치 및 방법
US7590674B2 (en) * 2005-06-30 2009-09-15 Conexant Systems, Inc. Method and apparatus for generating a random bit stream
US8711850B2 (en) * 2005-07-08 2014-04-29 Lg Electronics Inc. Format for providing traffic information and a method and apparatus for using the format
KR101254219B1 (ko) * 2006-01-19 2013-04-23 엘지전자 주식회사 링크 식별 방법 및 링크 식별 장치
US20070115960A1 (en) * 2005-11-04 2007-05-24 Mediatek Inc. De-interleaver for data decoding
DE602007008693D1 (de) 2006-01-19 2010-10-07 Lg Electronics Inc Verfahren zum senden und empfangen von verkehrsinformationen und vorrichtung dafür
EP1979885B1 (de) * 2006-01-19 2010-09-01 LG Electronics Inc. Verfahren zum senden und empfangen von verkehrsinformationen und vorrichtung dafür
KR101236543B1 (ko) * 2006-10-13 2013-02-22 엘지전자 주식회사 교통정보 송수신 방법 및 교통정보 송수신 장치
JP4887357B2 (ja) 2006-03-20 2012-02-29 パナソニック株式会社 無線通信移動局装置およびランダムアクセス方法
US7599441B2 (en) * 2006-06-20 2009-10-06 Newport Media, Inc. Low complexity soft-input Viterbi decoding for digital communication systems
WO2008023253A2 (en) * 2006-08-22 2008-02-28 Nokia Corporation Fft-based signal processing with reduced latency
KR101372927B1 (ko) * 2007-01-22 2014-03-12 삼성전자주식회사 디지털 방송수신기 및 그 채널 선국 방법
US7801020B2 (en) * 2007-08-29 2010-09-21 Intel Corporation Mobile channel estimation algorithm for DVB-H COFDM demodulator
US8027394B2 (en) * 2007-09-25 2011-09-27 Silicon Laboratories Inc. Reducing data stream jitter during deinterleaving
GB2462749B (en) * 2007-10-30 2010-12-29 Sony Corp Data processing apparatus and method
ES2562031T3 (es) * 2007-10-30 2016-03-02 Sony Corporation Aparato y método de procesamiento de datos
PT2056472E (pt) 2007-10-30 2010-02-09 Sony Corp Equipamento e método de processamento de dados
PL2204002T3 (pl) 2007-10-30 2013-08-30 Sony Corp Urządzenie i sposób przetwarzania danych
GB2462750B (en) * 2007-10-30 2010-12-29 Sony Corp Data processing apparatus and method
GB2454722B (en) * 2007-11-16 2012-10-24 Sony Corp Data processing apparatus and method
TWI497920B (zh) 2007-11-26 2015-08-21 Sony Corp Data processing device and data processing method
TWI390856B (zh) 2007-11-26 2013-03-21 Sony Corp Data processing device and data processing method
TWI410055B (zh) 2007-11-26 2013-09-21 Sony Corp Data processing device, data processing method and program product for performing data processing method on computer
TWI459724B (zh) 2007-11-26 2014-11-01 Sony Corp Data processing device and data processing method
TWI427937B (zh) * 2007-11-26 2014-02-21 Sony Corp Data processing device and data processing method
EA021906B1 (ru) 2007-11-26 2015-09-30 Сони Корпорейшн Устройство и способ передачи данных
KR101469977B1 (ko) * 2008-01-29 2014-12-10 삼성전자주식회사 디지털 비디오 방송 시스템에서 프리앰블 송수신 장치 및방법
WO2009096720A2 (en) 2008-01-29 2009-08-06 Samsung Electronics Co., Ltd. Apparatus and method for transmitting and receiving preambles in a digital video broadcasting system
GB2460459B (en) * 2008-05-30 2012-07-11 Sony Corp Data processing apparatus and method
US8311222B2 (en) * 2008-08-26 2012-11-13 GlobalFoundries, Inc. Hardware based multi-dimensional encryption
US8127105B2 (en) * 2008-11-04 2012-02-28 Qualcomm Incorporated Parallel pruned bit-reversal interleaver
US8165164B1 (en) * 2009-06-30 2012-04-24 Lattice Semiconductor Corporation In-system reconfigurable circuit for mapping data words of different lengths
TW201141198A (en) * 2009-10-20 2011-11-16 Sony Corp Frame mapping apparatus and method
KR101783271B1 (ko) * 2009-12-10 2017-10-23 삼성전자주식회사 정보 객체의 인코딩을 위한 방법 및 이를 이용한 인코더
US8555131B2 (en) 2010-03-31 2013-10-08 Silicon Laboratories Inc. Techniques to control power consumption in an iterative decoder by control of node configurations
US8237869B2 (en) 2010-03-31 2012-08-07 Silicon Laboratories Inc. Multi-standard digital demodulator for TV signals broadcast over cable, satellite and terrestrial networks
US8433970B2 (en) 2010-03-31 2013-04-30 Silicon Laboratories Inc. Techniques to control power consumption in an iterative decoder by control of node configurations
US8341486B2 (en) 2010-03-31 2012-12-25 Silicon Laboratories Inc. Reducing power consumption in an iterative decoder
US9240808B2 (en) 2010-09-10 2016-01-19 Trellis Phase Communications, Lp Methods, apparatus, and systems for coding with constrained interleaving
US9118350B2 (en) 2010-09-10 2015-08-25 Trellis Phase Communications, Lp Methods, apparatus, and systems for coding with constrained interleaving
US8532209B2 (en) * 2010-11-24 2013-09-10 Trellis Phase Communications, Lp Methods, apparatus, and systems for coding with constrained interleaving
US9362955B2 (en) 2010-09-10 2016-06-07 Trellis Phase Communications, Lp Encoding and decoding using constrained interleaving
US9112534B2 (en) 2010-09-10 2015-08-18 Trellis Phase Communications, Lp Methods, apparatus, and systems for coding with constrained interleaving
US8537919B2 (en) * 2010-09-10 2013-09-17 Trellis Phase Communications, Lp Encoding and decoding using constrained interleaving
US9116826B2 (en) 2010-09-10 2015-08-25 Trellis Phase Communications, Lp Encoding and decoding using constrained interleaving
US8837611B2 (en) 2011-02-09 2014-09-16 Silicon Laboratories Inc. Memory-aided synchronization in a receiver
EP2525497A1 (de) 2011-05-18 2012-11-21 Panasonic Corporation Bitverschachtelte Codierte Modulation (BICM) mit quasi-zyklischen LDPC Codes
EP2525496A1 (de) 2011-05-18 2012-11-21 Panasonic Corporation Bitverschachtelte Codierte Modulation (BICM) mit quasi-zyklischen LDPC Codes
EP2536054A1 (de) * 2011-06-16 2012-12-19 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Sende-/Empfangsgerät und Empfänger mit nicht nebeneinander liegendem Komponenteneingriff
CN103166735B (zh) * 2011-12-15 2015-11-25 无锡中星微电子有限公司 一种交织器的读写方法
US10133156B2 (en) * 2012-01-10 2018-11-20 Apple Inc. Fused opaque and clear glass for camera or display window
US8644370B2 (en) 2012-01-25 2014-02-04 Silicon Laboratories Providing slope values for a demapper
US8959274B2 (en) 2012-09-06 2015-02-17 Silicon Laboratories Inc. Providing a serial download path to devices
US20150365204A1 (en) * 2013-03-17 2015-12-17 Lg Electronics Inc. Broadcast signal transmitting method, broadcast signal receiving method, broadcast signal transmitting apparatus, and broadcast signal receiving apparatus
AU2014307164B2 (en) 2013-08-14 2017-06-15 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
US9253006B2 (en) 2013-08-14 2016-02-02 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
US20160204800A1 (en) 2013-09-20 2016-07-14 Sony Corporation Data processing device and data processing method
JP2015170912A (ja) 2014-03-05 2015-09-28 ソニー株式会社 データ処理装置、及び、データ処理方法
CN104917587B (zh) * 2014-03-13 2018-08-14 钜泉光电科技(上海)股份有限公司 通信设备中的数据块交织和解交织方法及其装置
JP6567548B2 (ja) * 2014-04-21 2019-08-28 エルジー エレクトロニクス インコーポレイティド 放送信号送信装置、放送信号受信装置、放送信号送信方法及び放送信号受信方法
CN104270247B (zh) * 2014-05-23 2018-05-01 中国人民解放军信息工程大学 适用于量子密码系统的高效泛Hash函数认证方法
TWI551079B (zh) * 2014-11-28 2016-09-21 晨星半導體股份有限公司 適用於第二代地面數位視訊廣播系統之解交錯程序之資料處理電路及方法
CN105721929B (zh) * 2014-12-02 2018-08-21 晨星半导体股份有限公司 频率解交错与时间解交错电路与方法以及数字电视的接收电路
CN107113450B (zh) 2015-01-05 2020-03-06 Lg 电子株式会社 广播信号发送装置、广播信号接收装置、广播信号发送方法以及广播信号接收方法
WO2016125968A1 (ko) 2015-02-06 2016-08-11 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
US9564927B2 (en) 2015-05-27 2017-02-07 John P Fonseka Constrained interleaving for 5G wireless and optical transport networks
JP6954840B2 (ja) 2015-11-10 2021-10-27 ソニーグループ株式会社 データ処理装置、及び、データ処理方法
CN105680992B (zh) * 2016-01-26 2019-05-03 华中科技大学 一种通信信道编码方法及置换码集合产生器
TWI593240B (zh) * 2016-05-27 2017-07-21 晨星半導體股份有限公司 包含錯誤更正程序之解碼裝置及解碼方法
CN107395545B (zh) * 2017-08-09 2019-12-06 南京邮电大学 一种robo交织技术的实现方法
CN109728826B (zh) * 2017-10-27 2023-07-07 深圳市中兴微电子技术有限公司 一种数据交织与解交织方法和装置
CN110336657B (zh) * 2019-07-03 2022-02-08 上海大学 一种基于信道特性的光ofdm动态密钥生成方法
US11816228B2 (en) 2020-09-25 2023-11-14 Advanced Micro Devices, Inc. Metadata tweak for channel encryption differentiation
JP7483155B2 (ja) 2021-11-18 2024-05-14 三菱電機株式会社 送信装置、受信装置、符号化方法、制御回路および記憶媒体

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DK2302805T3 (da) 1995-02-01 2012-10-15 Sony Corp Flerkanalstransmission med interleaving gennem adressering af RAM-hukommelse på stedet
US6353900B1 (en) * 1998-09-22 2002-03-05 Qualcomm Incorporated Coding system having state machine based interleaver
AU2002319335B2 (en) * 2002-08-13 2008-12-04 Nokia Corporation Symbol interleaving

Also Published As

Publication number Publication date
EP2247055B1 (de) 2012-03-14
EP1931097A1 (de) 2008-06-11
DE602004023550D1 (de) 2009-11-19
DK2247055T3 (da) 2012-05-14
US7426240B2 (en) 2008-09-16
PL2117195T3 (pl) 2011-02-28
ES2304757T3 (es) 2008-10-16
PT2247055E (pt) 2012-05-25
ATE445281T1 (de) 2009-10-15
EP2117195A1 (de) 2009-11-11
ES2348580T3 (es) 2010-12-09
DE602004016756D1 (de) 2008-11-06
EP1662739B9 (de) 2009-08-05
DE602004000824T2 (de) 2006-11-30
PT1662739E (pt) 2008-12-19
ATE549836T1 (de) 2012-03-15
US8155228B2 (en) 2012-04-10
PL2247055T3 (pl) 2012-08-31
EP1662740A1 (de) 2006-05-31
DK1931097T3 (da) 2010-01-04
KR20040084811A (ko) 2004-10-06
EP2247055A1 (de) 2010-11-03
EP1662739B1 (de) 2008-09-24
EP1463256A1 (de) 2004-09-29
US8130894B2 (en) 2012-03-06
DK1662739T3 (da) 2009-01-26
PT2117195E (pt) 2010-09-06
ES2260728T3 (es) 2006-11-01
DE602004028535D1 (de) 2010-09-16
PT1463256E (pt) 2006-09-29
EP1662740B1 (de) 2008-04-30
ATE326105T1 (de) 2006-06-15
US20080298487A1 (en) 2008-12-04
EP1463256B1 (de) 2006-05-10
ATE394003T1 (de) 2008-05-15
PT1931097E (pt) 2009-12-10
DK1463256T3 (da) 2006-07-31
ES2310883T3 (es) 2009-01-16
ES2381648T3 (es) 2012-05-30
DE602004013451D1 (de) 2008-06-12
PL1463256T3 (pl) 2006-09-29
DK2117195T3 (da) 2010-10-18
PL1662739T3 (pl) 2009-02-27
EP1662739A1 (de) 2006-05-31
US20120002739A1 (en) 2012-01-05
EP2117195B1 (de) 2010-08-04
ATE409383T1 (de) 2008-10-15
EP1463255A1 (de) 2004-09-29
PL1931097T3 (pl) 2010-03-31
KR100642539B1 (ko) 2006-11-10
DE602004000824D1 (de) 2006-06-14
ES2332158T3 (es) 2010-01-27
US20040246888A1 (en) 2004-12-09
EP1931097B1 (de) 2009-10-07
ATE476817T1 (de) 2010-08-15

Similar Documents

Publication Publication Date Title
DE602004013451T2 (de) Verschachteler zur Symbolabbildung auf den Trägern eines OFDM- (Orthogonale Frequenzmultiplexierung) Systems
KR101831524B1 (ko) 데이터 처리 장치 및 방법
EP2421166B1 (de) Vorrichtung und Verfahren zur Datenverarbeitung
EP2421167B1 (de) Vorrichtung und Verfahren zur Datenverarbeitung
KR101463625B1 (ko) 데이터 처리 장치 및 방법
EP2056471B1 (de) Vorrichtung und Verfahren zur Datenverarbeitung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition