DE3710820A1 - Led-anordnung - Google Patents

Led-anordnung

Info

Publication number
DE3710820A1
DE3710820A1 DE19873710820 DE3710820A DE3710820A1 DE 3710820 A1 DE3710820 A1 DE 3710820A1 DE 19873710820 DE19873710820 DE 19873710820 DE 3710820 A DE3710820 A DE 3710820A DE 3710820 A1 DE3710820 A1 DE 3710820A1
Authority
DE
Germany
Prior art keywords
row
connections
electrodes
terminals
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19873710820
Other languages
English (en)
Inventor
Tsuguo Shirado
Masashi Fuse
Makoto Tomoyori
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Publication of DE3710820A1 publication Critical patent/DE3710820A1/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Led Device Packages (AREA)
  • Led Devices (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

Die vorliegende Erfindung bezieht sich auf eine Anordnung mit lichtemittierenden Elementen, und im spezielleren auf eine LED-Anordnung zur Verwendung bei Blattdruckern usw.
Eine herkömmliche LED-Anordnung wird nun unter Bezugnahme auf die Fig. 3 und 4 beschrieben, wobei an dieser Stelle darauf hingewiesen wird, daß die Abkürzung "LED" für den Begriff "lichtemittierende Diode" steht. Das Bezugszeichen 1 bezeichnet einen Chip, der aus einem N-leitenden Kristall mit indirektem Übergang hergestellt ist und auf der Seite der P-leitenden Zone eine Gemeinschaftselektrode 2 aufweist, die sich über die gesamte untere Oberfläche des Chip er­ streckt. Das Bezugszeichen 3 bezeichnet P-leitende Bereiche bzw. Zonen, die in geradliniger Anordnung in Längsrichtung des Chip 1 in diesen eingebettet sind. Das Bezugszeichen 4 bezeichnet eine Schicht aus einem isolierenden Material, die sich über die gesamte obere Oberfläche des Chip 1 er­ streckt und durch Aufstäuben oder dergleichen gebildet ist. Das Bezugszeichen 5 a bezeichnet P-leitende Elektroden, die in einer ersten Reihe angeordnet und mit P-leitenden Zonen 3 verbunden sind und Anschlüsse 6 a aufweisen, die an den Enden der Elektroden 5 a ausgebildet und in einer ersten Reihe angeordnet sind. Das Bezugszeichen 5 b bezeichnet auf der Seite der P-leitenden Zonen befindliche Elektroden, die in einer zweiten Reihe angeordnet und mit P-leitenden Zonen 3 verbunden sind und Anschlüsse 6 b aufweisen, die an den Enden der Elektroden 5 b ausgebildet und in einer zweiten Reihe angeordnet sind. Die Anschlüsse 6 a und 6 b der ersten und der zweiten Reihe sind derart voneinander versetzt angeordnet, daß sie nicht miteinander in Berührung gelangen.
Die Anschlüsse besitzen mit ihnen durch Bonden verbundene Drähte (nicht gezeigt) zur Versorgung mit elektrischer Ener­ gie. Wenn den Anschlüssen elektrische Energie zugeführt wird, werden die Grenzflächen zwischen den P-leitenden Zonen 3 und dem Chip 1 zu lichtemittierenden Elementen 7 zum Emittieren von Licht in Richtung auf die obere Ober­ fläche des Chip 1.
Bei der herkömmlichen LED-Anordnung besteht jedoch das Problem, daß beim Bonden von Drähten an die Anschlüsse 6 a in der ersten Reihe das Risiko besteht, daß sich die Drähte derart außerhalb der Anschlüsse 6 a erstrecken, daß Kurzschlüsse mit in der Nähe befindlichen P-leitenden Elektroden 5 b in der zweiten Reihe entstehen, falls die Genauigkeit der Beabstandung nicht ausreichend ist.
Ein Ziel der vorliegenden Erfindung besteht in der Schaffung einer LED-Anordnung, bei der das genannte Problem gelöst ist und außerdem das Drahtbonden in einfacher Weise erfolgen kann.
Um dieses Ziel zu erreichen, zeichnet sich die vorliegende Erfindung dadurch aus, daß wenigstens nahe bei den Anschlüssen in der ersten Reihe befindliche Bereiche von Elektroden für die Anschlüsse in der zweiten Reihe mit einem isolierenden Material bedeckt sind. Auf diese Weise entsteht selbst dann kein Kurzschluß, wenn sich durch Bonden angeschlossene Drähte nach außerhalb der Anschlüsse in der ersten Reihe erstrecken.
Bevorzugte Weiterbildungen der Erfindung ergeben sich aus den Unteransprüchen.
Die Erfindung und Weiterbildungen der Erfindung werden im folgenden anhand der zeichnerischen Darstellungen eines Ausführungsbeispiels noch näher erläutert. In den Zeichnungen zeigen:
Fig. 1 eine Draufsicht auf eine LED-Anordnung gemäß einem Ausführungsbeispiel der vorliegenden Erfindung;
Fig. 2 eine Querschnittsansicht des Ausführungsbeispiels der Fig. 1;
Fig. 3 eine Draufsicht auf eine herkömmliche LED-Anordnung; und
Fig. 4 eine Querschnittsansicht der herkömmlichen Anordnung.
Ein Ausführungsbeispiel der vorliegenden Erfindung wird nun unter Bezugnahme auf die Fig. 1 und 2 beschrieben. Dabei tragen einander entsprechende Teile bei der herkömmlichen Anordnung und der erfindungsgemäßen Anordnung dieselben Bezugszeichen.
Das Bezugszeichen 1 bezeichnet einen Chip, der aus einem N-leitenden Kristall mit indirektem Übergang hergestellt ist und eine auf der Seite der N-leitenden Zone angeordnete Gemeinschaftselektrode 2 aufweist, die sich über die gesamte untere Oberfläche des Chip erstreckt. Das Bezugszeichen 3 bezeichnet P-leitende Bereiche bzw. Zonen, die in geradliniger Anordnung in Längsrichtung des Chip 1 in diesen eingebettet sind. Das Bezugszeichen 4 bezeichnet eine Schicht aus einem isolierenden Material, die die gesamte obere Oberfläche des Chip 1 bedeckt und durch Aufstäuben oder dergleichen gebildet ist. Das Bezugszeichen 5 a bezeichnet P-leitende Elektroden, die in einer ersten Reihe angeordnet und mit P-leitenden Zonen 3 verbunden sind und Anschlüsse 6 a aufweisen, die in einer ersten Reihe angeordnet sind und an den Enden der Elektroden 5 a ausgebildet sind. Das Bezugszeichen 5 b bezeichnet P-leitende Elektroden, die in einer zweiten Reihe angeordnet und mit P-leitenden Zonen 3 verbunden sind und Anschlüsse 6 b aufweisen, die in einer zweiten Reihe ange­ ordnet und an den Enden der Elektroden 5 b ausgebildet sind. Die Anschlüsse 6 a und 6 b in der ersten und der zweiten Reihe sind derart voneinander versetzt angeordnet, daß sie nicht miteinander in Berührung kommen, wie dies auch bei der her­ kömmlichen Anordnung der Fall war. Die jeweiligen Grenz­ flächen zwischen den P-leitenden Zonen 3 und dem Chip 1 werden zu lichtemittierenden Abschnitten 7. Das Bezugszeichen 8 bezeichnet eine Schicht, die diejenigen Bereiche der P-leitenden Elektroden der zweiten Reihe überdeckt, die den Anschlüssen in der ersten Reihe benachbart sind. Die Abdeck­ schicht 8 besitzt eine derartige Breite, daß sie wenigstens die Anschlüsse 6 a der ersten Reihe vollständig bedecken kann. Die Schicht 8 ist durch Aufstäuben oder dergleichen nach Art eines Streifens oder Bandes derart ausgebildet, daß sie sich in Längsrichtung durch den Chip 1 erstreckt, wobei die Schicht dann durch Ätzen oder dergleichen an Bereichen 8 a entfernt wird, an denen Drähte durch Bonden angeschlossen werden sollen. Da bei diesem Vorgang diejenigen Bereiche der auf der Seite der P-leitenden Zonen befindlichen Elektroden 5 b der zweiten Reihe, die sich nahe bei den Anschlüssen 6 a der ersten Reihe befinden, mit dem isolierenden Material bedeckt sind, verursachen die Drähte keine Kurzschlüsse mit den P-leitenden Elektroden 5 b der zweiten Reihe, wenn die Drähte an die Anschlüsse 6 a der ersten Reihe gebondet werden, und zwar selbst dann nicht, wenn sich die Drähte geringfügig nach außerhalb der Anschlüsse 6 a in der ersten Reihe erstrecken.
Aus der vorstehenden Beschreibung ergibt sich, daß gemäß der vorliegenden Erfindung wenigstens diejenigen Bereiche der Energie­ zufuhrelektroden für die Anschlüsse in der zweiten Reihe, die den Anschlüssen in der ersten Reihe benachbart sind, mit einem isolierenden Material bedeckt sind, so daß die an die Anschlüsse in der ersten Reihe gebondeten Drähte keine Kurzschlüsse mit den Stromzufuhr- bzw. Stromver­ sorgungselektroden für die Anschlüsse in der zweiten Reihe verursachen, und zwar selbst dann nicht, wenn die Drähte etwas ungenau an die Anschlüsse in der ersten Reihe gebondet sind. Auf diese Weise wird kein Ausschuß herge­ stellt, die Ausbeute wird verbessert und die Herstellungs­ kosten lassen sich reduzieren.

Claims (3)

1. Anordnung mit lichtemittierenden Elementen, dadurch gekennzeichnet, daß eine Mehrzahl von lichtemittierenden Elementen in Form einer geraden Linie angeordnet ist, daß eine Mehrzahl von externen Anschlüssen (6 a, 6 b) von Elektroden (5 a, 5 b) zur Zufuhr von Energie zu den lichtemittieren­ den Elementen vorgesehen ist, wobei die Anschlüsse (6 a, 6 b) in einer ersten und einer zweiten Reihe in voneinander versetzter Weise entlang der mehreren lichtemittierenden Elemente angeordnet sind, und daß wenigstens nahe bei den Anschlüssen (6 a) in der ersten Reihe befindliche Bereiche der Elektroden (5 b) für die Anschlüsse (6 b) in der zweiten Reihe mit einem isolierenden Material (8) bedeckt sind.
2. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Anschlüsse (6 a) in der ersten Reihe und die Elektroden (5 b) für die Energieversorgung der zweiten Reihe mit einer gemeinsamen streifenartigen Schicht (8) aus einem isolierenden Material bedeckt sind, und daß die Schicht (8) an zur elektrischen Verbindung dienenden Stellen (8 a) von den Anschlüssen (6 a) in der ersten Reihe entfernt ist.
3. Anordnung nach Anspruch 2, dadurch gekennzeichnet, daß die gemeinsame streifenartige Schicht (8) durch Aufstäuben gebildet ist.
DE19873710820 1986-04-02 1987-04-01 Led-anordnung Granted DE3710820A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4989686U JPS62162857U (de) 1986-04-02 1986-04-02

Publications (1)

Publication Number Publication Date
DE3710820A1 true DE3710820A1 (de) 1987-10-15

Family

ID=12843782

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19873710820 Granted DE3710820A1 (de) 1986-04-02 1987-04-01 Led-anordnung

Country Status (3)

Country Link
JP (1) JPS62162857U (de)
DE (1) DE3710820A1 (de)
GB (1) GB2188777A (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3485788B2 (ja) * 1998-02-20 2004-01-13 三洋電機株式会社 発光ダイオードアレイ及び光プリントヘッド

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0004148A1 (de) * 1978-02-28 1979-09-19 AMP INCORPORATED (a New Jersey corporation) Elektrisches Verbindungsstück zur Montage einer elektronischen Vorrichtung auf ein Substrat

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1211498A (en) * 1969-03-05 1970-11-04 Standard Telephones Cables Ltd Semiconductor switching arrangement
FR2102590A5 (de) * 1970-08-11 1972-04-07 Radiotechnique Compelec
JPS5310862Y2 (de) * 1972-12-28 1978-03-23
JPS5944058B2 (ja) * 1979-12-27 1984-10-26 璋 伊東 熱気式食器消毒庫
US4736229A (en) * 1983-05-11 1988-04-05 Alphasil Incorporated Method of manufacturing flat panel backplanes, display transistors and displays made thereby
JPS60198873A (ja) * 1984-03-23 1985-10-08 Mitsubishi Electric Corp 発光ダイオ−ドアレイ
JPS6188575A (ja) * 1984-10-08 1986-05-06 Hitachi Cable Ltd Ledアレイ

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0004148A1 (de) * 1978-02-28 1979-09-19 AMP INCORPORATED (a New Jersey corporation) Elektrisches Verbindungsstück zur Montage einer elektronischen Vorrichtung auf ein Substrat

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JP 58-82534 (A). In Patents Abstracts of Japan Bd. 7, Nr. 178, 6. Aug. 1983, E-191 *
JP 60-79783 (A). In Patents Abstracts of Japan E-341, 6. Sept. 1985, Bd. 9, Nr. 220 *
US-Buch: VLSI-Technology, Mc Graw-Hill Book Company 1983, S. 380 *

Also Published As

Publication number Publication date
JPS62162857U (de) 1987-10-16
GB8706900D0 (en) 1987-04-29
GB2188777A (en) 1987-10-07

Similar Documents

Publication Publication Date Title
DE112016003768B4 (de) Sonnenkollektor
DE112006004221B4 (de) Lichtemittierende Anordnung mit gruppierten lichtemittierenden Zellen
DE2903336C2 (de) Leuchtdioden-Anzeigeeinrichtung
DE2752438C2 (de) Träger für eine integrierte Schaltung
DE2542518C3 (de)
DE2554398A1 (de) Lichtemissionsdiodenelement und -anordnung
DE10122666A1 (de) Licht emittierendes Element vom rückseitig Licht emittierenden Chiptyp und isolierendes Substrat dafür
DE1933547A1 (de) Anschlussvorrichtung fuer Halbleiterelemente
DE2315709A1 (de) Strahlung abgebende halbleiteranordnung mit hoher strahlungsleistung
DE4000089C2 (de)
DE102009030243A1 (de) Halbleiter-Lichtemittervorrichtung
DE202009016396U1 (de) Substrat für Leuchtdioden
DE3517414A1 (de) Solargenerator
DE19603444C2 (de) LED-Vorrichtung mit mindestens zwei LEDs
DE1789193A1 (de) Steuerbarer halbleitergleichrichter
DE112018001504T5 (de) Bildschirmgerät und verfahren zur herstellung desselben
DE4017933A1 (de) Solarzellenelement mit einem deckglas
DE1489894B2 (de) In zwei richtungen schaltbares halbleiterbauelement
DE2554612B2 (de) Leistungstransistor
DE19934560B4 (de) Photovoltaikmodul mit integriert serienverschalteten Zellen und Herstellungsverfahren hierfür
DE3727488C2 (de) Optoelektronisches Bauelement
DE102015107526A1 (de) Optoelektronischer Halbleiterchip und optoelektronisches Modul
DE3704437A1 (de) Verfahren zur herstellung von photozellenmodulen
DE10002639A1 (de) Bandträger für einen BGA und eine Halbleitervorrichtung, die diesen benutzt
DE19546717C2 (de) Oberflächen-Optokoppler und Verfahren zur Herstellung eines solchen

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8125 Change of the main classification

Ipc: H01L 23/50

D2 Grant after examination
8363 Opposition against the patent
8365 Fully valid after opposition proceedings
8339 Ceased/non-payment of the annual fee