DE3622718A1 - Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code - Google Patents

Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code

Info

Publication number
DE3622718A1
DE3622718A1 DE19863622718 DE3622718A DE3622718A1 DE 3622718 A1 DE3622718 A1 DE 3622718A1 DE 19863622718 DE19863622718 DE 19863622718 DE 3622718 A DE3622718 A DE 3622718A DE 3622718 A1 DE3622718 A1 DE 3622718A1
Authority
DE
Germany
Prior art keywords
code
circuit
input
inputs
circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19863622718
Other languages
German (de)
Inventor
Paul Merkle
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to DE19863622718 priority Critical patent/DE3622718A1/en
Publication of DE3622718A1 publication Critical patent/DE3622718A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/14Conversion to or from non-weighted codes
    • H03M7/20Conversion to or from n-out-of-m codes
    • H03M7/22Conversion to or from n-out-of-m codes to or from one-out-of-m codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Image Processing (AREA)

Abstract

Decimal digits are converted from 51111 code to 1-out-of-10 code using the code conversion circuit which is shown in Fig. 1. According to the invention, this adder circuit has no AND circuit with more than 2 inputs, and fewer than 13 AND circuits. <IMAGE>

Description

Gegenstand der Erfindung ist eine Umcodierschaltung für die Umcodierung von 51 111-codierten Dezimalziffern in 1-aus-10- codierte Dezimal-Ziffern.The invention relates to a recoding circuit for the Recoding 51 111-encoded decimal digits into 1-out-10 encoded decimal digits.

Diese Umcodierschaltung ist in Fig. 1 dargestellt. In Fig. 2 ist der 1-aus-10-Code dargestellt. In Fig. 3 ist der 51 111-Code dargestellt.This recoding circuit is shown in FIG. 1. In Fig. 2 of the 1-of-10 code is shown. In Fig. 3 the 51 111 code is shown.

Die 51 111/1-aus-10-Umcodierschaltung, welche in Fig. 1 dargestellt ist, besteht aus 3 Negier-Schaltungen 1 und 3 Und- Schaltungen 2 mit je 2 Eingängen und der Oder-Schaltung 3 mit 2 Eingängen und den Negier-Schaltungen 4 bis 6 und 9 Und- Schaltungen 7 mit je 2 Eingängen. Die Eingänge sind mit den Buchstaben A bis E gekennzeichnet. Die Ausgänge haben die Bezeichnung K. Die Eingänge A bis D haben die Wertigkeit 1. Der Eingang E hat die Wertigkeit 5. Die Ausgänge K sind mit den zugehörigen Zahlenwerten (Ziffern 0 bis 9) gekennzeichnet.The 51 111/1 out of 10 recoding circuit, which is shown in FIG. 1, consists of 3 negation circuits 1 and 3 AND circuits 2 each with 2 inputs and the OR circuit 3 with 2 inputs and the negation Circuits 4 to 6 and 9 AND circuits 7 with 2 inputs each. The inputs are marked with the letters A to E. The outputs have the designation K. The inputs A to D have the value 1 . The input E has the value 5. The outputs K are marked with the associated numerical values (digits 0 to 9).

Claims (6)

1. Elektronische Umcodierungsschaltung für die Umcodierung von 51 111-codierten Dezimalziffern in 1-aus-10-codierte Dezimalziffern, dadurch gekennzeichnet, daß sie keine Und- Und-Schaltung mit mehr als 2 Eingängen aufweist.1. Electronic transcoding circuit for transcoding 51 111-coded decimal digits into 1-out of 10-coded decimal digits, characterized in that it has no AND circuit with more than 2 inputs. 2. Umcodierschaltung nach Anspruch 1, dadurch gekennzeichnet, daß sie nicht mehr als 15 Und-Schaltungen mit je 2 Eingängen aufweist.2. recoding circuit according to claim 1, characterized in that they have no more than 15 AND circuits with each Has 2 entrances. 3. Umcodierschaltung nach Anspruch 1 oder nach Anspruch 1 und 2, dadurch gekennzeichnet, daß sie eine Teil-Schaltung (10) aufweist, welche aus 3 Negier-Schaltungen (1) und 3 Und-Schaltungen (2) mit je 2 Eingängen besteht.3. Recoding circuit according to claim 1 or according to claim 1 and 2, characterized in that it has a sub-circuit ( 10 ) which consists of 3 negating circuits ( 1 ) and 3 AND circuits ( 2 ) each with 2 inputs. 4. Umcodierschaltung nach Anspruch 1 oder nach Anspruch 1 und 2 oder nach Anspruch 1 bis 3, dadurch gekennzeichnet, daß die Ziffer 5 von einer Und-Schaltung mit 2 Eingängen angezeigt wird, welche an einem Eingang vom Eingang (E) und am andern Eingang vom negierten Potential des Eingangs (A) angesteuert wird.4. recoding circuit according to claim 1 or according to claim 1 and 2 or according to claim 1 to 3, characterized in that the number 5 is indicated by an AND circuit with 2 inputs, which at one input from the input (E) and at the other input is controlled by the negated potential of the input (A) . 5. Umcodierschaltung nach Anspruch 1 oder nach Anspruch 1 und 2 oder nach Anspruch 1 bis 3 oder nach Anspruch 1 bis 4, dadurch gekennzeichnet, daß die Ziffer 0 (Null) vom negierten Potential des Ausgangs einer Oder-Schaltung (3) angezeigt wird, welche an einem Eingang von einer Abzweigung des Eingangs (E) angesteuert wird und an ihrem andern Eingang von einer Abzweigung der Leitung a angesteuert wird.5. recoding circuit according to claim 1 or according to claim 1 and 2 or according to claim 1 to 3 or according to claim 1 to 4, characterized in that the number 0 (zero) is indicated by the negated potential of the output of an OR circuit ( 3 ), which is driven at one input by a branch of input (E) and is driven at its other input by a branch of line a . 6. Umcodierschaltung nach Anspruch 1 und 2 oder nach Anspruch 1 bis 5, dadurch gekennzeichnet, daß sie insgesamt aus 6 Negier-Schaltungen und einer Oder-Schaltung mit 2 Eingängen und 12 Und-Schaltungen mit je 2 Eingängen besteht.6. recoding circuit according to claim 1 and 2 or according to claim 1 to 5, characterized in that they total of 6 negation circuits and an OR circuit with 2 inputs and 12 AND circuits with 2 inputs each consists.
DE19863622718 1986-07-05 1986-07-05 Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code Withdrawn DE3622718A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19863622718 DE3622718A1 (en) 1986-07-05 1986-07-05 Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19863622718 DE3622718A1 (en) 1986-07-05 1986-07-05 Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code

Publications (1)

Publication Number Publication Date
DE3622718A1 true DE3622718A1 (en) 1988-01-14

Family

ID=6304536

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19863622718 Withdrawn DE3622718A1 (en) 1986-07-05 1986-07-05 Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code

Country Status (1)

Country Link
DE (1) DE3622718A1 (en)

Similar Documents

Publication Publication Date Title
DE3622718A1 (en) Code conversion circuit to convert 51111 code into decimal 1-out-of-10 code
DE3621887A1 (en) Code conversion circuit to convert 54321 code into decimal 1-out-of-10 code
DE3700312A1 (en) Code conversion circuit to convert decimal digits from 5211 code to 1-out-of-10 code
DE3538691A1 (en) Code-converting circuit for code conversion from 5211 code into decimal 1-out-of-10 code
DE3530209A1 (en) Code conversion circuit for the conversion of Aiken code into decimal one-out-of-ten code
DE3530255A1 (en) Code conversion circuit for the conversion of excess-three code into decimal one-out-of-ten code
DE3538134A1 (en) Code-converting circuit for code conversion from 5211 code into decimal 1-out-of-10 code
DE3530208A1 (en) Code conversion circuit for the conversion of BCD-8421 code into decimal one-out-of-ten code
DE3708502A1 (en) Code conversion circuit for converting decimal digits from 51111 code to 5211 code
DE3618592A1 (en) Partial summand conversion circuit for adder circuits in decimal 1-out-of-10 code
DE3710295A1 (en) Adder circuit in 5211 code
DE3533033A1 (en) Code-converting circuit for code conversion from a 4-field code into decimal 1-out-of-10 code
DE3642071A1 (en) Recoding circuit for recoding decimal digits from 5211 code into the 54321 code
DE3622729A1 (en) Adder circuit in 54321 code
DE3621886A1 (en) Nine&#39;s complement circuit for 54321 code
DE3530224A1 (en) Code conversion for the conversion of a four-field code into decimal one-out-of-ten code
DE3644568A1 (en) Adder circuit using 51111 code
DE3640462A1 (en) Adder circuit using decimal 1-out-of-10 code
DE3624694A1 (en) Exchange circuit in decimal 1-out-of-10 code
DE3718328A1 (en) Adder circuit in 5211 code
DE3615709A1 (en) Adder circuit in decimal 1-out-of-10 code
DE3721555A1 (en) Adder circuit in 51111 code
DE3644570A1 (en) Adder circuit using 54321 code
DE3530455A1 (en) Code conversion circuit combined with negator complement circuit
DE3726498A1 (en) Special nine&#39;s complement circuit for 54321 code

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee