DE3726498A1 - Special nine's complement circuit for 54321 code - Google Patents
Special nine's complement circuit for 54321 codeInfo
- Publication number
- DE3726498A1 DE3726498A1 DE19873726498 DE3726498A DE3726498A1 DE 3726498 A1 DE3726498 A1 DE 3726498A1 DE 19873726498 DE19873726498 DE 19873726498 DE 3726498 A DE3726498 A DE 3726498A DE 3726498 A1 DE3726498 A1 DE 3726498A1
- Authority
- DE
- Germany
- Prior art keywords
- circuit
- inputs
- special
- complement
- circuits
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/491—Computations with decimal numbers radix 12 or 20.
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/02—Conversion to or from weighted codes, i.e. the weight given to a digit depending on the position of the digit within the block or code word
- H03M7/12—Conversion to or from weighted codes, i.e. the weight given to a digit depending on the position of the digit within the block or code word having two radices, e.g. binary-coded-decimal code
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
Description
Gegenstand der Erfindung ist eine Spezial-Neuner-Komplement-Schaltung für den 54321-Code nach Fig. 1. Diese Komplement- Schaltung ist deshalb eine Spezial-Neuner-Komplementschaltung für den 54321-Code, weil die Ausgang-seitig anfallende Ergebniszahl 5421- oder 5221-codiert ist entsprechend den Code-Darstellungen in Fig. 4 und 5. Diese Spezial-Neuner-Komplementschaltung ist somit in 2 Typen möglich; außerdem sind diese beiden Spezial-Neuner-Komplementschaltungen mit je einer Geradeaus-Schaltung kombiniert.The subject of the invention is a special nine-complement circuit for the 54321 code according to FIG. 1. This complement circuit is therefore a special nine-complement circuit for the 54321 code because the result number 5421- or 5221-coded is in accordance with the code representations in FIGS. 4 and 5. This special nine complement circuit is thus possible in two types; In addition, these two special nine-complement circuits are combined with a straight-ahead circuit.
Die Spezial-Neuner-Komplementschaltung Type A ist in Fig. 1 dargestellt. Diese Komplementschaltung liefert von einer 54321-codierten Dezimalziffer dieselbe Ziffer in dem in Fig. 4 dargestellten Code oder die Neuner-Komplementziffer in dem in Fig. 4 dargestellten Code. Die Spezial-Neuner- Komplementschaltung Type B ist in Fig. 2 dargestellt. Diese Komplementschaltung liefert von einer 54321-codierten Dezimalziffer dieselbe Ziffer in dem in Fig. 5 dargestellten Code oder die Neuner-Komplementziffer in dem in Fig. 5 dargestellten Code. In Fig. 3 ist der 54321-Code dargestellt. In Fig. 4 ist der 5421-Spezial-Code dargestellt. In Fig. 5 ist der 5221-Spezial-Code dargestellt. In Fig. 6 ist die Spezial-Neuner-Komplementschaltung Type C dargestellt. In Fig. 7 ist die Spezial-Neuner-Komplementschaltung Type A 2 dargesellt. In Fig. 8 ist die Spezial-Neuner-Komplementschaltung Type B 2 dargestellt. In Fig. 9 ist die Spezial-Neuner-Komplementschaltung Type C 2 dargestellt.The special nine-complement circuit type A is shown in Fig. 1. This provides complement circuit of a 54321-coded decimal digit in the same in Fig. Code or 4 illustrated the Neuner-Komplementziffer in the example shown in Fig. 4 Code. The special Neuner complement circuit type B is shown in Fig. 2. This provides complement circuit of a 54321-coded decimal digit in the same in Fig. 5 shown the code or Neuner-Komplementziffer in the example shown in Fig. 5 code. In Fig. 3 the 54321 code is shown. In FIG. 4, the 5421 special code is shown. In Fig. 5 the 5221 special code is shown. In Fig. 6, the special nine complement type C circuit is shown. In Fig. 7, the special Neuner-complement circuit is Type A 2 dargesellt. In FIG. 8, the special Neuner-complement circuit is shown Type B 2. In Fig. 9 the special nine complement circuit type C 2 is shown.
Die Spezial-Neuner-Komplementschaltung Type A (Fig. 1) besteht aus 7 Und-Schaltungen 1 mit je 2 Eingängen und einer Und-Schaltung 2 mit 2 Eingängen und 3 Negier-Schaltungen 3 bis 5 und 2 Oder-Schaltungen 6 mit je 2 Eingängen und einer Oder-Schaltung 7 mit 4 Eingängen und einer Oder-Schaltung 8 mit 4 Eingängen und einer Oder-Schaltung 9 mit 3 Eingängen. Die Eingänge haben die Bezeichnungen A bis E. Die Ausgänge haben die Bezeichnungen F bis I. Der Steuer-Eingang hat die Bezeichnung S.The special nine-complement circuit type A ( Fig. 1) consists of 7 AND circuits 1 with 2 inputs each and an AND circuit 2 with 2 inputs and 3 negation circuits 3 to 5 and 2 OR circuits 6 with 2 each Inputs and an OR circuit 7 with 4 inputs and an OR circuit 8 with 4 inputs and an OR circuit 9 with 3 inputs. The inputs have the designations A to E. The outputs have the designations F to I. The control input has the designation S.
Die Spezial-Neuner-Komplementschaltung Type B (Fig. 2) besteht aus 7 Und-Schaltungen 11 mit je 2 Eingängen und einer Und-Schaltung 12 mit 2 Eingängen und 3 Negier-Schaltungen 13 bis 15 und 2 Oder-Schaltungen 16 mit je 2 Eingängen und 3 Oder-Schaltungen 17 bis 19 mit je 4 Eingängen. Die Eingänge haben die Bezeichnungen A bis E. Die Ausgänge haben die Bezeichnungen K bis N. Der Steuer-Eingang hat auch die Bezeichnung S.The special nine-complement circuit type B ( Fig. 2) consists of 7 AND circuits 11 with 2 inputs each and an AND circuit 12 with 2 inputs and 3 negation circuits 13 to 15 and 2 OR circuits 16 with 2 each Inputs and 3 OR circuits 17 to 19 with 4 inputs each. The inputs have the designations A to E. The outputs have the designations K to N. The control input is also called S.
Die Wirkungsweise der Komplementschaltung Type A (Fig. 1) ergibt sich wie folgt: Die Einstellung auf Geradeaus-Weiter- Leitung erfolgt durch Anlage von H-Potential an den Eingang S. Damit wird die an den Eingängen A bis E anliegende und nach Fig. 3 codierte Zahl in eine nach Fig. 4 codierte Zahl umcodiert. Die Einstellung auf Neuner-Komplementierung erfolgt durch Anlage von L-Potential an den Eingang S. Damit wird die an den Eingängen A bis E anliegende Zahl Neuner- komplementiert in dem in Fig. 4 dargestellten Code geliefert.The mode of operation of the type A complement circuit ( FIG. 1) is as follows: The setting for straight-ahead transmission is carried out by applying H potential to input S. The number present at the inputs A to E and encoded according to FIG. 3 is thus recoded into a number encoded according to FIG. 4. The setting for nine's complementation is made by applying L potential to input S. The number 9's complemented at the inputs A to E is thus supplied in the code shown in FIG. 4.
Die Wirkungsweise der Komplementschaltung Type B (Fig. 2) ergibt sich wie folgt: Die Einstellung auf Geradeaus-Weiterleitung erfolgt durch Anlage von H-Potential an den Eingang S. Damit wird die an den Eingängen A bis E anliegende und nach Fig. 3 codierte Zahl in eine nach Fig. 5 codierte Zahl umcodiert. Die Einstellung auf Neuner-Komplementierung erfolgt durch Anlage von L-Potential an den Eingang S. Damit wird die an den Eingängen A bis E anliegende Zahl Neuner- komplementiert und in dem in Fig. 5 dargestellten Code geliefert. The mode of operation of the type B complement circuit ( FIG. 2) is as follows: The setting for forwarding is carried out by applying H potential to input S. The number present at the inputs A to E and encoded according to FIG. 3 is thus recoded into a number encoded according to FIG. 5. The setting for nine's complementation is made by applying L potential to input S. This complements the number of nine present at inputs A to E and delivers it in the code shown in FIG. 5.
In Fig. 6 ist die Normal-Ausführung einer derartigen Neuner-Komplementschaltung dargestellt, welche die Typenbezeichnung C hat. Die Eingänge haben auch die Bezeichnungen A bis E. Die Ausgänge haben die Bezeichnungen K bis N. Der Steuer-Eingang hat auch die Bezeichnung S. Bei Anlage von H-Potentialan den Steuer-Eingang S wird die an den Eingängen A bis E 54321-codiert anliegende Dezimalziffer nur in den in Fig. 5 dargestellten 5221-Code umcodiert. Bei Anlage von L-Potential an den Steuer-Eingang S wird die an den Eingängen A bis E 54321-codiert anliegende Dezimalziffer Neuner-komplementiert und in dem in Fig. 5 dargestellten Code geliefert.In FIG. 6, the normal embodiment is illustrated such a nine-complement circuit having the type designation C. The inputs also have the designations A to E. The outputs have the designations K to N. The control input is also called S. When H potential is applied to the control input S , the decimal digit present at the inputs A to E 54321 coded is only recoded into the 5221 code shown in FIG . When L potential is applied to the control input S , the decimal digit present at the inputs A to E 54321 coded is complemented by nine and supplied in the code shown in FIG. 5.
Bei der Komplementschaltung Type A 2 (Fig. 7) ist die Negierschaltung 4 in der andern Leitung angeordnet und erfolgt die Einstellung auf Komplementierung durch Anlage von H-Potential an den Eingang S.In the case of the type A 2 complement circuit ( FIG. 7), the negation circuit 4 is arranged in the other line and the setting for complementation is carried out by applying H potential to the input S.
Bei der Komplementschaltung Type B 2 (Fig. 8) ist die Negierschaltung 14 in der andern Leitung angeordnet und erfolgt die Einstellung auf Komplementierung auch durch Anlage von H-Potential an den Eingang S.In the type B 2 complement circuit ( FIG. 8), the negation circuit 14 is arranged in the other line and the setting for complementation is also carried out by applying H potential to the input S.
Bei der Komplementschaltung Type C 2 (Fig. 9) ist die Negierschaltung 25 in der andern Leitung angeordnet und erfolgt die Einstellung auf Neuner-Komplementierung auch durch Anlage von H-Potential an den Steuer-Eingang S.In the case of the type C 2 complement circuit ( FIG. 9), the negation circuit 25 is arranged in the other line and the setting for nine's complementation is also carried out by applying H potential to the control input S.
Fig. 3
Der Eingang A hat die Wertigkeit 1
Der Eingang B hat die Wertigkeit 2
Der Eingang C hat die Wertigkeit 3
Der Eingang D hat die Wertigkeit 4
Der Eingang E hat die Wertigkeit 5 Fig. 3
The input A has the value 1
The input B has the value 2
The input C has the value 3
The input D has the value 4
The input E has the value 5
Fig. 4
Der Ausgang F hat die Wertigkeit 1
Der Ausgang G hat die Wertigkeit 2
Der Ausgang H hat die Wertigkeit 4
Der Ausgang I hat die Wertigkeit 5 Fig. 4
The output F has the value 1
The output G has the value 2
The output H has the value 4
The output I has the value 5
Fig. 5
Der Ausgang K hat die Wertigkeit 1
Der Ausgang L hat die Wertigkeit 2
Der Ausgang M hat die Wertigkeit 2
Der Ausgang N hat die Wertigkeit 5 Fig. 5
The output K has the value 1
The output L has the value 2
The output M has the value 2
The output N has the value 5
In Fig. 10 ist die Grund-Schaltung Type A 0 dargestellt, welche 54321-codierte Dezimalziffern nur Neuner-komplementiert und in den in Fig. 4 dargestellten 5421-Spezial- Code umcodiert. Diese Neuner-Komplementschaltung hat somit keine Geradeaus-Schaltung und ist somit nur eine Zusatz- freie Neuner-Komplementschaltung. Die Eingänge haben auch die Bezeichnungen A bis E. Die Ausgänge haben die Bezeichnungen F bis I. Diese Schaltung besteht aus den Oder- Schaltungen 1 und 2 mit je 2 Eingängen und den Negier-Schaltungen 3 und 4 und der Oder-Schaltung 5 mit 3 Eingängen.The basic circuit type A 0 is shown in FIG. 10, which 54321-coded decimal digits are only complemented by nine and recoded into the 5421 special code shown in FIG. 4. This nine's complement circuit therefore has no straight-ahead circuit and is therefore only an additional, free nine's complement circuit. The inputs also have the designations A to E. The outputs have the designations F to I. This circuit consists of the OR circuits 1 and 2 with 2 inputs each and the negation circuits 3 and 4 and the OR circuit 5 with 3 inputs.
In Fig. 11 ist die Grund-Schaltung Type B 0 dargestellt, welche 54321-codierte Dezimalziffern nur Neuner-komplementiert und in den in Fig. 5 dargestellten 5221-Spezial-Code umcodiert. Diese Neuner-Komplementschaltung hat somit keine Geradeaus-Schaltung und ist somit nur eine Zusatz-freie Neuner-Komplementschaltung. Die Eingänge haben die Bezeichnungen A bis E. Die Ausgänge haben die Bezeichnungen K bis N. Diese Schaltung besteht aus der Oder-Schaltung 11 mit 2 Eingängen und der Oder-Schaltung 12 mit 3 Eingängen und den Negier-Schaltungen 13 und 14 und der Oder-Schaltung 15 mit 4 Eingängen.The basic circuit type B 0 is shown in FIG. 11, which 54321-coded decimal digits are only complemented by nine and recoded into the 5221 special code shown in FIG. 5. This nine-complement circuit therefore has no straight-ahead circuit and is therefore only an additional, free nine-complement circuit. The inputs have the designations A to E. The outputs have the designations K to N. This circuit consists of the OR circuit 11 with 2 inputs and the OR circuit 12 with 3 inputs and the negation circuits 13 and 14 and the OR circuit 15 with 4 inputs.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19873726498 DE3726498A1 (en) | 1987-08-08 | 1987-08-08 | Special nine's complement circuit for 54321 code |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19873726498 DE3726498A1 (en) | 1987-08-08 | 1987-08-08 | Special nine's complement circuit for 54321 code |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3726498A1 true DE3726498A1 (en) | 1989-02-16 |
Family
ID=6333404
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19873726498 Withdrawn DE3726498A1 (en) | 1987-08-08 | 1987-08-08 | Special nine's complement circuit for 54321 code |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE3726498A1 (en) |
-
1987
- 1987-08-08 DE DE19873726498 patent/DE3726498A1/en not_active Withdrawn
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3726498A1 (en) | Special nine's complement circuit for 54321 code | |
DE3721555A1 (en) | Adder circuit in 51111 code | |
DE3719664A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3622729A1 (en) | Adder circuit in 54321 code | |
DE3616928A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3626369A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3640809A1 (en) | Adder circuit using decimal 1-out-of-10 code | |
DE3627217A1 (en) | Adder circuit using 54321 code | |
DE3721553A1 (en) | Adder circuit in 54321 code | |
DE3702565A1 (en) | Adder circuit in 5211 code | |
DE3538691A1 (en) | Code-converting circuit for code conversion from 5211 code into decimal 1-out-of-10 code | |
DE3940663A1 (en) | Electronic digit multiplier circuit - has only one product and circuit per product number and contains comparison side change circuit | |
DE3638257A1 (en) | Adder circuit using decimal 1-out-of-10 code | |
DE3615955A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3642815A1 (en) | Adder circuit using decimal 1-out-of-10 code | |
DE3616913A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3644568A1 (en) | Adder circuit using 51111 code | |
DE3615709A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3640462A1 (en) | Adder circuit using decimal 1-out-of-10 code | |
DE3719663A1 (en) | Adder circuit in 5211 code | |
DE3717504A1 (en) | Adder circuit in decimal 1-out-of-10 code | |
DE3626666A1 (en) | Adder circuit using decimal 1-out-of-10 code | |
DE3720533A1 (en) | Adder circuit in 54321 code | |
DE3644570A1 (en) | Adder circuit using 54321 code | |
DE3530455A1 (en) | Code conversion circuit combined with negator complement circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8139 | Disposal/non-payment of the annual fee |