DE3505704A1 - Schaltungsanordnung zum ermitteln und ueberwachen der laufenden digitalen summe (lds) - Google Patents
Schaltungsanordnung zum ermitteln und ueberwachen der laufenden digitalen summe (lds)Info
- Publication number
- DE3505704A1 DE3505704A1 DE19853505704 DE3505704A DE3505704A1 DE 3505704 A1 DE3505704 A1 DE 3505704A1 DE 19853505704 DE19853505704 DE 19853505704 DE 3505704 A DE3505704 A DE 3505704A DE 3505704 A1 DE3505704 A1 DE 3505704A1
- Authority
- DE
- Germany
- Prior art keywords
- lds
- counter
- stage
- circuit arrangement
- data streams
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012544 monitoring process Methods 0.000 title abstract description 5
- 238000010586 diagram Methods 0.000 claims abstract description 17
- 230000015654 memory Effects 0.000 claims abstract description 13
- 230000005540 biological transmission Effects 0.000 claims abstract description 5
- 238000000034 method Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 claims description 3
- 238000001514 detection method Methods 0.000 claims description 2
- 238000012432 intermediate storage Methods 0.000 claims 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4908—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Manipulation Of Pulses (AREA)
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19853505704 DE3505704A1 (de) | 1985-02-19 | 1985-02-19 | Schaltungsanordnung zum ermitteln und ueberwachen der laufenden digitalen summe (lds) |
| EP85109251A EP0176685A3 (de) | 1984-09-22 | 1985-07-24 | Verfahren zum Ermitteln der laufenden digitalen Summe eines seriellen Datensignales |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19853505704 DE3505704A1 (de) | 1985-02-19 | 1985-02-19 | Schaltungsanordnung zum ermitteln und ueberwachen der laufenden digitalen summe (lds) |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3505704A1 true DE3505704A1 (de) | 1986-08-21 |
| DE3505704C2 DE3505704C2 (enExample) | 1989-03-02 |
Family
ID=6262936
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19853505704 Granted DE3505704A1 (de) | 1984-09-22 | 1985-02-19 | Schaltungsanordnung zum ermitteln und ueberwachen der laufenden digitalen summe (lds) |
Country Status (1)
| Country | Link |
|---|---|
| DE (1) | DE3505704A1 (enExample) |
-
1985
- 1985-02-19 DE DE19853505704 patent/DE3505704A1/de active Granted
Non-Patent Citations (1)
| Title |
|---|
| Frequenz (1980), H.2, S.45-52 * |
Also Published As
| Publication number | Publication date |
|---|---|
| DE3505704C2 (enExample) | 1989-03-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2548265C3 (de) | Schaltungsanordnung zur symmetrischen Frequenzteilung durch eine ungerade Zahl | |
| DE2605724C2 (de) | Digital-Analog-Umsetzer für PCM-codierte Digitalsignale | |
| DE2415365B2 (de) | Schaltungsanordnung zum ausblenden von impulsen, deren dauer kuerzer ist als eine vorgegebene pruefdauer t tief p aus einer eingangsseitig anliegenden folge digitaler impulse | |
| DE2320422A1 (de) | Verfahren zur fehlererkennung | |
| DE3022746A1 (de) | Digitale phasenkomparatorschaltung | |
| DE69515018T2 (de) | Schaltung zur konversion serieller in parallele daten | |
| DE2225462A1 (de) | Verfahren und Einrichtung zur Mittelwertbildung der von einem Vorwärts-Rückwärtssignalgeber her anliegenden Signale | |
| DE2158548A1 (de) | Regeneratiwerstärker für digitale Übertragungssysteme | |
| DE69102273T2 (de) | Impulsfrequenzteiler für einen synchronen digitalen takt. | |
| DE2704756C2 (de) | Digital-Analog-Umsetzer | |
| DE1257843B (de) | Einrichtung zur Erzeugung von Schluesselimpulsfolgen | |
| DE3505704A1 (de) | Schaltungsanordnung zum ermitteln und ueberwachen der laufenden digitalen summe (lds) | |
| DE2002583C2 (de) | Schaltung zum Vorwärts/Rückwärts-Zählen der von einem optischen System gelieferten Interferenzsstreifen | |
| DE3854845T2 (de) | Parallelvergleichstyp-AD-Wandler mit Fehlerunterdrückung | |
| EP0176685A2 (de) | Verfahren zum Ermitteln der laufenden digitalen Summe eines seriellen Datensignales | |
| DE1292183B (de) | Schaltungsanordnung zur Phasenkorrektur von von einem Taktgeber abgegebenen Signalen durch impulsfoermige Steuersignale | |
| DE3614272A1 (de) | Verfahren und anordnung zur schnellen und praezisen messung der frequenz eines signals | |
| DE1762810B2 (de) | Verfahren und schaltungsanordnung zum synchronisieren von empfaengerseitig erzeugten taktimpulsen mit zum empfaenger uebertragenen codierten digitalen signalen unterschiedlicher pegelwerte | |
| DE3313629C2 (de) | Schaltungsanordnung zur Überwachung der Phasenfolge und des Phasenausfalls eines Dreiphasenwechselstroms | |
| DE3007294C2 (de) | Schaltungsanordnung zur Demodulation von freqenzumgetasteten Signalen | |
| DE1512508B2 (de) | Verfahren zum uebertragen einer impulsfolge | |
| DE1437720B2 (de) | Verfahren und schaltungsanordnung zur uebertragung binaerer daten | |
| DE2430760B2 (de) | Hdb3-codec | |
| DE2517308C2 (de) | Pseudozufallsgenerator und Verfahren zu seinem Betrieb | |
| DE2444072C3 (de) | Indirekter Digital-Analog-Umsetzer |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| AF | Is addition to no. |
Ref country code: DE Ref document number: 3434852 Format of ref document f/p: P |
|
| OP8 | Request for examination as to paragraph 44 patent law | ||
| 8162 | Independent application | ||
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8320 | Willingness to grant licences declared (paragraph 23) | ||
| 8339 | Ceased/non-payment of the annual fee |