DE3133468A1 - Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen in siliziumgate-technologie - Google Patents
Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen in siliziumgate-technologieInfo
- Publication number
- DE3133468A1 DE3133468A1 DE19813133468 DE3133468A DE3133468A1 DE 3133468 A1 DE3133468 A1 DE 3133468A1 DE 19813133468 DE19813133468 DE 19813133468 DE 3133468 A DE3133468 A DE 3133468A DE 3133468 A1 DE3133468 A1 DE 3133468A1
- Authority
- DE
- Germany
- Prior art keywords
- channel transistors
- source
- implantation
- layer thickness
- polysilicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- H10P30/204—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0184—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10P30/212—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19813133468 DE3133468A1 (de) | 1981-08-25 | 1981-08-25 | Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen in siliziumgate-technologie |
| US06/406,717 US4459740A (en) | 1981-08-25 | 1982-08-09 | Method for manufacturing VLSI complementary MOS field effect transistor circuits in silicon gate technology |
| EP82107239A EP0072967B1 (de) | 1981-08-25 | 1982-08-10 | Verfahren zum Herstellen von hochintegrierten komplementären MOS-Feldeffekttransistorschaltungen in Siliziumgate-Technologie |
| DE8282107239T DE3274601D1 (en) | 1981-08-25 | 1982-08-10 | Process for manufacuting a highly integrated complementary mos field effect transistor circuit using silicon gate technology |
| AT82107239T ATE24070T1 (de) | 1981-08-25 | 1982-08-10 | Verfahren zum herstellen von hochintegrierten komplementaeren mosfeldeffekttransistorschaltungen in siliziumgate- technologie. |
| JP57142569A JPS5843562A (ja) | 1981-08-25 | 1982-08-17 | 高度集積cmos回路の製造方法 |
| CA000410029A CA1187209A (en) | 1981-08-25 | 1982-08-24 | Method for manufacturing vlsi complementary mos field effect transistor circuits in silicon gate technology |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE19813133468 DE3133468A1 (de) | 1981-08-25 | 1981-08-25 | Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen in siliziumgate-technologie |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE3133468A1 true DE3133468A1 (de) | 1983-03-17 |
Family
ID=6140008
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19813133468 Withdrawn DE3133468A1 (de) | 1981-08-25 | 1981-08-25 | Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen in siliziumgate-technologie |
| DE8282107239T Expired DE3274601D1 (en) | 1981-08-25 | 1982-08-10 | Process for manufacuting a highly integrated complementary mos field effect transistor circuit using silicon gate technology |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE8282107239T Expired DE3274601D1 (en) | 1981-08-25 | 1982-08-10 | Process for manufacuting a highly integrated complementary mos field effect transistor circuit using silicon gate technology |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US4459740A (cg-RX-API-DMAC10.html) |
| EP (1) | EP0072967B1 (cg-RX-API-DMAC10.html) |
| JP (1) | JPS5843562A (cg-RX-API-DMAC10.html) |
| AT (1) | ATE24070T1 (cg-RX-API-DMAC10.html) |
| CA (1) | CA1187209A (cg-RX-API-DMAC10.html) |
| DE (2) | DE3133468A1 (cg-RX-API-DMAC10.html) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3324332A1 (de) * | 1982-07-12 | 1984-01-12 | Intel Corp., Santa Clara, Calif. | Verfahren zur herstellung von cmos-transistoren auf einem siliziumsubstrat |
| DE3314450A1 (de) * | 1983-04-21 | 1984-10-25 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen |
| DE19730117C1 (de) * | 1997-07-14 | 1998-10-01 | Siemens Ag | Verfahren zur Herstellung einer integrierten CMOS-Schaltung |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4450021A (en) * | 1982-02-22 | 1984-05-22 | American Microsystems, Incorporated | Mask diffusion process for forming Zener diode or complementary field effect transistors |
| US4450620A (en) * | 1983-02-18 | 1984-05-29 | Bell Telephone Laboratories, Incorporated | Fabrication of MOS integrated circuit devices |
| US4561170A (en) * | 1984-07-02 | 1985-12-31 | Texas Instruments Incorporated | Method of making field-plate isolated CMOS devices |
| US4600445A (en) * | 1984-09-14 | 1986-07-15 | International Business Machines Corporation | Process for making self aligned field isolation regions in a semiconductor substrate |
| US4621412A (en) * | 1984-09-17 | 1986-11-11 | Sony Corporation | Manufacturing a complementary MOSFET |
| US4639274A (en) * | 1984-11-28 | 1987-01-27 | Fairchild Semiconductor Corporation | Method of making precision high-value MOS capacitors |
| NL8501992A (nl) * | 1985-07-11 | 1987-02-02 | Philips Nv | Werkwijze voor het vervaardigen van een halfgeleiderinrichting. |
| US4675982A (en) * | 1985-10-31 | 1987-06-30 | International Business Machines Corporation | Method of making self-aligned recessed oxide isolation regions |
| US4764481A (en) * | 1987-08-24 | 1988-08-16 | Delco Electronics Corporation | Grown side-wall silicided source/drain self-align CMOS fabrication process |
| US5851871A (en) * | 1987-12-23 | 1998-12-22 | Sgs-Thomson Microelectronics, S.R.L. | Process for manufacturing integrated capacitors in MOS technology |
| WO1990013916A1 (fr) * | 1989-05-10 | 1990-11-15 | Oki Electric Industry Co., Ltd. | Procede de production de dispositifs a semi-conducteurs |
| GB2237445B (en) * | 1989-10-04 | 1994-01-12 | Seagate Microelectron Ltd | A semiconductor device fabrication process |
| KR0175319B1 (ko) * | 1991-03-27 | 1999-04-01 | 김광호 | 정전압 회로 |
| KR100278996B1 (ko) * | 1998-12-18 | 2001-02-01 | 김영환 | 반도체장치의 콘택 형성방법 |
| US20070075364A1 (en) * | 2005-09-30 | 2007-04-05 | Analog Power Intellectual Properties Limited | Power MOSFETs and methods of making same |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE2352762A1 (de) * | 1972-11-01 | 1974-05-16 | Ibm | Verfahren zur herstellung einer halbleiteranordnung mit komplementaeren feldeffekt-transistoren |
| US3999213A (en) * | 1972-04-14 | 1976-12-21 | U.S. Philips Corporation | Semiconductor device and method of manufacturing the device |
| US4016594A (en) * | 1971-06-08 | 1977-04-05 | U.S. Philips Corporation | Semiconductor device and method of manufacturing the device |
| US4224733A (en) * | 1977-10-11 | 1980-09-30 | Fujitsu Limited | Ion implantation method |
| GB2056167A (en) * | 1979-07-31 | 1981-03-11 | Mitel Corp | Ion implantation to form mos devices |
| WO1981000931A1 (en) * | 1979-09-20 | 1981-04-02 | American Micro Syst | Cmos p-well selective implant method,and a device made therefrom |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| NL7205000A (cg-RX-API-DMAC10.html) * | 1972-04-14 | 1973-10-16 | ||
| US4033797A (en) * | 1973-05-21 | 1977-07-05 | Hughes Aircraft Company | Method of manufacturing a complementary metal-insulation-semiconductor circuit |
| JPS5248979A (en) * | 1975-10-17 | 1977-04-19 | Mitsubishi Electric Corp | Process for production of complementary type mos integrated circuit de vice |
| JPS5286083A (en) * | 1976-01-12 | 1977-07-16 | Hitachi Ltd | Production of complimentary isolation gate field effect transistor |
| JPS52102690A (en) * | 1976-02-25 | 1977-08-29 | Hitachi Ltd | Semiconductor capacitance device |
| NL7604986A (nl) * | 1976-05-11 | 1977-11-15 | Philips Nv | Werkwijze voor het vervaardigen van een halfgeleider- inrichting, en inrichting vervaardigd door toe- passing van de werkwijze. |
| US4217149A (en) * | 1976-09-08 | 1980-08-12 | Sanyo Electric Co., Ltd. | Method of manufacturing complementary insulated gate field effect semiconductor device by multiple implantations and diffusion |
| JPS5413779A (en) * | 1977-07-04 | 1979-02-01 | Toshiba Corp | Semiconductor integrated circuit device |
| JPS5529116A (en) * | 1978-08-23 | 1980-03-01 | Hitachi Ltd | Manufacture of complementary misic |
| JPS5643756A (en) * | 1979-09-18 | 1981-04-22 | Seiko Epson Corp | Manufacture of semiconductor device |
| US4325169A (en) * | 1979-10-11 | 1982-04-20 | Texas Instruments Incorporated | Method of making CMOS device allowing three-level interconnects |
| US4391650A (en) * | 1980-12-22 | 1983-07-05 | Ncr Corporation | Method for fabricating improved complementary metal oxide semiconductor devices |
| US4382827A (en) * | 1981-04-27 | 1983-05-10 | Ncr Corporation | Silicon nitride S/D ion implant mask in CMOS device fabrication |
| US4385947A (en) * | 1981-07-29 | 1983-05-31 | Harris Corporation | Method for fabricating CMOS in P substrate with single guard ring using local oxidation |
-
1981
- 1981-08-25 DE DE19813133468 patent/DE3133468A1/de not_active Withdrawn
-
1982
- 1982-08-09 US US06/406,717 patent/US4459740A/en not_active Expired - Fee Related
- 1982-08-10 DE DE8282107239T patent/DE3274601D1/de not_active Expired
- 1982-08-10 EP EP82107239A patent/EP0072967B1/de not_active Expired
- 1982-08-10 AT AT82107239T patent/ATE24070T1/de not_active IP Right Cessation
- 1982-08-17 JP JP57142569A patent/JPS5843562A/ja active Granted
- 1982-08-24 CA CA000410029A patent/CA1187209A/en not_active Expired
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4016594A (en) * | 1971-06-08 | 1977-04-05 | U.S. Philips Corporation | Semiconductor device and method of manufacturing the device |
| US3999213A (en) * | 1972-04-14 | 1976-12-21 | U.S. Philips Corporation | Semiconductor device and method of manufacturing the device |
| DE2352762A1 (de) * | 1972-11-01 | 1974-05-16 | Ibm | Verfahren zur herstellung einer halbleiteranordnung mit komplementaeren feldeffekt-transistoren |
| US4224733A (en) * | 1977-10-11 | 1980-09-30 | Fujitsu Limited | Ion implantation method |
| GB2056167A (en) * | 1979-07-31 | 1981-03-11 | Mitel Corp | Ion implantation to form mos devices |
| WO1981000931A1 (en) * | 1979-09-20 | 1981-04-02 | American Micro Syst | Cmos p-well selective implant method,and a device made therefrom |
Non-Patent Citations (4)
| Title |
|---|
| US-Z: IEEE Transactions on Electron Devices, Vol. ED-27, No. 9, 1980, S. 1789-1795 * |
| US-Z: IEEE Transactions on Electron Devices, Vol. ED-28, No. 1, Januar 1981, S. 6-12 * |
| US-Z: Solid State Technology, Januar 1981, S. 65-72 * |
| US-Z: Technical Digest IEDM, Vol. 29. Januar 1980, S. 752-755 * |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3324332A1 (de) * | 1982-07-12 | 1984-01-12 | Intel Corp., Santa Clara, Calif. | Verfahren zur herstellung von cmos-transistoren auf einem siliziumsubstrat |
| DE3314450A1 (de) * | 1983-04-21 | 1984-10-25 | Siemens AG, 1000 Berlin und 8000 München | Verfahren zum herstellen von hochintegrierten komplementaeren mos-feldeffekttransistorschaltungen |
| DE19730117C1 (de) * | 1997-07-14 | 1998-10-01 | Siemens Ag | Verfahren zur Herstellung einer integrierten CMOS-Schaltung |
Also Published As
| Publication number | Publication date |
|---|---|
| EP0072967B1 (de) | 1986-12-03 |
| JPS5843562A (ja) | 1983-03-14 |
| US4459740A (en) | 1984-07-17 |
| DE3274601D1 (en) | 1987-01-15 |
| JPH0458191B2 (cg-RX-API-DMAC10.html) | 1992-09-16 |
| EP0072967A3 (en) | 1983-11-16 |
| CA1187209A (en) | 1985-05-14 |
| EP0072967A2 (de) | 1983-03-02 |
| ATE24070T1 (de) | 1986-12-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0072967B1 (de) | Verfahren zum Herstellen von hochintegrierten komplementären MOS-Feldeffekttransistorschaltungen in Siliziumgate-Technologie | |
| EP0123182B1 (de) | Verfahren zum Herstellen von hochintegrierten komplementären MOS-Feldeffekttransistorschaltungen | |
| DE69012611T2 (de) | Verfahren zum Herstellen bipolarer vertikaler Transistoren und von Hochspannungs-CMOS-Transistoren in einer einzigen integrierten Schaltung. | |
| EP0081804B1 (de) | Verfahren zur Herstellung benachbarter mit Dotierstoffionen implantierter Wannen bei der Herstellung von hochintegrierten komplementären MOS-Feldeffekttransistorschaltungen | |
| EP0227970B1 (de) | Verfahren zum gleichzeitigen Herstellen von selbstjustierten bipolaren Transistoren und komplementären MOS-Transistoren auf einem gemeinsamen Siliziumsubstrat | |
| DE69111929T2 (de) | Halbleiteranordnung auf einem dielektrischen isolierten Substrat. | |
| EP0029554B1 (de) | Verfahren zum Herstellen von MNOS-Speichertransistoren mit sehr kurzer Kanallänge in Silizium-Gate-Technologie | |
| DE4406849C2 (de) | Verfahren zur Herstellung eines MOS-Transistors mit einem einen flachen Übergang aufweisenden Source/Drain-Bereich und einer Silicidschicht | |
| DE69331534T2 (de) | Halbleiter-Speicherbauteil und Verfahren zu seiner Herstellung | |
| DE69522139T2 (de) | Verfahren zur Herstellung einer CMOS Vorrichtung | |
| EP0482232B1 (de) | Verfahren zur Herstellung einer dotierten Polyzidschicht auf einem Halbleitersubstrat | |
| EP0072522B1 (de) | Verfahren zum Herstellen von integrierten MOS-Feldeffekttransistoren, insbesondere von komplementären MOS-Feldeffekttransistorschaltungen mit einer aus Metallsiliziden bestehenden zusätzlichen Leiterbahnebene | |
| DE4123436C2 (de) | Halbleitervorrichtung mit einem BiCMOS-Element und zugehöriges Herstellungsverfahren | |
| EP0073942B1 (de) | Verfahren zum Herstellen von hochintegrierten komplementären MOS-Feldeffekttransistorschaltungen | |
| EP0244607A1 (de) | Verfahren zum Herstellen von optimierten komplementären MOS-Feldeffekttransistoren in VLSI-Technik | |
| DE2707652A1 (de) | Verfahren zur bildung von kanalsperren entgegengesetzter leitungstypen im zwischenbereich zwischen zwei mos-bauelementen zugeordneten zonen eines siliziumsubstrats | |
| DE69938381T2 (de) | Herstellung einer LDD Struktur für eine Schutzschaltung gegen elektrostatische Entladungen (ESD) | |
| DE3340560A1 (de) | Verfahren zum gleichzeitigen herstellen von schnellen kurzkanal- und spannungsfesten mos-transistoren in vlsi-schaltungen | |
| EP0135163B1 (de) | Verfahren zum Herstellen von hochintegrierten komplementären MOS-Feldeffekttransistorschaltungen | |
| DE3230077A1 (de) | Integrierte bipolar- und mos-transistoren enthaltende halbleiterschaltung auf einem chip und verfahren zu ihrer herstellung | |
| DE19611959A1 (de) | Komplementär-MOS-Feldeffekttransistor und Herstellungsverfahren für denselben | |
| DE69119463T2 (de) | Kontaktierung und deren Herstellungsverfahren für Halbleiterbauelemente | |
| DE69028159T2 (de) | Silicid-Übereinstimmendes CMOS-Verfahren mit einer differenzierten Oxid-Implantierungsmaske | |
| EP0157926B1 (de) | Verfahren zum Herstellen einer hochintegrierten MOS-Feld-effekttransistorschaltung | |
| DE3324332A1 (de) | Verfahren zur herstellung von cmos-transistoren auf einem siliziumsubstrat |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OM8 | Search report available as to paragraph 43 lit. 1 sentence 1 patent law | ||
| 8139 | Disposal/non-payment of the annual fee |