DE29824773U1 - Feldprogrammierbare Prozessoranordnungen - Google Patents
Feldprogrammierbare ProzessoranordnungenInfo
- Publication number
- DE29824773U1 DE29824773U1 DE29824773U DE29824773U DE29824773U1 DE 29824773 U1 DE29824773 U1 DE 29824773U1 DE 29824773 U DE29824773 U DE 29824773U DE 29824773 U DE29824773 U DE 29824773U DE 29824773 U1 DE29824773 U1 DE 29824773U1
- Authority
- DE
- Germany
- Prior art keywords
- integrated circuit
- circuit according
- row
- column
- signal paths
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/1778—Structural details for adapting physical parameters
- H03K19/17796—Structural details for adapting physical parameters for physical disposition of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7867—Architectures of general purpose stored program computers comprising a single central processing unit with reconfigurable architecture
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17704—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form the logic functions being realised by the interconnection of rows and columns
Description
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Der Beschreibungstext wurde nicht elektronisch erfaßt
Claims (17)
1. Integrierte Schaltung umfassend einen feldprogrammierbaren
Schaltbereich, der als eine im Allgemeinen rechtwinklige
Anordnung von Reihen und Spalten von Schaltflächen
angeordnet ist, und wobei:
einige der Schaltflächen (12) jeweils eine entsprechende Verarbeitungseinheit zum Ausführen von Operationen auf Daten auf wenigstens einem entsprechenden Eingabesignalpfad (an, aw, be, bs, hci, vci) bereitstellen, um Daten auf wenigstens einem entsprechenden Ausgabesignalpfad (fn, fe, fs, fw, vco, hco) bereitzustellen;
andere der Schaltflächen jeweils einen entsprechenden Schaltabschnitt (14) bereitstellen;
die Verarbeitungseinheiten und die Schaltabschnitte abwechselnd in jeder Reihe und in jeder Spalte angeordnet sind; und
jeder eines wesentlichen Teils der Schaltabschnitte eine programmierbare Verbindung (16, 18, 20) zwischen wenigstens einigen der Signalpfade jener Verarbeitungseinheiten bereitstellt, die benachbart zu diesem Schaltabschnitt in derselben Spalte und in derselben Reihe liegen; und
gekennzeichnet dadurch, dass die integrierte Schaltung ferner eine Mehrzahl an zwischenschaltabschnitt- Signalpfaden (h1, h2n, h2s, h4n, h4s, h8, h16, v1, v2e, v2w, v4e, v4w, v8, v16) umfasst, wobei sich jeder dieser von einem entsprechenden ersten der Schrittabschnitte zu einem entsprechenden zweiten der Schrittabschnitte in derselben Reihe in eine Richtung, die primär im Allgemeinen parallel zu dieser Reihe verläuft, oder in derselben Spalte in eine Richtung erstreckt, die primär im Allgemeinen parallel zu dieser Spalte verläuft, wobei jeder der Zwischenschaltabschnitt-Signalpfade programmierbar durch den entsprechenden ersten Schaltabschnitt mit anderen der Signalpfade an diesem ersten Schaltabschnitt verbindbar ist, und wobei er durch den entsprechenden zweiten Schaltabschnitt mit anderen der Signalpfade an diesem zweiten Schaltabschnitt verbindbar ist.
einige der Schaltflächen (12) jeweils eine entsprechende Verarbeitungseinheit zum Ausführen von Operationen auf Daten auf wenigstens einem entsprechenden Eingabesignalpfad (an, aw, be, bs, hci, vci) bereitstellen, um Daten auf wenigstens einem entsprechenden Ausgabesignalpfad (fn, fe, fs, fw, vco, hco) bereitzustellen;
andere der Schaltflächen jeweils einen entsprechenden Schaltabschnitt (14) bereitstellen;
die Verarbeitungseinheiten und die Schaltabschnitte abwechselnd in jeder Reihe und in jeder Spalte angeordnet sind; und
jeder eines wesentlichen Teils der Schaltabschnitte eine programmierbare Verbindung (16, 18, 20) zwischen wenigstens einigen der Signalpfade jener Verarbeitungseinheiten bereitstellt, die benachbart zu diesem Schaltabschnitt in derselben Spalte und in derselben Reihe liegen; und
gekennzeichnet dadurch, dass die integrierte Schaltung ferner eine Mehrzahl an zwischenschaltabschnitt- Signalpfaden (h1, h2n, h2s, h4n, h4s, h8, h16, v1, v2e, v2w, v4e, v4w, v8, v16) umfasst, wobei sich jeder dieser von einem entsprechenden ersten der Schrittabschnitte zu einem entsprechenden zweiten der Schrittabschnitte in derselben Reihe in eine Richtung, die primär im Allgemeinen parallel zu dieser Reihe verläuft, oder in derselben Spalte in eine Richtung erstreckt, die primär im Allgemeinen parallel zu dieser Spalte verläuft, wobei jeder der Zwischenschaltabschnitt-Signalpfade programmierbar durch den entsprechenden ersten Schaltabschnitt mit anderen der Signalpfade an diesem ersten Schaltabschnitt verbindbar ist, und wobei er durch den entsprechenden zweiten Schaltabschnitt mit anderen der Signalpfade an diesem zweiten Schaltabschnitt verbindbar ist.
2. Integrierte Schaltung gemäß Anspruch 1, wobei alle der
Schaltabschnitte so angeordnet sind, dass sie solche
programmierbaren Verbindungen bereitstellen.
3. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei wenigstens eine der
Verarbeitungseinheiten und der daran benachbarten
Verarbeitungseinheiten jeweils eine erste Eingabe (a),
eine zweite Eingabe (b) und eine Ausgabe (f) aufweisen.
4. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei ein erster Typ (18) der Verbindungen, die
durch die Schaltabschnitte bereitgestellt werden, zwischen
solchen Signalpfaden ist, die im Allgemeinen kolinear oder
parallel zueinander sind.
5. Integrierte Schaltung gemäß Anspruch 4, wobei die Ausgabe
der einen Verarbeitungseinheit verbindbar ist:
durch solch einen ersten Typ von Verbindung (18 bei (4, 6)) mit der ersten Eingabe der nächsten Verarbeitungseinheit in eine Richtung in derselben Reihe;
durch solch einen ersten Typ von Verbindung (18 bei (6, 3)) mit der ersten Eingabe der nächsten Verarbeitungseinheit in die eine Richtung in derselben Spalte;
durch solch einen ersten Typ von Verbindung (18 bei (4, 1)) mit der zweiten Eingabe der nächsten Verarbeitungseinheit in die entgegengesetzte Richtung in derselben Reihe; und
durch solch einen ersten Typ von Verbindung (18 bei (1, 3)) mit der zweiten Eingabe der nächsten Verarbeitungseinheit in die entgegengesetzte Richtung in derselben Spalte.
durch solch einen ersten Typ von Verbindung (18 bei (4, 6)) mit der ersten Eingabe der nächsten Verarbeitungseinheit in eine Richtung in derselben Reihe;
durch solch einen ersten Typ von Verbindung (18 bei (6, 3)) mit der ersten Eingabe der nächsten Verarbeitungseinheit in die eine Richtung in derselben Spalte;
durch solch einen ersten Typ von Verbindung (18 bei (4, 1)) mit der zweiten Eingabe der nächsten Verarbeitungseinheit in die entgegengesetzte Richtung in derselben Reihe; und
durch solch einen ersten Typ von Verbindung (18 bei (1, 3)) mit der zweiten Eingabe der nächsten Verarbeitungseinheit in die entgegengesetzte Richtung in derselben Spalte.
6. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei ein zweiter Typ (16) der Verbindungen,
die durch die Schaltabschnitte bereitgestellt werden,
zwischen solchen Signalpfaden ist, die im Allgemeinen
orthogonal zueinander sind.
7. Integrierte Schaltung gemäß Anspruch 6, falls direkt oder
indirekt abhängig von Anspruch 3, wobei die Ausgabe (f)
der einen Verarbeitungseinheit verbindbar ist:
durch solch einen zweiten Typ von Verbindung (16 bei (6, 6)) in derselben Spalte mit der ersten Eingabe der diagonal benachbarten Verarbeitungseinheit in die eine Reihenrichtung und in die eine Spaltenrichtung;
durch solch einen zweiten Typ von Verbindung (16 bei (6, 1)) in derselben Reihe mit der ersten Eingabe der diagonal benachbarten Verarbeitungseinheit in die entgegengesetzte Reihenrichtung und in die eine Spaltenrichtung;
durch solch einen zweiten Typ von Verbindung (16 bei (1, 1)) in derselben Spalte mit der zweiten Eingabe der diagonal benachbarten Verarbeitungseinheit in die entgegengesetzte Reihenrichtung und in die entgegengesetzte Spaltenrichtung; und
durch solch einen zweiten Typ von Verbindung (16 bei (1, 6)) in derselben Reihe mit der zweiten Eingabe der diagonal benachbarten Verarbeitungseinheit in die eine Reihenrichtung und die entgegengesetzte Spaltenrichtung.
durch solch einen zweiten Typ von Verbindung (16 bei (6, 6)) in derselben Spalte mit der ersten Eingabe der diagonal benachbarten Verarbeitungseinheit in die eine Reihenrichtung und in die eine Spaltenrichtung;
durch solch einen zweiten Typ von Verbindung (16 bei (6, 1)) in derselben Reihe mit der ersten Eingabe der diagonal benachbarten Verarbeitungseinheit in die entgegengesetzte Reihenrichtung und in die eine Spaltenrichtung;
durch solch einen zweiten Typ von Verbindung (16 bei (1, 1)) in derselben Spalte mit der zweiten Eingabe der diagonal benachbarten Verarbeitungseinheit in die entgegengesetzte Reihenrichtung und in die entgegengesetzte Spaltenrichtung; und
durch solch einen zweiten Typ von Verbindung (16 bei (1, 6)) in derselben Reihe mit der zweiten Eingabe der diagonal benachbarten Verarbeitungseinheit in die eine Reihenrichtung und die entgegengesetzte Spaltenrichtung.
8. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei im Wesentlichen alle der Eingabe- und
Ausgabesignalpfade in Richtungen gerichtet sind, die im
Wesentlichen parallel zu den Reihen oder den Spalten sind.
9. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei für einen Typ (h1, v1) der
Zwischenschaltabschnitt-Signalpfade keine solchen
Schaltabschnitte in der entsprechenden Reihe oder Spalte
zwischen den entsprechenden ersten und zweiten
Schaltabschnitten ist.
10. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei für einen anderen Typ (h2n, h2s, h4n,
h4s, h8, h16, v2e, v2w, v4e, v4w, v8, v16) der
Zwischenschaltabschnitt-Signalpfade die entsprechenden
ersten und zweiten Schaltabschnitte eine Menge anderer
solcher Schaltabschnitte dazwischen in der entsprechenden
Reihe oder Spalte aufweisen.
11. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei für einen weiteren Typ (h4n, h4s, h8,
h16, v4e, v4w, v8, v16) der Zwischenschaltabschnitt-
Signalpfade jeder Signalpfad einen Rückenbereich (h4n,
h4s, h8, h16, v4e, v4w, v8, v16), der sich in eine
Richtung erstreckt, die im Allgemeinen parallel zu der
entsprechenden Reihe oder Spalte verläuft, und erste und
zweite Endbereiche (vtne, htne, htse, vtse, vtsw, htsw,
htnw, vtnw) aufweist, die sich in eine Richtung
erstrecken, die im Allgemeinen orthogonal zu der
entsprechenden Reihe oder Spalte verläuft und den
Rückenbereich und die entsprechenden ersten und zweiten
Schaltabschnitte jeweils verbindet.
12. Integrierte Schaltung gemäß Anspruch 11, wobei für
wenigstens einige der Zwischenschaltabschnitt-Signalpfade
des weiteren Typs die entsprechenden ersten und zweiten
Schaltabschnitte eine Menge anderer solcher
Schaltabschnitte dazwischen in der entsprechenden Reihe
oder Spalte aufweisen.
13. Integrierte Schaltung gemäß Anspruch 10 oder Anspruch 12,
wobei wenigstens einige der Mengen jeweils eins weniger
als eine Zweierpotenz sind.
14. Integrierte Schaltung gemäß Anspruch 12 oder Anspruch 13,
falls abhängig von Anspruch 12, wobei wenigstens einige
der Zwischenschaltabschnitt-Signalpfade des weiteren Typs
jeweils wenigstens einen Abgriffbereich (vtne, htne, htse,
vtse, vtsw, htsw, htnw, vtnw) aufweisen, der sich in eine
Richtung erstreckt, die im Allgemeinen orthogonal zu der
entsprechenden Reihe oder Spalte verläuft und den
Rückenbereich und einen entsprechenden solchen anderen
Schaltabschnitt verbindet.
15. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei wenigstens einige der Schaltabschnitte
jeweils ein entsprechendes Register und/oder Puffer (28)
umfassen, die eine Eingabe und eine Ausgabe aufweisen, die
jeweils schaltbar mit wenigstens einigen der Signalpfade
an diesem Schaltabschnitt verbindbar sind.
16. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei wenigstens eine der
Verarbeitungseinheiten eine Arithmetisch Logische Einheit
ist.
17. Integrierte Schaltung gemäß einem der vorhergehenden
Ansprüche, wobei wenigstens eine der
Verarbeitungseinheiten eine Mehrfachbit-Eingabe und/oder
eine Mehrfachbit-Ausgabe aufweist, und wobei wenigstens
einige der Signalpfade durch entsprechende Mehrfachbit-
Busse bereitgestellt sind.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP97300563A EP0858168A1 (de) | 1997-01-29 | 1997-01-29 | Feldprogrammierbarer Gatterprozessor |
EP98901414A EP0956646B1 (de) | 1997-01-29 | 1998-01-28 | Nutzerprogrammierbare prozessorfelder |
Publications (1)
Publication Number | Publication Date |
---|---|
DE29824773U1 true DE29824773U1 (de) | 2002-10-31 |
Family
ID=26147278
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE29824773U Expired - Lifetime DE29824773U1 (de) | 1997-01-29 | 1998-01-28 | Feldprogrammierbare Prozessoranordnungen |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0956646B1 (de) |
DE (1) | DE29824773U1 (de) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10482209B1 (en) | 2018-08-06 | 2019-11-19 | HLS Logix LLC | Field programmable operation block array |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2723926B2 (ja) * | 1988-09-20 | 1998-03-09 | 川崎製鉄株式会社 | プログラマブル・ロジツク・デバイス |
-
1998
- 1998-01-28 EP EP98901414A patent/EP0956646B1/de not_active Expired - Lifetime
- 1998-01-28 DE DE29824773U patent/DE29824773U1/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0956646A1 (de) | 1999-11-17 |
EP0956646B1 (de) | 2003-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4417575C2 (de) | Verbesserte Array-Architektur für programmierbare logische Zellen | |
DE3109705C2 (de) | ||
EP0202456B1 (de) | In integrierter Technik hergestellter Logik-Array-Baustein | |
EP0065667B1 (de) | CMOS-Auswahlschaltung | |
DE10130122A1 (de) | Verzögerungsregelkreis | |
DE3543471C1 (de) | In integrierter Technik hergestellter Baustein zur Erstellung integrierter Schaltungen | |
DE19839089B4 (de) | Datenpuffer für einen programmierbaren Speicher mit mehreren Zuständen | |
DE29824773U1 (de) | Feldprogrammierbare Prozessoranordnungen | |
DE2823554C2 (de) | Hochintegrierte Schaltungsanordnung | |
EP0352549B1 (de) | Carry-select-Addierer | |
EP1862770A1 (de) | Set mit einem Positionssensor und einem Erregerteil | |
DE3918886A1 (de) | Ruecksetzanordnung in einer datenverarbeitungseinheit | |
DE3313075C2 (de) | ||
EP0065022B1 (de) | Integrierter Spannungsteiler mit Auswahlschaltung in Isolierschicht-Feldeffekttransistor-Technik, dessen Abwandlung und seine Verwendung in einem Digital-Analog-Wandler | |
EP0434154B1 (de) | Anordnung zum Auslesen einer Sensormatrix | |
DE60223043T2 (de) | Elektronischer schaltkreis und testverfahren | |
EP0903672A2 (de) | Zellularer Automat und dessen Verwendung | |
DE3627220C2 (de) | ||
DE10238174A1 (de) | Verfahren und Vorrichtung zur Datenverarbeitung | |
EP0155371B1 (de) | Befehlsdecoder für ein Steuerwerk eines Prozessors | |
EP1288966B1 (de) | Steuerregister | |
DE2306820C3 (de) | Impulszähler | |
DE2844125C2 (de) | ||
DE102005048525A1 (de) | Schaltungsarchitektur für eine integrierte Schaltung | |
DE4021587A1 (de) | Integrierter koppelfeldbaustein |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R207 | Utility model specification |
Effective date: 20021205 |
|
R150 | Term of protection extended to 6 years |
Effective date: 20021031 |
|
R157 | Lapse of ip right after 6 years |
Effective date: 20040803 |