DE2541201C3 - Schaltungsanordnung mit veränderbarem Teilerverhältnis für die digitale Frequenzanzeige in einem Rundfunkgerät - Google Patents
Schaltungsanordnung mit veränderbarem Teilerverhältnis für die digitale Frequenzanzeige in einem RundfunkgerätInfo
- Publication number
- DE2541201C3 DE2541201C3 DE2541201A DE2541201A DE2541201C3 DE 2541201 C3 DE2541201 C3 DE 2541201C3 DE 2541201 A DE2541201 A DE 2541201A DE 2541201 A DE2541201 A DE 2541201A DE 2541201 C3 DE2541201 C3 DE 2541201C3
- Authority
- DE
- Germany
- Prior art keywords
- divider
- decimal
- reset
- reset input
- decimal counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000003990 capacitor Substances 0.000 claims description 2
- 230000000630 rising effect Effects 0.000 claims 1
- 230000010355 oscillation Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R23/00—Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
- G01R23/02—Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
- G01R23/10—Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage by converting frequency into a train of pulses, which are then counted, i.e. converting the signal into a square wave
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J1/00—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
- H03J1/02—Indicating arrangements
- H03J1/04—Indicating arrangements with optical indicating means
- H03J1/045—Indication of the tuning band, the bandwidth, tone control, the channel number, the frequency, or the like
- H03J1/047—Indication of the tuning band, the bandwidth, tone control, the channel number, the frequency, or the like using electronic means, e.g. LED's
- H03J1/048—Indication of the tuning band, the bandwidth, tone control, the channel number, the frequency, or the like using electronic means, e.g. LED's with digital indication
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K21/00—Details of pulse counters or frequency dividers
- H03K21/38—Starting, stopping or resetting the counter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K23/00—Pulse counters comprising counting chains; Frequency dividers comprising counting chains
- H03K23/64—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
- H03K23/66—Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two with a variable counting base, e.g. by presetting or by adding or suppressing pulses
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Circuits Of Receivers In General (AREA)
- Superheterodyne Receivers (AREA)
- Measuring Frequencies, Analyzing Spectra (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
In der DE-OS 23 58 673 ist eine Schaltungsanordnung Äir die digitale Frequenzanzeige in einem Rundfunkgerät
für den AM- und FM-Bereich beschrieben, bei der 4ie Schwingungen des AM- und FM-Oszillators
»erstarkt, in rechteckförmige Schwingungen umgewandelt
und mittels elektronischer Zähler gezählt werden.
Bei der bekannten Anordnung ist zur Verstärkung der Schwingungen des AM-Oszillators und der Schwingungen
des FM-Oszillators ein so breitbandig bemessener, gemeinsamer Breitbandverstärker vorgesehen, daß
•owohl die Oszillatorschwingungen für den AM-Bereich
als auch diejenigen für den FM-Bereich erfaßt werden. Die Ankopplung des Breitbandverstärkers an die
Oszillatoren ist so löse bemessen, daß die Oszillatoren
durch Kapazitätsänderungen des Breitbandverstärkers nicht nennenswert verstimmt werden. Dem für den AMund
FM-Bereich gemeinsamen Breitbandverstärker ist eine Teilerkette nachgeschaltet. Wegen der Um
Größenordnungen Unterschiedlichen Frequenzen bei AM und FM mu3 das Teilerverhältnis der Teilerkette je
nach Betriebsart (Bereichswah!) veränderbar sein, damit die gewünschte Darstellung der Ziffern in jedem Fall in
denselben Anzeigefeldern einer für die Darstellung der Ziffern vorgesehenen Anzeige erfolgen kann. Es ist
deshalb vorgesehen (Fig.5), daß eine (oder auch mehrere) der Teilerstufen der Teilerkette wahlweise
umgangen wird, so daß diese Teilerstufe nicht in die Teilung dar der Teilerkette zugeführten Schwingungen
Ό einbezogen wird. Es hat sich jedoch gezeigt, Jaß die
praktische Realisierung verschiedener Teilerverhältnisse durch Umgehung einzelner Teilerstt'fen relativ
aufwendig ist.
Der Erfindung liegt daher die Aufgabe zugrunde, eine
's einfachere Möglichkeil für die Umschaltung der
Teilerkette auf verschiedene Teilerverhältnisse vorzusehen.
Die Erfindung geht aus von der im Oberbegriff des Anspruchs 1 vorausgesetzten Schaltungsanordnung.
Die Lösung der Aufgabe erfolgt durch die im kennzeichnenden Teil beschriebene Erfindung.
An Hand der Zeichnung wird die Erfindung nachfolgend näher beschrieben. Es zeigt
Fig. 1 die externe Beschallung eines erfindungsgemaß verwendeten Zählers,
Fig. 1 die externe Beschallung eines erfindungsgemaß verwendeten Zählers,
F i g. 2 ein Impulsdiagramm zu F i g. 1 und
F i g. 3 ein Ausführungsbeispiel der Erfindung.
In Fig. 1 ist ein wähler 1 mit einem Eingang 2 und einem Ausgang 3 dargestellt. Der Zähler 1 ist ein
F i g. 3 ein Ausführungsbeispiel der Erfindung.
In Fig. 1 ist ein wähler 1 mit einem Eingang 2 und einem Ausgang 3 dargestellt. Der Zähler 1 ist ein
■W Dezimalzähler mit zwei Reset-Eingängen 5, 6, mittels
derer der Dezimalzähler 1 auf die Zahl Neun gestellt werden kann. Die beiden Reset-Eingänge 5,6 sind intern
über ein NAND-Gatter 4 verknüpft, so daß beispielsweise der eine Reset-Eingang 5 nur dann wirksam ist
^5 und der Dezimalzähler 1 mittels einer logischen »I« an
dem Reset-Eingang 5 nur dann auf die Zahl Neun gestellt werden kann, wenn an dem anderen Reset-Eingang
6 ebenfalls das logische Potential »I« ansteht. Bei »0«-Potential an dem Reset-Eingang 6 ist der
■Ό Reset-Eingang 5 unwirksam. Es wird weiter vorausgesetzt,
daß der Dezimalzähler 1 aui die abfallenden (negativen) Flanken der seinem Eingang 2 zugeführten
Rechteckschwingungen anspricht. Der soweit beschriebene Dezimalzähler ist bekannt, beispielsweise durch
den Typ SN 7490N von Texas Instruments (»Das TTL-Kochbuch« S. 39. Texas Instruments Deutschland
GmbH).
Zum besseren Verständnis der bei Anwendung der Erfindung auftretenden Wirkungsweise ist in Fig. 2 in
der oberen Reihe ein Zählimpuls 12 dargestellt, der dem
Eingang 2 des Dezimalzählers 1 zugeführt wird. Am Eingang 2 des Dezimalzählers 1 ist ein Differenzierglied
7, 9 vorgesehen, über das der in Fig. 2 in der unteren keihe gezeigte differenzierte Impuls dem einen
Reset Hingang 5 als Resel-Impuls 1.3 in Form einer
kurzzeitig vorhandenen logischen »1« zugeführt wird. Wenn gleichzeitig der andere Reset-Eingang 6 über eine
Steuerleitung 11 mit logisch »0« angesteuert wird, ist der Reset-Impuls 13 ohne Einfluß auf den Dezimalzäh·
ler 10. so daß dieser als 1 : 10-Teiler arbeitet und auf die
abfallende Flanke (Wechsel von logisch »1« auf logisch »0«) des Zählimpulses 12 anspricht.
Wird der Reset-Eingang 6 über die Steuerleitung 11
dagegen mit logisch »1« angesteuert, so ist der Reset-Impuls 13 am Reset-Eingang 5 wirksam, so daß
der Dezimalzähler zu Beginn jedes Zählimpulses 12 auf den Zählerstand »Neun« gestellt wird. Da der
Dezimalzähler i auf die abfallende (negative) Flanke des
Zählimpulses 12 anspricht, zählt der Dezimalzähler 1 am Ende des Zählimpulses 12 von Neun auf Zehn = Null. In
der beschriebenen Art erzeugt also je ein Zählimpuls 12 qm Eingang 2 jeweils nur einen Impuls am Ausgang 3
des Dezimalzählers 1, d. h., das Teilerverhältnis beträgt "> in diesem Fall 1 :1. Durch Ansteuerung des Reset-Eingangs
6 über eine Steuerleitung 11 mit den logischen Signalen »0« und »1« kann also das Teilerverhältnis des
Dezimalzählers 1 zwischen 1:10 und 1 :1 verändert werden. in
Eine besonders vorteilhafte Ausföhrungsform der Erfindung ist in F i g. 3 dargestellt, die den eingangs
erwähnten gemeinsamen Breitbandverstärker 8 und die nachgeschaltete Teilerkette 14, 1, 15 zeigt. Die
Teilerkette enthält eine Teilerstufe 14 mit dem ι > Teilerverhältnis I :4, eine weitere Teilerstufe 15 mit
dem Teilerverhältnis 1 :2,5 und zwei Dezimalzähler 1, die wahlweise als 1:10- oder ί : 1 -Teiler arbeiten
können. Wie in der Hauptanmeldung erwähnt ist, erfolgt
die Zählung der der Tcilerkcttc von dem gemeinsamen Jiι
Breitbandverstärker 8 zugeführten Rechteckschwingungen nur während einer bestimmten Zeit, der
sogenannten TorzeiL Deshalb wird in F\.j. 3 den
Teilerstufen 1, 14, 15 über eine Klemme 17 ein Impuls zugeführt, dessen Dauer gleich der Torzeit ist. Die .·'·
Zähler I, 14, 15, die die Teilerkette bilden, können nämlich nur dann die ihnen zugeführten Schwingungen
zählen, wenn ihnen über die Klemme 17 das logische Potential »1« zugeführt wird.
Das Gesamtteilerverhältnis der Teilerkette beträgt in ■·>
Fig.3 mit den eingetragenen Werten 1:1000. Die beiden Dezimalzähler 1 sind jeder für sich v/ie in F i g. 1
mit je einem Differenzierglied 7, 9 extern beschaltet.
Außerdem sind die beiden Reset-Eingänge 6 über eine Diode 10 miteinander verbunden. Wird den beiden ι·
Reset-Eingängen 6 über die Sleuerleitungen 18, 19 je eine logische »0« zugeführt, beträgt das Teilerverhältnis
der beiden Dezimalzähler 1 jeweils 1:10. Wird jedoch nicht dargestellten Zahler zugeführt, dessen Zählerstand
auf einer Anzeige angezeigt wird. Durch die zugleich mit der Bereichs-Umschaltung vorgenommene
Änderung des Teilungsverhältnisses der Teilerkette ist gewährleistet, daß trotz der bei AM und FM um
Größenordnungen unterschiedlichen Frequenzen die Darstellung der Ziffern immer in denselben Anzeigefeldern
der erwähnten Anzeige erfolgt,
über die Steuerleitung 19 eine logische »1« an den einen Reset-Eingang 6 geführt, arbeitet der zugehörige Dezimalteiler 1 in der an Hand von Fig. 1 beschriebenen Weise nur noch als 1 :1-Teiler, so daß das gesamte Teilerverhältnis der Teilerkette 1, 14, 15 jetzt 1 :100 beträgt. Wenn an die andere Steuerleitung 18 eine logische »1« geführt wird, liegen wegen der gezeigten Durchlaßrichtung der Diode 10 beide Reset-Eingänge 6 auf logisch »1«, so daß beide Dezimalzähler 1 als 1 : 1 -Teiler arbeiten und das Gesamtteilerverhältnis der Teilerkette 1,14,15 nun nur noch 1 :10 beträgt.
über die Steuerleitung 19 eine logische »1« an den einen Reset-Eingang 6 geführt, arbeitet der zugehörige Dezimalteiler 1 in der an Hand von Fig. 1 beschriebenen Weise nur noch als 1 :1-Teiler, so daß das gesamte Teilerverhältnis der Teilerkette 1, 14, 15 jetzt 1 :100 beträgt. Wenn an die andere Steuerleitung 18 eine logische »1« geführt wird, liegen wegen der gezeigten Durchlaßrichtung der Diode 10 beide Reset-Eingänge 6 auf logisch »1«, so daß beide Dezimalzähler 1 als 1 : 1 -Teiler arbeiten und das Gesamtteilerverhältnis der Teilerkette 1,14,15 nun nur noch 1 :10 beträgt.
Gemäß einer vorteilhaften Weiterbildung der Erfindung kann in Reihe zu dem Kondensator 7 des
Differenziergliedes 7, 9 noch ein zusätzlicher Widerstand (nicht dargestellt) geschaltet werden, dessen
gemeinsamer Verbindungspunkt mit dem Widerstand 9 mit dem Reset-Eingang 5 verbunden ist.
Dadurch tritt eine Verminderung des bei der abfallenden Flanke des Zählimpulses 12 fließenden
Spitzenslromes 13a auf. Ohne diese Maßnahme können nämlich in dem Dezimalzähler vorhandene Substrat-Dioden
zerstört werden.
Die beschriebene Ansteuerung der Reset-Eingänge 6 mit den logischen Signalen »0« oder »1« erfolgt zugleich
mit der Bereichs-Umschaltung des nicht dargestellten Rundfunkgerätes. Es ergeben sich beispielsweise folgende
Teilerverhältnisse der Teilerketten: 1 : 1000 für UKW, 1 : 100 für KW und 1 :10 für MW. Von dem
Ausgang 16 der letzten Teilerstufe 15 werden die in ihrer Frequenz heruntergeteilten Schwingungen einem
Hierzu 1 Blatt Zeichnungen
Claims (3)
1. Schallungsanordnung für die digitale Frequemzanzeig-2
in einem Rundfunkgerät für den AM- und FM-Bereich, bei der die Schwingungen des AM- und
FM-Oszillatore von einem gemeinsamen Breitbandverstärker
verstärkt werden, dem eine Teilerkette mit mehreren Teilerstufen nachgeschaltet ist, deren
Teilerverhältnis in Abhängigkeit vom eingeschalteten Empfangsbereich veränderbar ist, dadurch
gekennzeichnet, daß mindestens eine Teilerstufe ein Dezimalzähler (1) mit zwei Reset-Eingängen
(5, 6) ist, mittels derer der Dezimalzähler (1) auf die Zahl Neun gestellt werden kann und von denen
der eine Reset-Eingang (5) nur dann wirksam ist, wenn dem anderen Reset-Eingang (6) ein bestimmtes
logisches Potential zugeführt wird, und daß der Dezimalzähler (1) die abfallenden Flanken der ihm
zugeführten, dem Breitbandverstärker (8) entnommenen Rixhteckschwingungen (12) zählt, und daß
dem einen Reset-Eingang (5) über ein Differenzierglied
(7, 9) die ansteigenden Flanken der Rechteckschwingungen (12) zugeführt werden, und daß der
andere Reset-Eingang (6) zugleich mit der Bereichsumschaltung über eine Steuerleitung (11; 18. 19)
wahlweise mit »0«- oder »!«-Potential ansteuerbar ist, so daß das Teilerverhältnis des Dezimalteilers (1)
von 1 :10 auf 1 :1 veränderbar ist.
2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Teilerkette (1, 14, 15) zwei
Dezimalzähler (1) enthält, deren Teilerverhältnis von 1:10 auf 1:1 veränderbar ist, und daß die
beiden anderen Reset £ingänoe (6) der Dezimalzähler
(1) über eine Diode (IP) miteinander verbunden sind, und daß jeder der andere. Reset-Eingänge (6)
für sich ansteuerbar ist.
3. Schaltungsanordnung nach Anspruch I. dadurch gekennzeichnet, daß in Reihe mit dem Kondensator
(7) des Differenziergliedes (7, 9) ein zusätzlicher Widerstand zur Strombegrenzung geschaltet ist, und
daß der gemeinsame Verbindungspunkt des zusätzlichen Widerstandes und des Widerstandes (9) des
Differenziergliedes (7, 9) mit dem einen Reset-Eingang (5) des Dezimalzählers (I) verbunden ist.
Priority Applications (11)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19732358673 DE2358673B2 (de) | 1973-11-24 | 1973-11-24 | Schaltungsanordnung fuer die digitale frequenzanzeige in einem rundfunkgeraet |
IT29175/74A IT1025480B (it) | 1973-11-24 | 1974-11-06 | Disposizione circuitale per loindi cazione numerica di frequenzain un apparecchio radio |
GB50236/74A GB1483654A (en) | 1973-11-24 | 1974-11-20 | Digital frequency indication in communications receivers |
ES432116A ES432116A1 (es) | 1973-11-24 | 1974-11-20 | Perfeccionamientos en las disposiciones de conexion para laindicacion digital de frecuencia en un aparato de radiodifu-sion. |
SE7414651A SE397034B (sv) | 1973-11-24 | 1974-11-21 | Kopplingsanordning for digital frekvensindikering i en rundradioapparat |
US05/526,052 US3949307A (en) | 1973-11-24 | 1974-11-21 | Circuit arrangement for digital frequency indication in a radio receiver |
JP49135060A JPS5086206A (de) | 1973-11-24 | 1974-11-22 | |
FR7438468A FR2252699B1 (de) | 1973-11-24 | 1974-11-22 | |
DE2541201A DE2541201C3 (de) | 1973-11-24 | 1975-09-16 | Schaltungsanordnung mit veränderbarem Teilerverhältnis für die digitale Frequenzanzeige in einem Rundfunkgerät |
HK10/80A HK1080A (en) | 1973-11-24 | 1980-01-10 | Improvements in or relating to digital frequency indication in communications receivers |
MY279/80A MY8000279A (en) | 1973-11-24 | 1980-12-30 | Improvements in or relating to digital frequency indication in communications receivers |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19732358673 DE2358673B2 (de) | 1973-11-24 | 1973-11-24 | Schaltungsanordnung fuer die digitale frequenzanzeige in einem rundfunkgeraet |
DE2541201A DE2541201C3 (de) | 1973-11-24 | 1975-09-16 | Schaltungsanordnung mit veränderbarem Teilerverhältnis für die digitale Frequenzanzeige in einem Rundfunkgerät |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2541201A1 DE2541201A1 (de) | 1977-03-24 |
DE2541201B2 DE2541201B2 (de) | 1979-08-30 |
DE2541201C3 true DE2541201C3 (de) | 1980-05-08 |
Family
ID=62567076
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19732358673 Ceased DE2358673B2 (de) | 1973-11-24 | 1973-11-24 | Schaltungsanordnung fuer die digitale frequenzanzeige in einem rundfunkgeraet |
DE2541201A Expired DE2541201C3 (de) | 1973-11-24 | 1975-09-16 | Schaltungsanordnung mit veränderbarem Teilerverhältnis für die digitale Frequenzanzeige in einem Rundfunkgerät |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19732358673 Ceased DE2358673B2 (de) | 1973-11-24 | 1973-11-24 | Schaltungsanordnung fuer die digitale frequenzanzeige in einem rundfunkgeraet |
Country Status (10)
Country | Link |
---|---|
US (1) | US3949307A (de) |
JP (1) | JPS5086206A (de) |
DE (2) | DE2358673B2 (de) |
ES (1) | ES432116A1 (de) |
FR (1) | FR2252699B1 (de) |
GB (1) | GB1483654A (de) |
HK (1) | HK1080A (de) |
IT (1) | IT1025480B (de) |
MY (1) | MY8000279A (de) |
SE (1) | SE397034B (de) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5824520Y2 (ja) * | 1976-04-07 | 1983-05-26 | 富士通テン株式会社 | 受信周波数表示装置 |
DE2641782A1 (de) * | 1976-09-17 | 1978-03-23 | Licentia Gmbh | Schaltungsanordnung fuer die digitale frequenzanzeige des am- und fm-bereiches in einem rundfunkgeraet |
DE2655947C2 (de) * | 1976-12-10 | 1986-07-31 | Telefunken Fernseh Und Rundfunk Gmbh, 3000 Hannover | Zählschaltung zur Ermittlung der Empfangsfrequenz bzw. des Empfangskanals in einem Hochfrequenzüberlagerungsempfänger |
DE2659447C3 (de) * | 1976-12-30 | 1987-04-16 | Hitachi Sales Europa Gmbh, 2000 Hamburg | Für ein Kraftfahrzeug vorgesehener Rundfunkempfänger |
US4301540A (en) * | 1977-08-30 | 1981-11-17 | Pioneer Electronic Corporation | Electronic tuning type receiver with digital to analog converter |
CH620067A5 (de) * | 1977-09-13 | 1980-10-31 | Bbc Brown Boveri & Cie | |
US4227156A (en) * | 1977-12-01 | 1980-10-07 | Licentia Patent-Verwaltungs-G.M.B.H. | Circuit for at least two frequencies |
US4888758A (en) * | 1987-11-23 | 1989-12-19 | Scruggs David M | Data storage using amorphous metallic storage medium |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3417341A (en) * | 1967-06-13 | 1968-12-17 | Gen Electric | Composite am-fm intermediate frequency amplifier |
US3509484A (en) * | 1968-03-25 | 1970-04-28 | Slant Fin Corp | Digital frequency counting and display apparatus for tunable wide band signal generators |
GB1284007A (en) * | 1969-09-17 | 1972-08-02 | Matsushita Electric Ind Co Ltd | Am-fm radio receiver |
US3753119A (en) * | 1971-04-07 | 1973-08-14 | Magnavox Co | Digital tuning indicator |
-
1973
- 1973-11-24 DE DE19732358673 patent/DE2358673B2/de not_active Ceased
-
1974
- 1974-11-06 IT IT29175/74A patent/IT1025480B/it active
- 1974-11-20 GB GB50236/74A patent/GB1483654A/en not_active Expired
- 1974-11-20 ES ES432116A patent/ES432116A1/es not_active Expired
- 1974-11-21 SE SE7414651A patent/SE397034B/xx unknown
- 1974-11-21 US US05/526,052 patent/US3949307A/en not_active Expired - Lifetime
- 1974-11-22 FR FR7438468A patent/FR2252699B1/fr not_active Expired
- 1974-11-22 JP JP49135060A patent/JPS5086206A/ja active Pending
-
1975
- 1975-09-16 DE DE2541201A patent/DE2541201C3/de not_active Expired
-
1980
- 1980-01-10 HK HK10/80A patent/HK1080A/xx unknown
- 1980-12-30 MY MY279/80A patent/MY8000279A/xx unknown
Also Published As
Publication number | Publication date |
---|---|
ES432116A1 (es) | 1976-09-01 |
MY8000279A (en) | 1980-12-31 |
GB1483654A (en) | 1977-08-24 |
IT1025480B (it) | 1978-08-10 |
DE2541201B2 (de) | 1979-08-30 |
DE2541201A1 (de) | 1977-03-24 |
FR2252699A1 (de) | 1975-06-20 |
JPS5086206A (de) | 1975-07-11 |
DE2358673B2 (de) | 1977-02-03 |
SE7414651L (de) | 1975-05-26 |
SE397034B (sv) | 1977-10-10 |
DE2358673A1 (de) | 1975-06-05 |
FR2252699B1 (de) | 1980-05-30 |
US3949307A (en) | 1976-04-06 |
HK1080A (en) | 1980-01-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0043407B1 (de) | Schaltungsanordnung zur digitalen Phasendifferenz-Messung | |
CH484566A (de) | Einrichtung zum Addieren zweier Impulsfolgen | |
DE2541201C3 (de) | Schaltungsanordnung mit veränderbarem Teilerverhältnis für die digitale Frequenzanzeige in einem Rundfunkgerät | |
DE2923026C2 (de) | Verfahren zur Analog/Digital-Umsetzung und Anordnung zur Durchführung des Verfahrens | |
DE2737467C2 (de) | Fernsteueranordnung | |
DE2061473C3 (de) | ||
DE2544037B2 (de) | Schaltungsanordnung für die Abstimmanzeige eines Funkgeräts und Verfahren zu ihrem Betrieb | |
DE2704756C2 (de) | Digital-Analog-Umsetzer | |
DE2331150A1 (de) | Frequenzanalysator | |
DE2632025A1 (de) | Abstimmschaltung fuer hochfrequenzempfangsgeraete nach dem ueberlagerungsprinzip | |
DE2645491A1 (de) | Schaltungsanordnung zum steuern eines vorwaerts-rueckwaerts-zaehlers | |
DE2719147C2 (de) | Programmierbarer Teiler | |
EP0243771B1 (de) | Verfahren und Anordnung zur schnellen und präzisen Messung der Frequenz eines Signals | |
DE2027517A1 (de) | Signalgenerator | |
DE2641782A1 (de) | Schaltungsanordnung fuer die digitale frequenzanzeige des am- und fm-bereiches in einem rundfunkgeraet | |
DE2722981A1 (de) | Digitales filter fuer binaere signale | |
DE2840555A1 (de) | Schaltungsanordnung zur messung der periodendauer einer impulsfolge, deren verwendung und schaltungsanordnung nach dieser verwendung | |
DE1211292B (de) | Zwischen zwei oder mehr Frequenzwerten umschaltbarer Oszillator | |
DE2709726C3 (de) | Impulsdaueranzeigeschaltung | |
DE2616585A1 (de) | Schallpegelmesser | |
DE3917740C2 (de) | ||
DE2531945C3 (de) | Schaltung zur Erzeugung von Gleichspannungen | |
DE2831723C2 (de) | Elektrische Schaltungsanordnung | |
DE2245477C3 (de) | Einstellbarer dekadischer Frequenzteiler | |
DE2102808B2 (de) | Digitaler frequenzteiler |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OI | Miscellaneous see part 1 | ||
C3 | Grant after two publication steps (3rd publication) | ||
8320 | Willingness to grant licences declared (paragraph 23) | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: TELEFUNKEN FERNSEH UND RUNDFUNK GMBH, 3000 HANNOVE |
|
8339 | Ceased/non-payment of the annual fee |