DE2520931C2 - Abtast-Halteschaltungsanordnung - Google Patents

Abtast-Halteschaltungsanordnung

Info

Publication number
DE2520931C2
DE2520931C2 DE19752520931 DE2520931A DE2520931C2 DE 2520931 C2 DE2520931 C2 DE 2520931C2 DE 19752520931 DE19752520931 DE 19752520931 DE 2520931 A DE2520931 A DE 2520931A DE 2520931 C2 DE2520931 C2 DE 2520931C2
Authority
DE
Germany
Prior art keywords
sample
hold circuit
output
sampling switch
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19752520931
Other languages
English (en)
Other versions
DE2520931A1 (de
Inventor
Frank Ing.(grad.) 7150 Backnang Mikley
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bosch Telecom GmbH
Original Assignee
ANT Nachrichtentechnik GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ANT Nachrichtentechnik GmbH filed Critical ANT Nachrichtentechnik GmbH
Priority to DE19752520931 priority Critical patent/DE2520931C2/de
Publication of DE2520931A1 publication Critical patent/DE2520931A1/de
Application granted granted Critical
Publication of DE2520931C2 publication Critical patent/DE2520931C2/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • G11C27/024Sample-and-hold arrangements using a capacitive memory element
    • G11C27/026Sample-and-hold arrangements using a capacitive memory element associated with an amplifier

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Electronic Switches (AREA)

Description

Die Erfindung betrifft eine schnell arbeitende Abtast-Halteschaltungsanordnung mit verbesserter Signaltreue des Ausgangssignals.
Abtast-Halteschaltungen, bestehend aus einem Abtastschalter und einem Speicherkondensator, werden dazu verwendet, Abtastwerte aus Analogsignalen in stufenförmige Spannungsverläufe umzuwandeln. Dabei können durch Restladung des Speicherkondensators aus vorhergehenden Abtastwerten, durch Nachladeeffekte und durch das Einschwingverhalten eines gegebenenfalls in die Schaltung eingefügten Verstärkers, die im Kondensator tatsächlich gespeicherten Spannungswerte vom wirklichen letzten Abtastwert abweichen und die abgegebenen Spannungswerte gegenüber den gewollten verändern.
Das vollständige Beseitigen der Restladung eines Kondensators, z. B. durch Kurzschließen, ist in der zur Verfugung stehenden kurzen Zeit nicht möglich.
Besonders störend macht sich die Restladung des Speicherkondensators bemerkbar, wenn aufeinanderfolgende Abtastwerte verschiedenen Kanälen entnommen werden, da dann die Abtastwerte in den meisten Fällen größere Unterschiede aufweisen als beim Abtasten nur eines Signals. Dies macht sich als Nebensprechen bemerkbar.
Aus der US-PS 34 30 072 ist eine Abtast-Halteschaltung bekannt, bei der eine Gegenkopplung vom Speicherkondensator zum Eingang des Verstärkers vorgesehen ist. Jedoch kann mit dieser Schaltung nicht das Einschwingverhalten des Ladeverstärkers kompensiert werden, insbesondere werden nicht die Nachladeeffekte (Piezoeffekte) des Kondensators verhindert
In der DE-OS 19 31 242 werden zwei Abtast-Halteschaltungen hintereinander geschaltet, wobei die zweite Abtast-Halteschaltung lediglich dazu dienen soll, die Spannungswerte der einzelnen Stufen konstant zu halten.
In der DE-OS 20 61 227 wird ein Spezialfall der Anwendung, wie er in der DE-OS 19 31 242 beschrieben ist, dazu benutzt, mit der erhaltenen Gleichspannung einen spannungsgesteuerten Oszillator zu steuern.
Der Erfindung liegt die Aufgabe zugrunde, eine Abtast-Halteschaltung anzugeben, welche von einem Abtastwert einen verhältnisgleichen Ausgangswert abgibt, ohne einen kurzschließenden »Löschschalter« für die Restladung zu erfordern. Dadurch ist ein schnelleres Arbeiten der Abtast-Halteschaltung ermöglicht.
Die Aufgabe wird erfindungsgemäß gelöst wie im Anspruch beschrieben.
Im folgenden wird ein Ausführungsbeispiel der beschriebenen Anordnung anhand eines Übersichtsschaltphns erläutert. Am Eingang E der gesamten Anordnung liege ein Analogsignal, welches dem nichtinvertierenden Eingang ( + ) eines Differenzverstärkers DV zugeleitet wird. Der Differenzverstärker DVbildet die Differenz zwischen dem Eingangssignal E und einem auf den invertierenden Eingang des Differenzverstärkers DVgeführten Spannungswert. Die erste Abtast-Halteschaltung AH1 tastet einen Wert des Differenzsignals am Ausgang des Differenzverstärkers DV ab durch Schließen des Abtastschalters AS 1 und hält diesen Abtastwert im Speicherkondensators Ci, nachdem der Abtastschalter ASi wieder geöffnet wurde. Dieser gespeicherte Abtastwert wird erstens dem Ausgang A der gesamten Anordnung zur Auswertung durch eine nachgeschaltete Anordnung und zweitens der zweiten Abtast-Halteschaltung AH 2 zugeleitet. Nach der Auswertung des Abtastwertes schließt der Abtastschalter AS 2 und tastet die im Speicherkondensator Ci verbliebene Spannung verhältnisgleich ab und hält sie im Speicherkondensator C 2, nachdem der Abtastschalter AS 2 wieder geöffnet wurde. Ein Teil dieses im Speicherkondensator C 2 gespeicherten Spannungswertes, der dem Restspannungswert im Speicherkondensator C1 verhältnisgleich ist, wird dem invertierenden Eingang des Differenzverstärkers DV über ein einstellbares Stellglied R zugeführt. Zur Taktverzögerung zwischen dem Abtastschalter AS i und dem Abtastschalter AS 2 kann ein Verzögerungsglied Vvorgesehen sein.
Am Ausgang A der gesamten Anordnung erscheint dann ein Spannungswert, der dem Wert des Eingangssignals E verhältnisgleich ist.
In einer Weiterentwicklung der Erfindung wird zwischen dem Ausgang der ersten Abtast-Halteschaltung AH1 und dem Eingang der zweiten Abtast-Halteschaltung AH2 ein Entkoppelverstärker eingefügt. Dadurch ist es möglich, gleichzeitig das Ausgangssignal A auszuwerten und eine Probe davon durch die zweite Abtast-Halteschaltung AH2 zu entnehmen. Der Abtastschalter AS 1 und der Abtastschalter AS 2 können dann gegenphasig leitend bzw. nicht leitend gesteuert werden. Dies ermöglicht ein schnelleres Arbeiten der gesamten Anordnung.
Hierzu 1 Blatt Zeichnungen

Claims (2)

Patentansprüche:
1. Abtast-Halteschaltungsanordnung zum Erzeugen eines dem Eingangssignal weitgehend angeglichenen stufenförmigen Ausgangssignals, wobei einer Abtast-Halteschaltung mit einem Abtastschalter und einem Speicherkondensator ein Differenzverstärker vorgeschaltet ist, dessen nichtinvertierender Eingang der Eingang der gesamten Anordnung ist und dessen invertierender Eingang ein vom Ausgang der gesamten Anordnung, welcher mit dem Ausgang der Abtast-Halteschaltung verbunden ist abgeleitetes Gegenkopplungssignal empfängt, dadurch gekennzeichnet, daß der Ausgang der ersten Abtast-Halteschaltung mit dem Eingang einer zweiten Abtast-Halteschaltung (AH2) mit einem zweiten Abtastschalter (AS2) und einem zweken Speicherkondensator (C 2) verbunden ist, daß der Ausgang der zweiten Abtast-Halteschaltung (AH2) über ein einstellbares Stellglied mit dem invertierenden Eingang (—) des Differenzverstärkers (PV) verbunden ist und daß der zweite Abtastschalter (AS 2) verzögert zum ersten Abtastschalter (ASi) leitend bzw. nicht leitend steuerbar ist.
2. Abtast-Halteschaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß zwischen dem Ausgang der ersten Abtast-Halteschaltung (AH 1) und dem Eingang der zweiten Abtast-Halteschaltung (AH2) ein Entkoppelverstärker eingefügt jo ist und daß der zweite Abtastschalter (AS 2) gegenphasig zum ersten Abtastschalter (ASi) leitend bzw. nicht leitend steuerbar ist.
DE19752520931 1975-05-10 1975-05-10 Abtast-Halteschaltungsanordnung Expired DE2520931C2 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19752520931 DE2520931C2 (de) 1975-05-10 1975-05-10 Abtast-Halteschaltungsanordnung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19752520931 DE2520931C2 (de) 1975-05-10 1975-05-10 Abtast-Halteschaltungsanordnung

Publications (2)

Publication Number Publication Date
DE2520931A1 DE2520931A1 (de) 1976-11-25
DE2520931C2 true DE2520931C2 (de) 1984-02-16

Family

ID=5946270

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19752520931 Expired DE2520931C2 (de) 1975-05-10 1975-05-10 Abtast-Halteschaltungsanordnung

Country Status (1)

Country Link
DE (1) DE2520931C2 (de)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2453471A1 (fr) * 1979-04-06 1980-10-31 Inst Francais Du Petrole Echantillonneur-bloqueur perfectionne

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3430072A (en) * 1966-01-11 1969-02-25 Us Navy Sample and hold circuit

Also Published As

Publication number Publication date
DE2520931A1 (de) 1976-11-25

Similar Documents

Publication Publication Date Title
DE2713714C3 (de)
DE3422716C2 (de)
DE1762972B2 (de) Steuerbare spannungsquelle
DE3641194A1 (de) Torschaltung
DE3133684A1 (de) "elektronische analoge schaltvorrichtung"
DE3711978C2 (de) Elektrizitätszähler
DE2520931C2 (de) Abtast-Halteschaltungsanordnung
DE2855282C2 (de) Dual-Slope-Integrator
DE3014529C2 (de)
DE2845728A1 (de) Einrichtung zur verstaerkung einer impulsspannung mit driftkorrektur
CH643972A5 (de) Logarithmischer analog-digital-wandler.
DE2003074C3 (de) Mehr-Flanken-Kodieranordnung
DE1951146A1 (de) Phasenkomparator
EP0141122B1 (de) Schaltungsanordnung zur Messung Kurzer Zeit
DE3347484C2 (de)
DE2358378A1 (de) Analog-digital-wandler
DE2352049A1 (de) Anordnung zur selbsttaetigen nullpunktkorrektur von analog-digital-umsetzern
DE1537606C (de) Gleichstromverstärker mit Schaltung zur Driftkompensation
DE2633296A1 (de) Schaltungsanordnung zur kompensation der offsetspannung bei einem als analog-vergleicher betriebenen operationsverstaerker unter beruecksichtigung der temperaturbedingten aenderungen dieser offsetspannung
DE2123747C3 (de) Symmetrischer Dreieckspannungsgenerator
DE2742371A1 (de) Schaltungsanordnung zur kompensation der nullpunktsspannungsdrift eines messgeraetes
WO1993007499A1 (de) Synchrongleichrichtender verstärker mit austastung der umschaltvorgänge
DE1138158B (de) Vorrichtung zur Impulsamplitudenmessung
DD238183A1 (de) Schaltungsanordnung zur sequentiellen da-umsetzung
DE3420664A1 (de) Schaltungsanordnung zur messung kurzer zeitintervalle

Legal Events

Date Code Title Description
OD Request for examination
8127 New person/name/address of the applicant

Owner name: AEG-TELEFUNKEN NACHRICHTENTECHNIK GMBH, 7150 BACKN

8120 Willingness to grant licences paragraph 23
8127 New person/name/address of the applicant

Owner name: ANT NACHRICHTENTECHNIK GMBH, 7150 BACKNANG, DE

D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee