DE2333046A1 - Fehlerpruefschaltung - Google Patents
FehlerpruefschaltungInfo
- Publication number
- DE2333046A1 DE2333046A1 DE19732333046 DE2333046A DE2333046A1 DE 2333046 A1 DE2333046 A1 DE 2333046A1 DE 19732333046 DE19732333046 DE 19732333046 DE 2333046 A DE2333046 A DE 2333046A DE 2333046 A1 DE2333046 A1 DE 2333046A1
- Authority
- DE
- Germany
- Prior art keywords
- circuit
- prime
- function
- implication
- boolean
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012360 testing method Methods 0.000 claims description 37
- 230000000295 complement effect Effects 0.000 claims description 10
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 230000014509 gene expression Effects 0.000 description 16
- 238000001514 detection method Methods 0.000 description 11
- 238000010586 diagram Methods 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012884 algebraic function Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318342—Generation of test inputs, e.g. test vectors, patterns or sequences by preliminary fault modelling, e.g. analysis, simulation
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- General Physics & Mathematics (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Tests Of Electronic Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US26779772A | 1972-06-30 | 1972-06-30 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| DE2333046A1 true DE2333046A1 (de) | 1974-01-10 |
Family
ID=23020156
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19732333046 Pending DE2333046A1 (de) | 1972-06-30 | 1973-06-29 | Fehlerpruefschaltung |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US3764788A (enExample) |
| JP (1) | JPS531099B2 (enExample) |
| DE (1) | DE2333046A1 (enExample) |
| FR (1) | FR2198323B1 (enExample) |
| GB (1) | GB1379343A (enExample) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3818823A1 (de) * | 1988-06-03 | 1989-12-07 | Karges Hammer Maschf | Vorrichtung zum abteilen einer vorbestimmten laenge von einem deckelstrang |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2690541B1 (fr) * | 1992-04-28 | 1994-06-17 | Bull Sa | Procede d'elaboration automatique d'une representation implicite des impliquants premiers d'une fonction. |
| RU2421786C1 (ru) * | 2010-05-27 | 2011-06-20 | Межрегиональное общественное учреждение "Институт инженерной физики" | Устройство хранения информации повышенной достоверности функционирования |
-
1972
- 1972-06-30 US US00267797A patent/US3764788A/en not_active Expired - Lifetime
-
1973
- 1973-05-25 JP JP5789873A patent/JPS531099B2/ja not_active Expired
- 1973-05-30 GB GB2582973A patent/GB1379343A/en not_active Expired
- 1973-06-13 FR FR7322350A patent/FR2198323B1/fr not_active Expired
- 1973-06-29 DE DE19732333046 patent/DE2333046A1/de active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3818823A1 (de) * | 1988-06-03 | 1989-12-07 | Karges Hammer Maschf | Vorrichtung zum abteilen einer vorbestimmten laenge von einem deckelstrang |
Also Published As
| Publication number | Publication date |
|---|---|
| JPS531099B2 (enExample) | 1978-01-14 |
| GB1379343A (en) | 1975-01-02 |
| FR2198323B1 (enExample) | 1977-09-09 |
| JPS4959547A (enExample) | 1974-06-10 |
| US3764788A (en) | 1973-10-09 |
| FR2198323A1 (enExample) | 1974-03-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2260850C2 (de) | Schaltungsanordnung zur Erkennung von Einzel- und Mehrfachfehlern und zur korrektur von Einzel- und bestimmten Mehrfachfehlern | |
| DE2724409C2 (de) | Schaltungsanordnung zur Erkennung und Korrektur von Fehlern bei der Übertragung von Datenwörtern | |
| DE2421112A1 (de) | Speicheranordnung | |
| DE68922880T2 (de) | Selbstprüfende Majoritätsvotumlogik für fehlertolerante Rechnungsanwendungen. | |
| DE2060643A1 (de) | Schaltungsanordnung zur Korrektur von Einzelfehlern | |
| DE2720863A1 (de) | Logisches schaltnetzwerk | |
| DE2320422A1 (de) | Verfahren zur fehlererkennung | |
| DE2456709A1 (de) | Schaltung zur fehlererkennung und -korrektur | |
| DE69904618T2 (de) | Detektionstechnik von speicherabschnittfehlern und einzel-, doppel und triplebitfehlern | |
| DE2157829C2 (de) | Anordnung zum Erkennen und Korrigieren von Fehlern in Binärdatenmustern | |
| DE4220196A1 (de) | Halbleiterspeichervorrichtung mit fehlerkorrekturschaltung und fehlerkorrekturverfahren fuer daten in einer halbleiterspeichervorrichtung | |
| DE2608435A1 (de) | Vorrichtung zur fehlererkennung und fehlerkorrektur in digitalen datenverarbeitungsanlagen | |
| DE1959231A1 (de) | Verfahren und Vorrichtung zur Korrektur von bis zu drei Fehlern eines aus 23 Bits bestehenden Codewortes | |
| DE2441351C2 (de) | Selbstprüfende Fehlerprüfschaltung | |
| DE1937249A1 (de) | Selbstpruefende Fehlererkennungsschaltung | |
| DE2752377A1 (de) | Fehlerpruefeinrichtung | |
| DE1937259C3 (de) | Selbstprüf ende Fehlererkennungsschaltung | |
| DE2333046A1 (de) | Fehlerpruefschaltung | |
| DE2454745A1 (de) | Binaerzaehler mit fehlererkennung und korrektur voruebergehender fehler | |
| DE3329023A1 (de) | Einrichtung zum pruefen logischer schaltwerke | |
| DE2655653A1 (de) | Verfahren und anordnung zur erkennung der richtigen zuordnung von adresse und speicherwort in einem datenspeicher | |
| DE3422287A1 (de) | Pruefanordnung fuer digitalschaltungen | |
| DE2327352A1 (de) | Selbsttestende pruefschaltung | |
| DE3843564A1 (de) | Verfahren zur ueberpruefung von verbindungs- und/oder schalteinrichtungen und/oder -leitungen | |
| CH674689A5 (enExample) |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OHJ | Non-payment of the annual fee |