DE2307021A1 - Verfahren zur herstellung von kontaktzonen bei halbleiterbauteilen und danach hergestelltes bauteil - Google Patents

Verfahren zur herstellung von kontaktzonen bei halbleiterbauteilen und danach hergestelltes bauteil

Info

Publication number
DE2307021A1
DE2307021A1 DE2307021A DE2307021A DE2307021A1 DE 2307021 A1 DE2307021 A1 DE 2307021A1 DE 2307021 A DE2307021 A DE 2307021A DE 2307021 A DE2307021 A DE 2307021A DE 2307021 A1 DE2307021 A1 DE 2307021A1
Authority
DE
Germany
Prior art keywords
layer
aluminum
connection
over
inactive zone
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE2307021A
Other languages
German (de)
English (en)
Inventor
Colin A Hamer
Alberto Loro
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Microsystems International Ltd
Original Assignee
Microsystems International Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Microsystems International Ltd filed Critical Microsystems International Ltd
Publication of DE2307021A1 publication Critical patent/DE2307021A1/de
Pending legal-status Critical Current

Links

Classifications

    • H10P95/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes)
    • H01L23/4822Beam leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
DE2307021A 1972-02-16 1973-02-13 Verfahren zur herstellung von kontaktzonen bei halbleiterbauteilen und danach hergestelltes bauteil Pending DE2307021A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CA134841 1972-02-16

Publications (1)

Publication Number Publication Date
DE2307021A1 true DE2307021A1 (de) 1973-09-13

Family

ID=4092355

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2307021A Pending DE2307021A1 (de) 1972-02-16 1973-02-13 Verfahren zur herstellung von kontaktzonen bei halbleiterbauteilen und danach hergestelltes bauteil

Country Status (5)

Country Link
JP (1) JPS4895180A (enExample)
CA (1) CA929675A (enExample)
DE (1) DE2307021A1 (enExample)
FR (1) FR2172242A1 (enExample)
NL (1) NL7215385A (enExample)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7605233A (nl) * 1976-05-17 1977-11-21 Philips Nv Van een micro circuit voorziene elementaire schijf met electrolytisch aangegroeide soldeerbollen alsmede werkwijze voor het vervaardigen daarvan.
NL7704186A (nl) * 1977-04-18 1978-10-20 Philips Nv Werkwijze voor het galvanisch versterken van een geleidend basispatroon en inrichting ver- kregen met behulp van de werkwijze.

Also Published As

Publication number Publication date
JPS4895180A (enExample) 1973-12-06
NL7215385A (enExample) 1973-08-20
FR2172242A1 (enExample) 1973-09-28
CA929675A (en) 1973-07-03

Similar Documents

Publication Publication Date Title
DE69420917T2 (de) Verfahren, um gestapelte Halbleiterchips zusammenzuschalten und Bauelement
DE2217538C3 (de) Verfahren zur Herstellung von Zwischenverbindungen in einer Halbleiteranordnung
DE1930669C2 (de) Verfahren zur Herstellung einer integrierten Halbleiterschaltung
EP0024572B1 (de) Elektrisch leitender Kontakt- oder Metallisierungsaufbau für Halbleitersubstrate
DE1903961B2 (de) Integrierte Halbleiterschaltung und Verfahren zu ihrer Herstellung
DE2810054A1 (de) Elektronische schaltungsvorrichtung und verfahren zu deren herstellung
DE1809115A1 (de) Verfahren zur Herstellung von mehrere Schichten umfassenden Leitungsverbindungen fuer Halbleiteranordnungen
DE6606541U (de) Halbleiteranordnung
DE1789106A1 (de) Halbleiteranordnung
DE2314731B2 (de) Halbleiteranordnung mit höckerartigen Vorsprüngen auf Kontaktflecken und Verfahren zur Herstellung einer solchen Halbleiteranordnung
DE2313219B2 (de) Verfahren zur Herstellung einer Halbleiteranordnung mit einer auf mehreren Niveaus liegenden Metallisierung
DE1614928A1 (de) Verfahren zur Kontaktierung von Halbleiter-Bauelementen
DE3640248A1 (de) Halbleitervorrichtung
DE2019655C2 (de) Verfahren zur Eindiffundierung eines den Leitungstyp verändernden Aktivators in einen Oberflächenbereich eines Halbleiterkörpers
DE2033532B2 (de) Halbleiteranordnung mit einer Passivierungsschicht aus Siliziumdioxid
DE2333449A1 (de) Verfahren zur herstellung eines halbleitermoduls
DE2123595A1 (de) Halbleiteranordnung
DE68919589T2 (de) Träger einer hoch integrierten Schaltung und Verfahren zur seiner Herstellung.
DE19507547C2 (de) Verfahren zur Montage von Chips
DE2230171A1 (de) Verfahren zum herstellen von streifenleitern fuer halbleiterbauteile
DE1589076C3 (de) Verfahren zum Herstellen von Halbleiteranordnungen mit tragfähigen elektrischen Leitern
DE2703618C2 (de) Verfahren zur Herstellung eines integrierten Halbleiterschaltkreises
CH681581A5 (enExample)
DE2307021A1 (de) Verfahren zur herstellung von kontaktzonen bei halbleiterbauteilen und danach hergestelltes bauteil
DE69215956T2 (de) Verfahren zum Herstellen eines Kontakts auf einem Halbleiterbauelement