DE19929167A1 - Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung - Google Patents

Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung

Info

Publication number
DE19929167A1
DE19929167A1 DE19929167A DE19929167A DE19929167A1 DE 19929167 A1 DE19929167 A1 DE 19929167A1 DE 19929167 A DE19929167 A DE 19929167A DE 19929167 A DE19929167 A DE 19929167A DE 19929167 A1 DE19929167 A1 DE 19929167A1
Authority
DE
Germany
Prior art keywords
modulation
frequency
pll
point
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
DE19929167A
Other languages
English (en)
Inventor
Guenter Maerzinger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19929167A priority Critical patent/DE19929167A1/de
Priority to EP00111572A priority patent/EP1063766A3/de
Publication of DE19929167A1 publication Critical patent/DE19929167A1/de
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/095Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0916Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
    • H03C3/0925Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop applying frequency modulation at the divider in the feedback loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0916Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop
    • H03C3/0933Modifications of modulator for regulating the mean frequency using a phase locked loop with frequency divider or counter in the loop using fractional frequency division in the feedback loop of the phase locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/09Modifications of modulator for regulating the mean frequency
    • H03C3/0908Modifications of modulator for regulating the mean frequency using a phase locked loop
    • H03C3/0941Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation at more than one point in the loop

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Transmitters (AREA)

Abstract

Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung, wobei die Modulation sowohl an einem Punkt der PLL erfolgt, an dem sich ein Hochpaß-Übertragungsverhalten für die Modulationsfrequenz ergibt, als auch zusätzlich an einem weiteren Punkt der PLL erfolgt, an dem sich ein Tiefpaß-Übertragungsverhalten für die Modulationsfrequenz ergibt, wobei die Modulation mit Tiefpaß-Übertragungsverhalten in einem Frequenz-Teiler im Rückführungszweig der PLL digital erfolgt.

Description

Die vorliegende Erfindung betrifft einen Modulator und ein Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL- (Phase Locked Loop = Nachlaufsynchronisation)-Schaltung, wo­ bei die Modulation sowohl an einem Punkt der PLL-Schaltung erfolgt, an dem sich ein Hochpaß-Übertragungsverhalten für die Modulationsfrequenz ergibt, als auch zusätzlich an einem weiteren Punkt der PLL-Schaltung, an dem sich ein Tiefpaß- Übertragungsverhalten für die Modulationsfrequenz ergibt.
Solche Schaltungen sind bereits aus dem Stand der Technik be­ kannt, beispielsweise aus den Veröffentlichungen:
P. L. Field et al., "Optimum Loop Bandwidth of Phase-Locked Loop Modulators", IEE Colloquium on "Advanced Modulation and Channel Coding Techniques for Mobile Communication", London 1992, p.7/1-5,
R. A. Meyers, P. H. Waters, "Synthesizer Review for Pan- European Digital Cellular Radio", IEE Symposium on VLSI Im­ plementation for 2nd Generation Cordless and Mobile Communi­ cation Systems, 1990, p. 8/1-10 und
S. Grimmet, "Frequency Modulation in a Phase Lock Loop by Control of the Phase Inside the Loop", Frequency Synthesis Handbook, a Collection from RFdesign, 1992, p. 70-73.
Dabei wird an zwei Punkten der PLL, an einem Punkt mit Hoch­ paß-Verhalten und einem Punkt mit Tiefpaß-Verhalten die Modu­ lation eingebracht. Die beiden Modulationssignale überlagern sich am Ausgang der PLL und man erhält auf diese Weise ein frequenzunabhängiges Übertragungsverhalten der Loop. Das Pro­ blem bei den im Stand der Technik dargestellten Lösungen ist die verwendete Methode zum Einbringen des Signals an einem Punkt mit Tiefpaß-Charakteristik. Hierfür war bisher immer analoge Schaltungstechnik zur Signalbearbeitung notwendig. Damit verbunden waren Toleranzprobleme bei der Fertigung und Driftprobleme mit der Temperatur und der Alterung. Aufgrund der Tiefpaß-Charakteristik an diesem Einspeise-Punkt wurden solche Störungen auch nicht durch die PLL reduziert.
Es ist daher Aufgabe der vorliegenden Erfindung, diese Pro­ bleme mit Toleranz und Drift an dem Einspeisepunkt mit Tief­ paßverhalten zu vermeiden.
Erfindungsgemäß wird diese Aufgabe durch einen Modulator ge­ löst, bei dem die Modulation mit Tiefpaß-Übertragungsverhal­ ten in einem Frequenzteiler im Rückführungszweig der PLL- Schaltung digital erfolgt. Ebenso wird die Aufgabe der vor­ liegenden Erfindung durch ein entsprechendes Verfahren ge­ löst, bei dem die Modulation mit Tiefpaß-Übertragungsverhal­ ten in einem Frequenzteiler im Rückführungszweig der PLL- Schaltung digital erfolgt.
Erfindungsgemäß ist es dabei besonders bevorzugt, daß als Frequenzteiler ein multi-modulus-Teiler verwendet wird. Da­ durch ist es möglich, ganzzahlige Vielfache von 2π von der Phase des spannungsgesteuerten Oszillators abzuziehen, bzw. zu addieren (Pulse Swallowing-Prinzip).
Weiter ist es dabei besonders bevorzugt, das Modulations­ signal vor der Ansteuerung des Frequenzteilers einer Delta- Sigma-Modulation zu unterwerfen bzw. einen Delta-Sigma-Mo­ dulator zwischen Modulationssignal und Frequenzteiler anzu­ ordnen. Dadurch können auch sehr feine Quantisierungsstufen der eingebrachten Phase erreicht werden. Weiter erfolgt die Modulation mit Hochpaß-Übertragungsverhalten vorzugsweise durch Summation des modulierenden Signals mit dem Signal zwi­ schen Schleifenfilter und spannungsgesteuertem Oszillator. Zu diesem Zweck erfolgt die Modulation mit Hochpaß-Übertragungs­ verhalten vorzugsweise an einem Summationspunkt, der zwischen Schleifenfilter und spannungsgesteuertem Oszillator angeord­ net ist. Hierbei kann auch eine analoge Verarbeitung erfol­ gen, da durch die Hochpaßcharakteristik an diesem Punkt Tole­ ranzprobleme und Drift-Probleme reduziert werden.
Die vorliegende Erfindung wird im folgenden anhand des in den beiliegenden Zeichnungen dargestellten Ausführungsbeispiels näher erläutert. Es zeigen:
Fig. 1 die gemäß dem Stand der Technik möglichen Punkte zur Einbringung einer Modulation in eine PLL; und
Fig. 2 einen erfindungsgemäßen Zwei-Punkt-Modulator.
Zum besseren Verständnis der Erfindung soll zuerst der Stand der Technik anhand der Fig. 1 näher erläutert werden. Die Fig. 1 zeigt eine PLL-Schaltung 10. Diese besitzt einen Ein­ gang für das Eingangssignal ϕIN. Dieser führt zum Phasende­ tektor 12, an den Phasendetektor 12 ist der Schleifenfilter 14 und an diesem ein spannungsgesteuerter Oszillator (VCO) 16 angeschlossen. Der Ausgang des spannungsgesteuerten Oszilla­ tors liefert das Ausgangssignal ϕout. Dieses Ausgangssignal wird gleichzeitig über einen Teiler 18 an den Phasendetektor 12 zurückgeliefert. Dort wird die Differenz zwischen Ein­ gangs- und Ausgangssignal gebildet, womit sich der Regelkreis schließt.
Wenn eine solche PLL-Schaltung 10 (Phase Locked Loop, zu deutsch Nachlaufsynchronisation) zur Phasen- oder Frequenzmo­ dulation verwendet werden soll, gibt es prinzipiell verschie­ dene Punkte in der PLL-Schaltung 10, an denen man das Modula­ tionssignal in die Schleife der PLL einbringen kann. Diese möglichen Punkte zur Einbringung der Modulation in die PLL sind in Fig. 1 dargestellt und mit den Bezugszeichen M1 bis M6 bezeichnet.
Der Einspeisepunkt M1 führt zu einer Addition des Modula­ tions-Signals zum Eingangssignal ϕIN, der Einspeisungspunkt M2 liegt zwischen Phasendetektor 12 und Schleifenfilter 14, der Einspeisungspunkt M3 liegt zwischen Schleifenfilter 14 und spannungsgesteuertem Oszillator 16, der Einspeisungspunkt M4 liegt vor der Abzweigung des Rückführzweiges zum Teiler 18 und beeinflußt damit das Ausgangssignal ϕout, der Einspeise­ punkt M5 liegt vor dem Teiler 18 im Rückführzweig und der Einspeisepunkt M6 liegt zwischen dem Teiler 18 und dem Pha­ sendetektor 12.
Mathematisch ergeben sich an diesen Punkten die folgenden Übertragungsfunktionen:
Interessant ist dabei, daß sich für eine Einbringung der Mo­ dulation bei M3 und M4 ein Hochpaß-Übertragungsverhalten der PLL ergibt, während bei Einbringung der Modulation an M1, M2, M5 und M6 ein Tiefpaß-Übertragungsverhalten auftritt. Verwen­ det man also einen der Tiefpaß-Punkte (M1, M2, M5 oder M6) der PLL zum Einspeisen der Modulation, dann wird das Modula­ tionssignal mit einer Tiefpaß-Funktion bewertet. Dies schränkt die Modulationsbandbreite im Allgemeinen auf kleiner als die PLL-Bandbreite ein. Verwendet man den Hochpaßpunkt M3 (für M4 ist noch keine Technik zum Einbringen einer Modulati­ on bekannt), dann werden die Tiefen-Frequenzen des Modulati­ onsspektrums abgeschwächt, was im Allgemeinen zu einer nicht akzeptierbaren Verschlechterung der Modulationsqualität führt.
Aus dem Stand der Technik, beispielsweise den o. g. Entgegen­ haltungen, ist bereits eine Möglichkeit bekannt, die es er­ laubt, eine PLL mit Signalen, die eine Bandbreite größer als die PLL-Bandbreite besitzen, zu modulieren. Dieses Verfahren wird als Zwei-Punkt-Modulation bezeichnet. Dabei wird an zwei Punkten der PLL, an einem Hochpaß- und einem Tiefpaßpunkt, die Modulation eingebracht. Die beiden Modulationssignale überlagern sich am Ausgang der PLL und man erhält auf diese Weise ein frequenzunabhängiges Übertragungsverhalten der PLL. Das Problem bei den bisherigen Lösungen beruhte in der Ein­ bringung des Signals an einem Tiefpaßpunkt. Hierfür war ana­ loge Schaltungstechnik zur Signalbearbeitung notwendig. Damit verbunden waren Toleranzprobleme bei der Fertigung und Drift­ probleme mit der Temperatur und der Alterung. Diese Driften und Toleranzen wurden durch die PLL nicht wie beim Hochpaß­ punkt reduziert, da eine Tiefpaß-Charakteristik gegen solche niederfrequenten oder gar Gleichstromdriften leider sehr emp­ findlich ist.
Erfindungsgemäß wird daher eine solche Zwei-Punkt-Modulation dergestalt weiterentwickelt, daß das Signal digital am Tief­ paßpunkt M5 der PLL eingebracht wird. Durch die Verwendung digitaler Techniken können dabei die Probleme mit Toleranzen und Driften vermieden werden. Außerdem kann erfindungsgemäß eine wesentlich genauere Sollwertvorgabe für die niederfre­ quenten Anteile des modulierenden Signals erreicht werden. Erfindungsgemäß wird dazu vorzugsweise in der Rückführungs­ schleife der PLL ein multi-modulus-Teiler verwendet. Dieser erlaubt es, ganzzahlige Vielfache von 2π von der Phase des spannungsgesteuerten Oszillators (VCO) abzuziehen, bzw. dazu zu addieren (Pulse Swallowing Prinzip). Die Quantisierung der eingebrachten Phase auf Vielfache von 2π stellt dabei keine Einschränkung der Verwendbarkeit dar, wenn man für die An­ steuerung des multi-modulus-Teilers Delta-Sigma-Techniken, wie sie bei den Digital-analog bzw. Analog-digital-Wandlern eingesetzt werden, verwendet. Damit kann man erfindungsgemäß einen Zwei-Punkt-Modulator realisieren, der als Hochpaßpunkt M3 und als Tiefpaßpunkt M5 bzw. direkt den Teiler 18 selbst verwendet.
Fig. 2 zeigt ein Auführungsbeispiel der Erfindung. Im rück­ läufigen Zweig der PLL-Schleife befindet sich erfindungsgemäß ein multi-modulus-Teiler 18. Dieser teilt die Frequenz an seinem Eingang durch (N+ΔN). Dies kann auch betrachtet wer­ den, als ein Teilen durch N und ein Verschlucken von ΔN- Eingangsimpulsen bzw. ein Hinzufügen von ΔN-Eingangsimpulsen bei negativen ΔN. Da ein Eingangsimpuls einer Phase von 2π beim spannungsgesteuerten Oszillator entspricht, bietet ein multi-modulus-Teiler die Möglichkeit, Vielfache von 2π per­ fekt zur VCO-Phase zu addieren bzw. zu subtrahieren. Für Mo­ dulationszwecke benötigt man aber im Allgemeinen wesentlich feinere Quantisierungsstufen der eingebrachten Phase. Dies kann, wie oben bereits dargestellt, leicht dadurch erreicht werden, daß man das Modulationssignal vor Ansteuerung des Teilers einer Delta-Sigma-Modulation unterwirft, bzw. zwi­ schen den Modulationssignal und den multi-modulus-Teiler 18 einen Delta-Sigma-Modulator 20 schaltet.
Es ergibt sich dann die in Fig. 2 dargestellte Schaltung. Die PLL-Schaltung 10 besteht wie üblich aus dem Phasen- Detektor (PFD) 12, dem die Referenzfrequenz FREF zugeführt wird. An diesen schließt sich das Schleifenfilter (LF) 14 an. Der Ausgang des Schleifenfilters 14 ist mit einem Summations­ punkt 15 verbunden. Dieser Summationspunkt 15 weist eine Hochpaßcharakteristik in der Übertragung des dort einge­ schleiften Modulationssignals auf. Der Ausgang des Summati­ onspunktes 15 ist mit dem spannungsgesteuerten Oszillator (VCO) 16 verbunden, dessen Ausgang die Ausgangsfrequenz (FOUT) liefert. Die Ausgangsfrequenz (FOUT) wird über den Teiler 18 an den Phasendetektor 12 und damit an den Eingang der Schlei­ fe zurückgeführt. Erfindungsgemäß ist der Teiler 18 hier als multi-modulus-Teiler ausgeführt, der durch N+ΔN teilt. Das Signal ΔN wird dabei über einen Delta-Sigma-Modulator 20 zu­ geführt, der mit dem Modulationseingangssignal verbunden ist. Gleichzeitig wird das Modulationseingangssignal über einen Digital-Analog-Wandler (DAC) 22 dem Summationspunkt 15 zuge­ führt. Die Signalverarbeitung kann an diesem Summationspunkt 15 problemlos analog erfolgen, da dieser Summationspunkt eine Hochpaßcharakteristik aufweist, und daher gegen Toleranzen und Drift, die ja extrem niederfrequent bzw. reine Gleich­ stromanteile sind, unempfindlich ist.

Claims (8)

1. Modulator zur Phasen- oder Frequenzmodulation mit einer PLL (Phase Locked Loop = Nachlaufsynchronisation)-Schaltung (10), wobei die Modulation sowohl an einem Punkt (M3) der PLL-Schaltung (10) erfolgt, an dem sich ein Hochpaß-Übertra­ gungsverhalten für die Modulationsfrequenz ergibt, als auch zusätzlich an einem weiteren Punkt (M5) der PLL-Schaltung (10) erfolgt, an dem sich ein Tiefpaß-Übertragungsverhalten für die Modulationsfrequenz ergibt, dadurch gekennzeichnet, daß die Modulation mit Tiefpaß-Übertra­ gungsverhalten in einem Frequenzteiler (18) im Rückführungs­ zweig der PLL-Schaltung (10) digital erfolgt.
2. Modulator nach Anspruch 1, dadurch gekennzeichnet, daß als Frequenzteiler (18) ein multi­ modulus-Teiler vorgesehen ist.
3. Modulator nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß ein Delta-Sigma-Modulator (20) zwischen Modulationssignal und Frequenzteiler (18) angeordnet ist.
4. Modulator nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die Modulation mit Hochpaß- Übertragungsverhalten an einem Summationspunkt (15) erfolgt, der zwischen Schleifenfilter (14) und spannungsgesteuertem Oszillator (16) angeordnet ist.
5. Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL (Phase Locked Loop = Nachlaufsynchronisation)-Schaltung (10), wobei die Modulation sowohl an einem Punkt (M3) der PLL-Schaltung (10) erfolgt, an dem sich ein Hochpaß-Übertra­ gungsverhalten für die Modulationsfrequenz ergibt, als auch zusätzlich an einem weiteren Punkt (M5) der PLL-Schaltung (10) erfolgt, an dem sich ein Tiefpaß-Übertragungsverhalten für die Modulationsfrequenz ergibt, dadurch gekennzeichnet, daß die Modulation mit Tiefpaß-Übertra­ gungsverhalten in einem Frequenzteiler (18) im Rückführungs­ zweig der PLL-Schaltung digital erfolgt.
6. Verfahren nach Anspruch 5, dadurch gekennzeichnet, daß als Frequenzteiler (18) ein multi­ modulus-Teiler verwendet wird.
7. Verfahren nach Anspruch 5 oder 6, dadurch gekennzeichnet, daß das Modulationssignal vor der Ansteuerung des Frequenzteilers (18) einer Delta-Sigma- Modulation unterworfen wird.
8. Verfahren nach einem der Ansprüche 5 bis 7, dadurch gekennzeichnet, daß die Modulation mit Hochpaß- Übertragungsverhalten durch Summation des modulierenden Si­ gnals mit dem Signal zwischen Schleifenfilter (14) und span­ nungsgesteuertem Oszillator (16) erfolgt.
DE19929167A 1999-06-25 1999-06-25 Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung Ceased DE19929167A1 (de)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE19929167A DE19929167A1 (de) 1999-06-25 1999-06-25 Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung
EP00111572A EP1063766A3 (de) 1999-06-25 2000-05-30 Modulator und Verfahren zur Phasen-oder Frequenzmodulation mit einer PLL-Schaltung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19929167A DE19929167A1 (de) 1999-06-25 1999-06-25 Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung

Publications (1)

Publication Number Publication Date
DE19929167A1 true DE19929167A1 (de) 2000-12-28

Family

ID=7912529

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19929167A Ceased DE19929167A1 (de) 1999-06-25 1999-06-25 Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung

Country Status (2)

Country Link
EP (1) EP1063766A3 (de)
DE (1) DE19929167A1 (de)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002063772A2 (de) * 2001-02-05 2002-08-15 Infineon Technologies Ag Sigma-delta programmiereinrichtung für pll-frequenzsynthesizer
DE10104775A1 (de) * 2001-02-02 2002-08-29 Infineon Technologies Ag Abgleichverfahren für einen Transceiver mit Zwei-Punkt-Modulation
DE10108636A1 (de) * 2001-02-22 2002-09-19 Infineon Technologies Ag Abgleichverfahren und Abgleicheinrichtung für PLL-Schaltung zur Zwei-Punkt-Modulation
DE10127612A1 (de) * 2001-06-07 2003-01-02 Infineon Technologies Ag Zwei-Punkt-Modulator mit PLL-Schaltung und vereinfachter digitaler Vorfilterung
DE10147963A1 (de) * 2001-09-28 2003-04-30 Infineon Technologies Ag Abgleichverfahren für eine nach dem Zwei-Punkt-Prinzip arbeitende PLL-Schaltung und PLL-Schaltung mit einer Abgleichvorrichtung
DE10211381A1 (de) * 2002-03-14 2003-06-12 Infineon Technologies Ag Sendeanordnung für Frequenzmodulation
DE10207544A1 (de) * 2002-02-22 2003-09-18 Infineon Technologies Ag Verfahren zum Abgleichen eines Zwei-Punkt-Modulators und Zwei-Punkt-Modulator mit einer Abgleichvorrichtung
DE10241991A1 (de) * 2002-09-11 2004-04-01 Infineon Technologies Ag Phasenregelkreis mit veränderbarer Bandbreite
DE10330822A1 (de) * 2003-07-08 2005-02-10 Infineon Technologies Ag Zwei-Punkt-Modulator-Anordnung sowie deren Verwendung in einer Sende- und in einer Empfangsanordnung
US7142070B2 (en) 2002-03-26 2006-11-28 Infineon Technologies Ag Two-point modulator arrangement
DE102006017973A1 (de) * 2006-04-13 2007-10-18 Atmel Germany Gmbh Frequenzmodulator
US7289542B2 (en) 2001-01-22 2007-10-30 Infineon Technologies Ag Method for operating a PLL frequency synthesis circuit
US7430265B2 (en) 2002-06-27 2008-09-30 Infineon Technologies Ag Circuit arrangement provided with a phase-locked loop and transmitter-receiver with said circuit arrangement
US7453325B2 (en) 2002-02-12 2008-11-18 Infineon Technologies Ag Single point modulator having a PLL circuit
US7469130B2 (en) 2004-10-22 2008-12-23 Infineon Technologies Ag Polar modulator and method for determining an amplitude offset in a polar modulator

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1535390B1 (de) 2002-09-06 2006-04-19 Telefonaktiebolaget LM Ericsson (publ) Phasenregelkreismodulator mit korrektur der verstärkung des modulationssignals
US9008252B2 (en) 2012-10-12 2015-04-14 Intel Mobile Communications GmbH Circuit, method and mobile communication device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0408238B1 (de) * 1989-07-08 1996-03-27 Plessey Semiconductors Limited Frequenzsynthesizer
US5802462A (en) * 1990-05-24 1998-09-01 Emhiser Research Limited FM-PM receivers with frequency deviation compression
US5021754A (en) * 1990-07-16 1991-06-04 Motorola, Inc. Fractional-N synthesizer having modulation spur compensation
US5834987A (en) * 1997-07-30 1998-11-10 Ercisson Inc. Frequency synthesizer systems and methods for three-point modulation with a DC response
US5983077A (en) * 1997-07-31 1999-11-09 Ericsson Inc. Systems and methods for automatic deviation setting and control in radio transmitters

Cited By (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7289542B2 (en) 2001-01-22 2007-10-30 Infineon Technologies Ag Method for operating a PLL frequency synthesis circuit
US6774738B2 (en) 2001-02-02 2004-08-10 Infineon Technologies Ag Trimming method for a transceiver using two-point modulation
DE10104775A1 (de) * 2001-02-02 2002-08-29 Infineon Technologies Ag Abgleichverfahren für einen Transceiver mit Zwei-Punkt-Modulation
WO2002063772A2 (de) * 2001-02-05 2002-08-15 Infineon Technologies Ag Sigma-delta programmiereinrichtung für pll-frequenzsynthesizer
WO2002063772A3 (de) * 2001-02-05 2003-06-05 Infineon Technologies Ag Sigma-delta programmiereinrichtung für pll-frequenzsynthesizer
DE10105057C2 (de) * 2001-02-05 2003-06-18 Infineon Technologies Ag Sigma-Delta Programmiereinrichtung für Pll-Frequenzsynthesizer und Verfahren zum Programmieren einer programmierbaren Einrichtung
US6756927B2 (en) 2001-02-05 2004-06-29 Infineon Technologies Ag Sigma-delta programming device for a PLL frequency synthesizer, configuration using the sigma-delta programming device, PLL frequency device, and method for programming a programmable device
DE10105057A1 (de) * 2001-02-05 2002-08-29 Infineon Technologies Ag Sigma-Delta Programmiereinrichtung für Pll-Frequenzsynthesizer
DE10108636A1 (de) * 2001-02-22 2002-09-19 Infineon Technologies Ag Abgleichverfahren und Abgleicheinrichtung für PLL-Schaltung zur Zwei-Punkt-Modulation
US6933798B2 (en) 2001-02-22 2005-08-23 Infineon Technologies Ag Trimming method and trimming device for a PLL circuit for two-point modulation
DE10127612A1 (de) * 2001-06-07 2003-01-02 Infineon Technologies Ag Zwei-Punkt-Modulator mit PLL-Schaltung und vereinfachter digitaler Vorfilterung
US7142063B2 (en) 2001-06-07 2006-11-28 Infineon Technologies Ag Two-point modulator comprising a PLL circuit and a simplified digital pre-filtering system
DE10147963A1 (de) * 2001-09-28 2003-04-30 Infineon Technologies Ag Abgleichverfahren für eine nach dem Zwei-Punkt-Prinzip arbeitende PLL-Schaltung und PLL-Schaltung mit einer Abgleichvorrichtung
US7154347B2 (en) 2001-09-28 2006-12-26 Infineon Technologies Ag Compensating method for a PLL circuit that functions according to the two-point principle, and PLL circuit provided with a compensating device
US7453325B2 (en) 2002-02-12 2008-11-18 Infineon Technologies Ag Single point modulator having a PLL circuit
US7349516B2 (en) 2002-02-22 2008-03-25 Infineon Technologies Ag Method for trimming a two-point modulator, and a two-point modulator having a trimming apparatus
DE10207544A1 (de) * 2002-02-22 2003-09-18 Infineon Technologies Ag Verfahren zum Abgleichen eines Zwei-Punkt-Modulators und Zwei-Punkt-Modulator mit einer Abgleichvorrichtung
US7180385B2 (en) 2002-03-14 2007-02-20 Infineon Technologies Ag Direct frequency modulation system having an IQ mixer in the phase locked loop
DE10211381A1 (de) * 2002-03-14 2003-06-12 Infineon Technologies Ag Sendeanordnung für Frequenzmodulation
US7142070B2 (en) 2002-03-26 2006-11-28 Infineon Technologies Ag Two-point modulator arrangement
US7430265B2 (en) 2002-06-27 2008-09-30 Infineon Technologies Ag Circuit arrangement provided with a phase-locked loop and transmitter-receiver with said circuit arrangement
DE10241991A1 (de) * 2002-09-11 2004-04-01 Infineon Technologies Ag Phasenregelkreis mit veränderbarer Bandbreite
DE10330822A1 (de) * 2003-07-08 2005-02-10 Infineon Technologies Ag Zwei-Punkt-Modulator-Anordnung sowie deren Verwendung in einer Sende- und in einer Empfangsanordnung
US7502435B2 (en) 2003-07-08 2009-03-10 Infineon Technologies Ag Two-point modulator arrangement and use thereof in a transmission arrangement and in a reception arrangement
US7469130B2 (en) 2004-10-22 2008-12-23 Infineon Technologies Ag Polar modulator and method for determining an amplitude offset in a polar modulator
DE102006017973A1 (de) * 2006-04-13 2007-10-18 Atmel Germany Gmbh Frequenzmodulator
US7508276B2 (en) 2006-04-13 2009-03-24 Atmel Germany Gmbh Frequency modulator
DE102006017973B4 (de) * 2006-04-13 2014-05-28 Atmel Corp. Direkt modulierender Frequenzmodulator

Also Published As

Publication number Publication date
EP1063766A2 (de) 2000-12-27
EP1063766A3 (de) 2002-07-10

Similar Documents

Publication Publication Date Title
DE19929167A1 (de) Modulator und Verfahren zur Phasen- oder Frequenzmodulation mit einer PLL-Schaltung
DE10257185B3 (de) Phasenregelschleife mit Sigma-Delta-Modulator
EP1362413B1 (de) Abgleichverfahren und abgleicheinrichtung für pll-schaltung zur zwei-punkt-modulation
DE2914814C2 (de)
EP1433249B1 (de) Abgleichverfahren für eine nach der zwei-punkt-modulation arbeitende schaltung und pll-schaltung mit einer ablgleichvorrichtung
DE2700429C3 (de) Modulationseinrichtung mit Phasensynchronisierungsschleife
EP1402624B1 (de) Zwei-punkt-modulator mit pll-schaltung und vereinfachter digitaler vorfilterung
DE2628581C3 (de) Schaltung zur Wiedergewinnung von Taktsignalen mit veränderlicher Frequenz für einen Digitaldatenempfänger
DE10257181B3 (de) Phasenregelkreis mit Modulator
DE1964912B2 (de) Frequenz-Synthesizer
DE19630335C2 (de) Phasensynchronisierter Oszillator für die Mikrowellen/Millimeterwellen-Bereiche
EP0203208A1 (de) Frequenzsyntheseschaltung zur Erzeugung eines analogen Signals mit digital in Stufen einstellbarer Frequenz
DE10205680A1 (de) Ein-Punkt-Modulator mit PLL-Schaltung
EP1188228A1 (de) Elektronische schaltungsanordnung zur erzeugung einer sendefrequenz
EP1360768B1 (de) Sigma-delta programmiereinrichtung für pll-frequenzsynthesizer
WO2003075476A1 (de) Sendeanordnung
DE10309335A1 (de) Phasenregelanordnung zur Frequenzsynthese
EP0038520B1 (de) Verfahren zur Frequenzstabilisierung eines hochfrequenten freischwingenden Oszillators
DE102006011682A1 (de) Transceiver-Schaltungsanordnung
DE10308921B4 (de) Phasenregelanordnung zur Frequenzsynthese
EP0025876A1 (de) Mehrkanaliges Funksprechgerät
DE3908243C2 (de) Frequenzmodulator mit PLL-Stabilisierung
EP0076981A1 (de) Pilotton-Demodulator für den Stereo-Fernsehempfang
EP0448835A1 (de) Phasenteiler
EP0332087A1 (de) Frequenzmodulator

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8127 New person/name/address of the applicant

Owner name: INFINEON TECHNOLOGIES AG, 81669 MUENCHEN, DE

8131 Rejection