DE102008030584A1 - Verfahren zur Herstellung eines optoelektronischen Bauelementes und optoelektronisches Bauelement - Google Patents
Verfahren zur Herstellung eines optoelektronischen Bauelementes und optoelektronisches Bauelement Download PDFInfo
- Publication number
- DE102008030584A1 DE102008030584A1 DE102008030584A DE102008030584A DE102008030584A1 DE 102008030584 A1 DE102008030584 A1 DE 102008030584A1 DE 102008030584 A DE102008030584 A DE 102008030584A DE 102008030584 A DE102008030584 A DE 102008030584A DE 102008030584 A1 DE102008030584 A1 DE 102008030584A1
- Authority
- DE
- Germany
- Prior art keywords
- layer
- layer sequence
- sequence
- buffer layer
- growth substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 230000005693 optoelectronics Effects 0.000 title claims abstract description 46
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 40
- 239000000758 substrate Substances 0.000 claims abstract description 72
- 230000005670 electromagnetic radiation Effects 0.000 claims abstract description 14
- 239000000463 material Substances 0.000 claims description 34
- 239000004065 semiconductor Substances 0.000 claims description 34
- 238000000034 method Methods 0.000 claims description 31
- 229910052710 silicon Inorganic materials 0.000 claims description 21
- 239000010703 silicon Substances 0.000 claims description 21
- 239000004020 conductor Substances 0.000 claims description 12
- 238000000605 extraction Methods 0.000 claims description 12
- 238000000151 deposition Methods 0.000 claims description 8
- 238000003892 spreading Methods 0.000 claims description 8
- 238000005530 etching Methods 0.000 claims description 7
- 239000011810 insulating material Substances 0.000 claims description 7
- 230000008021 deposition Effects 0.000 claims description 6
- 238000009413 insulation Methods 0.000 claims description 6
- 230000008646 thermal stress Effects 0.000 claims description 6
- 239000002800 charge carrier Substances 0.000 claims description 5
- -1 nitride compound Chemical class 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 2
- 238000005859 coupling reaction Methods 0.000 claims description 2
- 230000006798 recombination Effects 0.000 claims description 2
- 238000005215 recombination Methods 0.000 claims description 2
- 230000008878 coupling Effects 0.000 claims 1
- 239000010410 layer Substances 0.000 description 284
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 19
- 229910002601 GaN Inorganic materials 0.000 description 16
- 150000001875 compounds Chemical class 0.000 description 15
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 13
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 9
- 238000005516 engineering process Methods 0.000 description 8
- 239000010409 thin film Substances 0.000 description 8
- 229910052757 nitrogen Inorganic materials 0.000 description 5
- 238000007788 roughening Methods 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 4
- 229910052738 indium Inorganic materials 0.000 description 4
- 230000035882 stress Effects 0.000 description 4
- 239000000470 constituent Substances 0.000 description 3
- 239000002019 doping agent Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 230000032683 aging Effects 0.000 description 2
- 238000001311 chemical methods and process Methods 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 229910052594 sapphire Inorganic materials 0.000 description 2
- 239000010980 sapphire Substances 0.000 description 2
- 238000000927 vapour-phase epitaxy Methods 0.000 description 2
- 238000003631 wet chemical etching Methods 0.000 description 2
- BUHVIAUBTBOHAG-FOYDDCNASA-N (2r,3r,4s,5r)-2-[6-[[2-(3,5-dimethoxyphenyl)-2-(2-methylphenyl)ethyl]amino]purin-9-yl]-5-(hydroxymethyl)oxolane-3,4-diol Chemical compound COC1=CC(OC)=CC(C(CNC=2C=3N=CN(C=3N=CN=2)[C@H]2[C@@H]([C@H](O)[C@@H](CO)O2)O)C=2C(=CC=CC=2)C)=C1 BUHVIAUBTBOHAG-FOYDDCNASA-N 0.000 description 1
- 241000252185 Cobitidae Species 0.000 description 1
- 206010063493 Premature ageing Diseases 0.000 description 1
- 208000032038 Premature aging Diseases 0.000 description 1
- 229910003363 ZnMgO Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 238000003486 chemical etching Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000010292 electrical insulation Methods 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000002248 hydride vapour-phase epitaxy Methods 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000012774 insulation material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000011031 large-scale manufacturing process Methods 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 229910017464 nitrogen compound Inorganic materials 0.000 description 1
- 150000002830 nitrogen compounds Chemical class 0.000 description 1
- 125000002524 organometallic group Chemical group 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910052711 selenium Inorganic materials 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 229910052717 sulfur Inorganic materials 0.000 description 1
- 238000009827 uniform distribution Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
- H01L33/382—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/14—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/20—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
- H01L33/22—Roughened surfaces, e.g. at the interface between epitaxial layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0062—Processes for devices with an active region comprising only III-V compounds
- H01L33/0066—Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
- H01L33/007—Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0093—Wafer bonding; Removal of the growth substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Led Devices (AREA)
- Photovoltaic Devices (AREA)
Abstract
Bei einem Verfahren zur Herstellung eines optoelektronischen Bauelementes wird ein Aufwachssubstrat mit einem ersten thermischen Ausdehungskoeffizienten bereitgestellt. Auf diesen wird eine mehrlagige Bufferschichtenfolge aufgebracht. Anschließend wird eine Schichtenfolge epitaktisch abgeschieden, die einen zu dem ersten thermischen Ausdehnungskoeffizienten unterschiedlichen zweiten thermischen Ausdehnungskoeffizienten aufweist. Weiterhin umfasst sie eine zur Emission elektromagnetischer Strahlung aktive Schicht. Anschließend wird ein Trägersubstrat auf der epitaktisch abgeschiedenen Schichtenfolge aufgebracht. Das Aufwachssubstrat wird entfernt und die mehrlagige Bufferschichtenfolge zur Erhöhung einer Auskopplung elektromagnetischer Strahlung strukturiert. Schließlich wird die epitaktisch abgeschiedene Schichtenfolge kontaktiert.
Description
- Die Erfindung betrifft ein Verfahren zur Herstellung eines optoelektronischen Bauelementes sowie ein optoelektronisches Bauelement.
- Optoelektronische Bauelemente, oftmals vereinfacht auch als Leuchtdioden beziehungsweise Leuchtdiodenchips bezeichnet besitzen eine zunehmende Anzahl verschiedener Anwendungsmöglichkeiten, die eine Nachfrage an derartige Bauelemente jüngst haben ansteigen lassen. So werden Leuchtdioden unter anderem als Leuchtmittel im Automotivbereich, aber auch in industriellen und häuslichen Anwendungen zunehmend eingesetzt. Folglich kommt es neben den technischen Eigenschaften wie beispielsweise einem geringen Stromverbrauch oder einer langen Lebensdauer auch auf eine möglichst kostengünstige Fertigung in großen Stückzahlen an.
- Bislang ist die Herstellung hocheffizienter optoelektronischer Bauelemente, insbesondere von Leuchtdioden, die im grünen beziehungsweise blauen Spektrum des sichtbaren Lichtes emittieren, mit einem hohen Fertigungsaufwand verbunden. Beispielsweise wird für die Herstellung von optoelektronischen Bauelementen auf Basis von Galliumnitrid/Indiumgalliumnitrid ein Aufwachssubstrat aus Saphir verwendet, welches in nachfolgenden Prozessschritten beispielsweise durch einen Laser-Liftoff Prozess wieder gelöst wird. Neben der geringen Skalierbarkeit eines drahtigen Aufwachssubstrates können auch die weiteren Prozessschritte Spannungen innerhalb des optoelektronischen Bauelementes erzeugen, welche die Effizienz des Bauelementes aber auch die Fertigungsausbeute verringern können. Es besteht daher ein Bedürfnis, ein Verfahren anzugeben, welches eine Herstellung optoelektronischer Bauelemente in großen Stückzahlen mit guter Skalierbarkeit und geringen technologischen Anforderungen ermöglicht. Ein derartiges Bauelement sollte zudem eine effiziente Lichtauskopplung bei gleichzeitig guten elektrischen Kenndaten erreichen.
- Diese Aufgaben werden mit den Gegenständen der unabhängigen Patentansprüche gelöst. Weiterbildungen und Ausgestaltungen der Erfindung sind Gegenstand der Unteransprüche.
- Die Erfindung stellt einen Lösungsansatz dar, der die aus anderen Bereichen bekannte Siliziumherstellungstechnologie für die Herstellung optoelektronischer hocheffizienter Bauelemente ermöglicht. Bei diesem Verfahren wird ein Aufwachssubstrat bereitgestellt, welches vorzugsweise Silizium enthält. Dieses Aufwachssubstrat weist einen ersten thermischen Ausdehnungskoeffizienten auf. Auf das Aufwachssubstrat wird anschließend eine mehrlagige Bufferschichtenfolge aufgebracht. Anschließend wird eine Schichtenfolge mit einem zu dem ersten thermischen Ausdehnungskoeffizienten unterschiedlichen zweiten thermischen Ausdehnungskoeffizienten epitaktisch auf der mehrlagigen Bufferschichtenfolge abgeschieden. Die Schichtenfolge umfasst zudem eine zur Emission elektromagnetischer Strahlung geeignete aktive Schicht.
- Durch die mehrlagige Bufferschichtenfolge werden Spannungen in der Schichtenfolge aufgrund unterschiedlichen thermische Ausdehnungen des Wachstumssubstrat und der Schichtenfolge reduziert. Die mehrlagige Bufferschichtenfolge wirkt somit als Pufferschicht zur Kompensation der unterschiedlichen thermischen Ausdehnungen.
- Anschließend wird ein Trägersubstrat auf der epitaktisch gewachsenen Schichtenfolge aufgebracht und das Aufwachssubstrat entfernt. Hierbei wird jedoch lediglich das Aufwachssubstrat abgelöst, während die mehrlagige Bufferschichtenfolge auf der epitaktisch abgeschiedenen Schichtenfolge verbleibt. Diese wird nun strukturiert, um eine Auskopplung im Betrieb erzeugter elektromagnetischer Strahlung aus der epitaktisch abgeschiedenen Schichtenfolge zu erhöhen. Schließlich wird die Schichtenfolge elektrisch kontaktiert und Bondkontakte gebildet.
- Bei der Erfindung wird somit die mehrlagige Bufferschichtenfolge zur Lichtauskopplung benutzt. Eine Kontaktierung der epitaktisch abgeschiedenen Schichtenfolge erfolgt hingegen durch die Bufferstruktur hindurch beziehungsweise auf einer der mehrlagigen Bufferschichtenfolge abgewandten Seite der epitaktisch abgeschiedenen Schichtenfolge. Bei letzterem Konzept muss die schlecht leitende mehrlagige Bufferschichtenfolge nicht durchtrennt werden. Vielmehr kann über Kontaktlöcher oder Zuleitungen die epitaktisch abgeschiedene Schichtenfolge direkt kontaktiert werden. Dies ermöglicht einerseits eine niedrige Flussspannung des optoelektronischen Bauelementes bei einer gleichzeitigen effizienten Lichtauskopplung und einer guten Stromaufweitung gegebenenfalls durch Teilschichten der epitaktisch abgeschiedenen Schichtenfolge.
- Für die Herstellung der Schichtenfolge kann die Dünnfilmtechnologie verwendet werden.
- In diesem Zusammenhang bedeutet der Begriff Dünnfilmtechnologie eine Technologie zur Herstellung eines Dünnfilm-Leuchtdiodenchip. Ein Dünnfilm-Leuchtdiodenchip zeichnet sich durch mindestens eines der folgenden charakteristischen Merkmale aus:
- – an einer zu einem Trägerelement, insbesondere dem Trägersubstrat, hingewandten Hauptfläche der strahlungserzeugenden Halbleiterschichtenfolge, bei der es sich insbesondere um eine strahlungserzeugende Epitaxie-Schichtenfolge handelt, ist eine reflektierende Schicht aufgebracht oder ausgebildet, die zumindest einen Teil der in der Halbleiterschichtenfolge erzeugten elektromagnetischen Strahlung in diese zurückreflektiert;
- – der Dünnfilm-Leuchtdiodenchip weist ein Trägerelement auf, bei dem es sich nicht um das Wachstumssubstrat handelt, auf dem die Halbleiterschichtenfolge epitaktisch gewachsen wurde, sondern um ein separates Trägerelement, das nachträglich an der Halbleiterschichtenfolge befestigt wurde;
- – die Halbleiterschichtenfolge weist eine Dicke im Bereich von 20 μm oder weniger, insbesondere im Bereich von 10 µm oder weniger auf;
- – die Halbleiterschichtenfolge ist frei von einem Aufwachssubstrat. Vorliegend bedeutet ”frei von einem Aufwachssubstrat”, dass ein gegebenenfalls zum Aufwachsen benutztes Aufwachssubstrat von der Halbleiterschichtenfolge entfernt oder zumindest stark gedünnt ist. Insbesondere ist es derart gedünnt, dass es für sich oder zusammen mit der Epitaxie-Schichtenfolge alleine nicht freitragend ist; und
- – die Halbleiterschichtenfolge enthält mindestens eine Halbleiterschicht mit zumindest einer Fläche, die eine Durchmischungsstruktur aufweist, die im Idealfall zu einer annähernd ergodischen Verteilung des Lichtes in der Halbleiterschichtenfolge führt, das heißt, sie weist ein möglichst ergodisch stochastisches Streuverhalten auf.
- Ein Grundprinzip eines Dünnfilm-Leuchtdiodenchips ist beispielsweise in der Druckschrift I. Schnitzer et al., Appl. Phys. Lett. 63 (16) 18. Oktober 1993, Seiten 2174–2176 beschrieben, deren Offenbarungsgehalt insofern hiermit durch Rückbezug aufgenommen wird. Beispiele für Dünnfilm-Leuchtdiodenchips sind in den Druckschriften
EP 0905797 A2 undWO 02/13281 A1 - In einem Ausführungsbeispiel basiert das Material der epitaktisch abgeschiedenen Schichtenfolge auf einem Nitrid-Verbindungshalbleiter.
- Im Allgemeinen besitzt das Material der epitaktisch abgeschiedenen Schichtenfolge einen thermischen Ausdehnungskoeffizienten, der deutlich unterschiedlich zu dem thermischen Ausdehnungskoeffizienten des Aufwachssubstrates ist. Bei einem direkten Abscheiden der Schichtenfolge auf dem Aufwachssubstrat kommt es in Folge der hohen Temperaturgradienten während des Herstellungsprozesses zu thermischen Spannungen, die zu Beschädigungen und im schlimmsten Fall zu einem Brechen der dünnen epitaktisch abgeschiedenen Schichtenfolge führen können. Aus diesem Grund wird erfindungsgemäß eine mehrlagige Bufferschichtenfolge zwischen dem Aufwachssubstrat und der epitaktisch abgeschiedenen Schichtenfolge aufgebracht. Diese dient dazu, die durch den Herstellungsprozess induzierten thermischen Verspannungen aufgrund der unterschiedlichen Ausdehnungskoeffizienten zu reduzieren.
- Zu diesem Zweck kann die Bufferschichtenfolge in einem Ausführungsbeispiel eine erste Teilbufferschicht und wenigstens eine zweite Teilbufferschicht umfassen. Zweckmäßigerweise enthält sie eine Vielzahl erster und zweiter Teilbufferschichten, die übereinander unter Bildung einer Mehrlagenschichtenfolge angeordnet sind. Dabei können die Materialien der Teilbufferschichten ebenfalls unterschiedliche thermische Ausdehnungskoeffizienten aufweisen. Darüber hinaus kann vorgesehen sein, ein Material einer ersten Teilbufferschicht zu verwenden, welches beim Aufbringen auf die zweite Teilbufferschicht leicht verspannt wird.
- Bei einer geeigneten Wahl der Materialien kann so eine thermische Verspannung in der epitaktisch abgeschiedenen Schichtenfolge verhindert werden, da die Teilbufferschichten als Dämpfer, bzw. Opferschichten für derartige Verspannungen dienen. Eine auftretende Verspannung in der epitaktischen Schichtenfolge setzt sich in die bereits leicht verspannte Teilbufferschicht fort. Dort kann die Teilbufferschicht reißen oder brechen, wodurch die Verspannung abgebaut wird, ohne dass sich die epitaktische Schichtenfolge strukturell wesentlich verändert.
- Es kann zweckmäßig sein, wenigstens eine der beiden Teilbufferschichten mit einem Material auszubilden, welches auch für die Fertigung der epitaktisch abgeschiedenen Schichtenfolge benutzt wird. Bei einer Verwendung eines III-V-Halbleiters beispielsweise basierend auf Nitridbasis kann als Material der mehrlagigen Bufferschichtenfolge in einer Teilbufferschicht ebenfalls ein auf Nitrid basierender Verbindungshalbleiter beispielsweise Galliumnitrid verwendet werden. Als Material der zweiten Teilpufferschicht eignet sich beispielsweise Aluminiumnitrid.
- Des Weiteren besitzt die mehrlagige Bufferschichtenfolge den Vorteil, dass zum Entfernen des Aufwachssubstrates nun verschiedene Technologien verwendet werden können. Beispielsweise kann das Aufwachssubstrat zum Entfernen weggeätzt werden, wobei die mehrlagige Bufferschichtenfolge als Ätzstoppschicht dienen kann. Dadurch wird eine deutlich schonendere Entfernung des Aufwachssubstrates erreicht verglichen mit dem mechanischen Entfernungsverfahren herkömmlich auf Saphir oder Siliziumcarbid basierenden Technologien. In einer Ausführung wird das Aufwachssubstrat basierend auf Silizium mittels nasschemischem Ätzen entfernt.
- Die Strukturierung der mehrlagigen Bufferschichtenfolge kann ebenfalls durch Ätzen erfolgen. Hierbei ist es möglich, die Bufferschichtenfolge mit wohldefinierten Strukturen zu versehen. Alternativ kann auch eine zufällige Strukturierung beispielsweise durch Aufrauung mit einer Dicke von 0 µm bis 3 µm (typisch 1 µm bis 2 µm) durchgeführt werden. Bei einer Dicke der mehrlagigen Bufferschichtenfolge von 1 µm bis 5 µm (typisch 2 µm bis 4 µm) ist es zudem denkbar, die Bufferschichtenfolge in Teilbereichen vollständig abzutragen und zudem die darunter liegende epitaktisch gewachsene Schichtenfolge in diesen Teilbereichen zu strukturieren.
- In einem Ausführungsbeispiel wird vor dem Aufbringen des Trägersubstrates eine Spiegelschicht auf der epitaktisch gewachsenen Schichtenfolge abgeschieden. Die Spiegelschicht kann beispielsweise ein spiegelndes Metall wie Silber umfassen, aber auch Aluminium oder andere hoch reflektierende Materialien. In einer weiteren Ausgestaltung wird die Spiegelschicht nach dem Abscheiden auf der epitaktisch gewachsenen Schichtenfolge verkapselt, das heißt mit einem isolierenden Materi al umgeben. Dieses verhindert eine vorzeitige Alterung der Spiegelschicht, beispielsweise durch Oxidation.
- Zur Kontaktierung der epitaktisch gewachsenen Schichtenfolge, insbesondere der beiden unterschiedlich dotierten Teilschichten der epitaktisch gewachsenen Schichtenfolge zur Zuführung der jeweiligen Ladungsträger ist in einer Ausgestaltung der Erfindung vorgesehen, die mehrlagige Bufferschicht in einem Teilbereich vollständig zu entfernen. Dadurch wird die darunter liegende epitaktisch gewachsene Schichtenfolge freigelegt. Anschließend wird in dem Teilbereich, in dem die mehrlagige Bufferschicht entfernt ist ein Kontakt ausgebildet, der die gewachsene Schichtenfolge elektrisch kontaktiert. Eine Kontaktierung erfolgt somit nicht über die mehrlagige Bufferschicht, sondern direkt mit der Schichtenfolge durch entsprechende Strukturierung der mehrlagigen Bufferschicht. Dies ist insbesondere dann zweckmäßig, wenn die mehrlagige Bufferschicht eine deutlich schlechtere Leitfähigkeit aufweist, so dass eine Kontaktierung der Bufferschicht zu einer Erhöhung der Flussspannung des Bauelements und damit einer Verringerung der Effizienz führen würde. Entsprechend wird so ein Anschluss an die epitaktisch gewachsenen Schichtenfolge beispielsweise durch gezieltes Ätzen durch die Bufferschicht erreicht. Ein solcher Ätzprozess kann beispielsweise einen RIE (Reactiv Ion Etching), ICP, aber auch das chemische Ätzverfahren beispielsweise mit Phosphorsäure (H3PO4) umfassen. Die schlecht leitende mehrlagige Bufferschicht wird so durchtrennt und ein Kontakt direkt auf einer hoch leitenden Stromaufweitungsschicht der epitaktisch gewachsenen Schichtenfolge ausgebildet.
- In einer alternativen Ausführungsform wird ein Loch mit einer Öffnung auf der der mehrlagigen Bufferschicht abgewandten Seite der epitaktisch gewachsenen Schichtenfolge erzeugt. Eine Isolationsschicht auf Seitenwänden des Loches verhindert einen nicht erwünschten Kurzschluss. Anschließend wird das Loch mit einem leitenden Material aufgefüllt, so dass zumindest in einem Bodenbereich des Loches ein elektrischer Kontakt der epitaktisch gewachsenen Schichtenfolge hergestellt wird. Dabei ist es zweckmäßig, wenn das Loch durch Teilschichten und insbesondere der aktiven Schicht der epitaktisch gewachsenen Schichtenfolge hindurchgeht. Entsprechend kann mit derartigen Löchern jede Teilschicht der epitaktisch gewachsenen Schichtenfolge kontaktiert werden, wenn das Loch in der zu kontaktierenden Schicht endet und die Seitenwände des Loches mit einem Isolationsmaterial zur Verhinderung von Kurzschlüssen versehen sind. Schließlich wird ein Bondkontakt ausgebildet, der mit dem leitenden Material des Loches verbunden ist.
- Hierbei kann vorgesehen sein, die Löcher, das leitende Material sowie die Zuleitungen zu den Bonddrähten und den Bondkontakten auf der epitaktisch gewachsenen Schichtenfolge auszubilden, bevor diese von dem Aufwachssubstrat entfernt und auf dem Trägersubstrat aufgebracht wird.
- In einer weiteren Ausgestaltungsform wird ein durchgehendes Loch durch das Trägersubstrat erzeugt, wobei die Seitenwände des durchgehenden Loches mit einem isolierenden Material versehen sind. Das Loch in dem Trägersubstrat ist so ausgebildet, dass es leitende Schichten zwischen der epitaktisch gewachsenen Schichtenfolge und dem Trägersubstrat freilegt. Anschließend wird das Loch mit einem elektrisch leitenden Material aufgefüllt. Dadurch können elektrisch leitende Schichten zwischen der epitaktisch gewachsenen Schichtenfolge und dem Trägersubstrat kontaktiert werden. Diese Schichten dienen wiederum zur Kontaktierung der einzelnen Teilschichten der epitaktisch gewachsenen Schichtenfolge.
- Das Verfahren ist besonders geeignet, wenn das Aufwachssubstrat ein Halbleitermaterial, insbesondere Silizium umfasst. Gerade Silizium ist eine gut skalierbare Technologie, so dass optoelektronische Bauelemente auch in großen Stückzahlen hergestellt werden können. Aufgrund der thermischen Ausdehnungskoeffizienten des Siliziums und der Schichtenfolge, die das optoelektronische Bauelement zur Lichtemission aufweist ist das zusätzliche Aufbringen einer mehrlagigen Bufferschichtenfolge zwischen der epitaktisch gewachsenen Schichtenfolge und dem Silizium umfassenden Trägersubstrat zweckmäßig, um thermische Verspannungen zu vermeiden. Demgegenüber lässt sich jedoch ein Aufwachssubstrat aus Silizium besonders einfach durch nasschemische Verfahren entfernen, so dass hier eine mechanische Belastung des optoelektronischen Bauelementes reduziert ist.
- Ein anderer Aspekt der Erfindung betrifft ein optoelektronisches Bauelement welches eine epitaktisch gewachsene Schichtenfolge umfasst, die einen zur Emission elektromagnetischer Strahlung geeignete aktive Schicht aufweist. Hierbei ist vorgesehen, in einem Betrieb elektromagnetische Strahlung in Richtung auf eine erste Oberfläche der epitaktisch gewachsenen Schichtenfolge abzugeben. Das optoelektronische Bauelement umfasst weiterhin eine mehrlagige strukturierte Bufferschichtenfolge auf der Oberfläche der epitaktisch gewachsenen Schichtenfolge. Diese mehrlagige Bufferschichtenfolge dient zur Erhöhung der Lichtauskoppeleffizienz in einem Betrieb des Bauelementes. Weiterhin sind Kontaktelemente vorgesehen, die auf einer der Lichtemission abgewandten Seite des Bauelementes angeordnet sein können. Alternativ hierzu ist in Teilbe reichen die mehrlagige Bufferschichtenfolge entfernt und dort ein Kontaktpad angeordnet, welches direkt die epitaktisch gewachsene Schichtenfolge beziehungsweise Stromaufweitungsschichten der epitaktisch gewachsenen Schichtenfolge kontaktiert.
- Ein Unterschied zu bisherigen optoelektronischen Bauelementen besteht darin, dass die mehrlagige Bufferschichtenfolge zur Lichtauskopplung bereits vor der Herstellung der epitaktisch abgeschiedenen Schichtenfolge erzeugt worden ist.
- In einer Ausführungsform ist vorgesehen, dass die mehrlagige Bufferschichtenfolge das gleiche Material aufweist wie eine Teilschicht der epitaktisch gewachsenen Schichtenfolge. Hierdurch lässt sich während des Herstellungsprozesses eine durch den Herstellungsprozess hervorgerufene thermische Verspannung innerhalb der epitaktisch gewachsenen Schichtenfolge reduzieren.
- Im Folgenden wird die Erfindung anhand von Ausführungsbeispielen unter Bezugnahme auf die Zeichnungen im Detail erläutert.
- Es zeigen:
-
1 ein Ausführungsbeispiel einer epitaktisch gewachsenen Schichtenfolge auf einem Aufwachssubstrat während des Herstellungsprozesses, -
2 einen weiteren Schritt des Herstellungsprozesses eines optoelektronischen Bauelementes, -
3 einen dritten Schritt des Herstellungsprozesses eines optoelektronischen Bauelementes nach dem Entfernen des Aufwachssubstrates, -
4 einen vierten Schritt des Herstellungsprozesses des optoelektronischen Bauelementes mit einem Kontakt auf der Oberfläche des Bauelementes, -
5 eine zweite Ausführungsform eines Verfahrens zur Herstellung eines optoelektronischen Bauelementes, -
6 eine erste Ausführung eines optoelektronischen Bauelementes, welches nach dem vorgeschlagenen Herstellungsverfahren erzeugt ist, -
7 eine zweite Ausführungsform eines optoelektronischen Bauelementes nach dem vorgeschlagenen Herstellungsverfahren, -
8 eine dritte Ausführungsform eines optoelektronischen Bauelementes nach dem vorgeschlagenen Herstellungsverfahren, -
9 ein Ausschnitt eines optoelektronischen Bauelementes während des Herstellungsprozesses zur Erläuterung der mehrlagigen Bufferstruktur. - In den Ausführungsbeispielen und Figuren sind gleiche oder gleichwirkende Bestandteile mit den gleichen Bezugszeichen versehen. Die Figuren und die Größenverhältnisse der in den Figuren dargestellten Elemente sind grundsätzlich nicht als maßstabsgerecht zu betrachten. Vielmehr können einzelne Elemente, etwa Schichten, zum besseren Verständnis und/oder zur besseren Darstellbarkeit übertrieben groß beziehungsweise dick dargestellt sein. Einzelne Aspekte der verschiedenen Ausführungen können untereinander ohne weiteres kombiniert und im Rahmen der verwendeten Technologie ausgetauscht werden.
-
1 zeigt ein optoelektronisches Bauelement während des Herstellungsprozesses nach dem vorgeschlagenen Prinzip. In dieser Ausführungsform ist als Aufwachssubstrat10 ein Wafer aus Silizium vorgesehen. Demgegenüber soll das optoelektronische Bauelement aus einem III-V-Verbindungs-Halbleiter gefertigt werden. Dieser besitzt ein gegenüber Silizium unterschiedlichen thermischen Ausdehnungskoeffizienten. Bei dem verwendeten Herstellungsverfahren mittel MOVPE (”Metal Organic Vapour Phase Epitaxy”, metallorganische Gasphasenepitaxie), werden Temperaturen im Bereich mehrerer 100 Grad Celsius, bis zu ca. 700°C–800°C verwendet. Dadurch kann es zu großen Temperaturgradienten während des Herstellungsprozesses kommen. Daneben gibt es weitere Herstellungsverfahren, beispielsweise MBE oder HVPE, die mit Temperaturen bei 1100°C arbeiten. - Beispielsweise kann das Aufwachssubstrat
10 aus Silizium aufgrund seiner größeren Masse deutlich kühler sein, als die darauf abgeschiedenen Schichten. Aus diesem Grund ist ein direktes epitaktisches Abscheiden einer Schichtenfolge zur Emission elektromagnetischer Strahlung auf Silizium mit großen Schwierigkeiten verbunden, da die unterschiedlichen thermischen Ausdehnungskoeffizienten zu Verspannungen in den abgeschiedenen Schichtenfolge führen können. Diese werden so groß, dass Schichten brechen oder reißen und so das Bauelement auf atomarer Ebene beschädigt wird. Dadurch sinkt die Effizienz des Bauelementes und kann je nach Beschädigung auch ganz ausfallen. - Erfindungsgemäß wird vorgeschlagen, zwischen dem Aufwachssubstart
10 und der späteren abzuscheidenden epitaktischen Schichtenfolge2 eine mehrlagige Bufferstruktur11 aufzuwachsen. Diese dient dazu, die unterschiedlichen thermischen Ausdehnungskoeffizienten einander anzupassen und so mögliche Verspannungen in der später abzuscheidenden epitaktischen Schichtenfolge2 zu reduzieren. - Das Aufwachssubstrat
10 aus Silizium ist vorliegend in (111)-Richtung orientiert, jedoch sind auch andere Raumorientierungen des Aufwachssubstrates möglich. Auf dem Substrat10 wird nun unter anderem eine mehrlagige Bufferstruktur11 aus AlN und GaN abwechselnd aufgebracht. - Im Einzelnen ist dieser Prozess in
9 dargestellt. Beginnend auf dem Aufwachssubstrat10 wird eine erste Schicht11A der mehrlagigen Bufferschicht11 aus Aluminiumnitrid AlN abgeschieden. Aluminiumnitrid ist ein Isolator, der dennoch eine gute thermische Wärmeleitfähigkeit besitzt. Auf der ersten Aluminiumnitridschicht11A werden nun abwechselnd Schichten aus Galliumnitrid11F bis11I abwechselnd mit weiteren Schichten aus Aluminiumnitrid11B bis11D aufgebracht. Galliumnitrid wächst auf Aluminiumnitrid kompressiv auf, das heißt, das Abscheiden von Galliumnitrid auf Aluminiumnitrid führt zu einer leichten Verspannung der Galliumnitridschichten. Dadurch bilden die einzelnen Galliumnitridschichten11F bis11I Opferschichten, die aufgrund der unterschiedlichen Gitterkonstanten von AlN und GaN leicht verspannt sind. Die inhärente Verspannung kompensiert eine weitere thermische Verspannung (Ausdehnung oder Schrumpfung) aufgrund unter schiedlicher Ausdehnungskoeffizienten, in dem die Opferschichten die zusätzlich thermisch induzierten Verspannungen aufnehmen. - Im vorliegenden Ausführungsbeispiel wird als letzte Schicht
11E wiederum eine Schicht aus Aluminiumnitrid abgeschieden. Die Dicke der Teilschichten der mehrlagigen Bufferstruktur11 kann unterschiedlich sein. Beispielsweise kann die Teilschicht11A aus Aluminiumnitrid, welche als erstes auf Silizium abgeschieden wird deutlich dicker sein als die weiteren Teilbufferschichten. Die mehrlagige Bufferstruktur kann neben einer Reduzierung der thermischen Ausdehnung während folgender Herstellungsprozessschritte auch dazu verwendet werden, Unebenheiten auf der Oberfläche des Aufwachssubstrates10 zu kompensieren. Damit wird eine möglichst gleichmäßige Oberfläche für den späteren Prozessschritts eines epitaktischen Abscheidens der lichtemittierenden Schichtenfolge geschaffen. - Schließlich wird auf der Oberseite der letzen Teilschicht
11E der mehrlagigen Bufferschicht eine hoch leitende Stromaufweitungsschicht12A aufgebracht. Beispielsweise kann dies ein Metall oder auch eine dünne Schicht aus hochdotiertem Galliumnitrid sein. Diese besitzt einen geringen lateralen Widerstand und dient dazu, bei einer späteren Kontaktierung eine möglichst gleichmäßige Stromaufteilung in die noch abzuscheidenden Teilschichten der Schichtenfolge12 zu ermöglichen. - Nach dem Aufbringen der mehrlagigen Bufferschicht
11 wird nun eine Schichtenfolge abgeschieden, die in einem Betrieb des optoelektronischen Bauelementes die zur Lichtemission geeignete aktive Schicht umfasst. Hierzu kann ein III/V-Verbindungs-Halbleitermaterial verwendet werden. Insbesondere eignet sich hierzu ein Verbindungshalbleiter basierend auf Galliumnitrid, welches auch für die mehrlagige Bufferschichtenfolge verwendet wird. - Ein III/V-Verbindungs-Halbleitermaterial weist wenigstens ein Element aus der dritten Hauptgruppe, wie beispielsweise B, Al, Ga, In, und ein Element aus der fünften Hauptgruppe, wie beispielsweise N, P, As, auf. Insbesondere umfasst der Begriff ”III/V-Verbindungs-Halbleitermaterial” die Gruppe der binären, ternären oder quaternären Verbindungen, die wenigstens ein Element aus der dritten Hauptgruppe und wenigstens ein Element aus der fünften Hauptgruppe enthalten, beispielsweise Nitrid- und Phosphid-Verbindungshalbleiter. Eine solche binäre, ternäre oder quaternäre Verbindung kann zudem zum Beispiel ein oder mehrere Dotierstoffe sowie zusätzliche Bestandteile aufweisen.
- ”Auf Nitrid-Verbindungshalbleitermaterial basierend” bedeutet im vorliegenden Zusammenhang, dass die Halbleiterschichtenfolge oder zumindest ein Teil davon, besonders bevorzugt zumindest die aktive Zone ein Nitrid-Verbindungshalbleitermaterial, beispielsweise GaN, AlnGa1-nN, InnGa1-nN oder auch AlnGamIn1-n-mN aufweist oder aus diesem besteht, wobei 0 ≤ n ≤ 1, 0 ≤ m ≤ 1 und n + m ≤ 1. Dabei muss dieses Material nicht zwingend eine mathematisch exakte Zusammensetzung nach obiger Formel aufweisen. Vielmehr kann es beispielsweise ein oder mehrere Dotierstoffe sowie zusätzliche Bestandteile aufweisen. Der Einfachheit halber beinhaltet obige Formel jedoch nur die wesentlichen Bestandteile des Kristallgitters (Al, Ga, In, N), auch wenn diese teilweise durch geringe Mengen weiterer Stoffe ersetzt und/oder ergänzt sein können. Ein Nitrid-Verbindungshalbleitermaterial beinhaltet jedoch immer Stickstoff oder eine Stickstoffverbindung.
- Ebenso ist es jedoch möglich, auch weitere Halbleitermaterialien zu verwenden. Hierzu gehören beispielsweise II/VI-Verbindungs-Halbleitermaterialien, die wenigstens ein Element aus der zweiten Hauptgruppe, wie beispielsweise De, Mg, Ca, Sr und ein Material aus der sechsten Hauptgruppe, beispielsweise O, S, Se aufweisen. Insbesondere umfasst ein II/VI-Verbindungs-Halbleitermaterial eine binäre, ternäre oder quaternäre Verbindung, die wenigstens ein Element aus der zweiten Hauptgruppe und wenigstens ein Element aus der sechsten Hauptgruppe umfasst. Zusätzlich können solche Verbindungen Dotierstoffe umfassen. Zu den II/VI-Verbindungs-Halbleitermaterialien gehören zum Beispiel ZnO, ZnMgO, CdS, CnCdS und MgBeO.
- Im vorliegenden Ausführungsbeispiel weist die Halbleiterschichtenfolge
2 eine n-dotierte erste Teilschicht auf, die auf einer Stromaufweitungsschicht benachbart zu der mehrlagigen Bufferschicht aufgewachsen ist. Auf der n-dotierten Schicht ist eine weitere nun mehr p-dotierten Teilschicht abgeschieden. Zwischen den beiden unterschiedlich dotierten Teilschichten bildet sich eine Ladungsträger-verarmte Zone aus, die als pn-Übergang bezeichnet wird. In dieser Zone, deren Ausdehnung im Wesentlichen von der Dotierkonzentration der beiden Teilschichten abhängt, findet im Betrieb des optoelektronischen Bauelementes eine Ladungsträgerrekombination statt. Bei dieser wird elektromagnetische Strahlung in alle Richtungen emittiert. - Bei dem vorgeschlagenen optoelektronischen Bauelement ist zudem vorgesehen, dass die elektromagnetische Strahlung durch die noch später zu strukturierende Bufferschichtenfolge
11 ausgekoppelt wird. Zu diesem Zweck ist auf der epitaktischen Schichtenfolge2 eine zusätzliche Spiegelschicht22 ange bracht, die einen hohen Reflexionskoeffizienten aufweist. Dadurch wird in einem Betrieb des optoelektronischen Bauelementes elektromagnetische Strahlung in Richtung der Spiegelschicht22 von dieser reflektiert und so in Richtung auf die Bufferschichtenfolge11 gelenkt. - Die Spiegelschicht
22 unterliegt Alterungsprozessen, die beispielsweise durch Oxidation, mit Sauerstoff oder auch mittels Feuchtigkeit hervorgerufen wird. Um diesen Alterungsprozess möglichst zu verringern, wird die Spiegelschicht22 von einem isolierenden Material23 vollständig umgeben und so verkapselt. - Auf die Verkapslung
23 der Spiegelschicht wird nun das Trägersubstrat15 aufgebracht.2 zeigt eine schematische Darstellung des optoelektronischen Bauelementes in diesem Prozessstadium. - Anschließend wird das Aufwachssubstrat
10 aus Silizium entfernt. Dies kann durch ein Ätzverfahren beispielsweise über nasschemische Ätzung erfolgen. Ein chemisches Verfahren hat im Gegensatz zu mechanischen Abhebeverfahren den Vorteil, dass das Ablösen des Aufwachssubstrates10 deutlich schonender hinsichtlich mechanischer Belastungen für die Schichtenfolge2 erfolgt. Zudem wirkt die mehrlagige Bufferschicht11 als natürliche Ätzstoppschicht bei einem Ätzverfahren, welches selektiv das Material des Aufwachssubstrates10 ätzt. - Nach dem Entfernen des Aufwachssubstrates
10 gemäß3 wird nun eine Strukturierung der Bufferschicht11 in Teilbereichen17 vorgenommen. Hierfür können unterschiedliche Verfahren eingesetzt werden. Beispielsweise kann die Bufferschicht zufällig strukturiert werden, in dem sie teilweise geätzt wird. Alternativ können auch periodische Strukturen in Form von Pyramiden, Hügeln oder ähnlichem der Bufferschicht11 in den Teilbereichen17 vorgesehen sein. Die Ätzung führt zu einer nicht planaren Oberfläche, wodurch die Lichtauskopplung erleichtert wird. - Bei einer Gesamtdicke der Bufferschicht von 1 µm bis 5 µm (typisch 2 µm bis 4 µm) und einer Dicke der epitaktisch gewachsenen Schichtenfolge von 1 µm bis 7 µm insgesamt (typisch 4 µm bis 6 µm) lässt sich die Bufferschicht
11 in den Teilbereichen17 gezielt oder ungezielt aufrauen. Beispielsweise können 1 µm hohe Pyramiden durch selektives Entfernen der mehrlagigen Bufferschicht erzeugt werden. Diese Pyramiden und die Aufrauung in der Bufferschicht11 dienen zur Lichtauskopplung in einem späteren Betrieb des optoelektronischen Bauelementes. Mit anderen Worten wird beim Ablösen des Aufwachssubstrates10 die Bufferschicht11 nicht entfernt, sondern auf der Schichtenfolge als Lichtauskoppelschicht belassen. Dies spart Prozessschritte im Herstellungsverfahren sowie die Ausbildung einer zusätzlichen Lichtauskoppelschicht auf der Oberseite der epitaktisch gewachsenen Schichtenfolge2 . - Im Ausführungsbeispiel gemäß
3 ist die Aufrauung übertrieben stark dargestellt. Dennoch ist es möglich, die Bufferschicht in Teilbereichen zu entfernen und zudem auch Teile der epitaktisch gewachsenen Schichtenfolge2 darunter zu strukturieren. - Neben strukturierten Teilbereichen
17 sind zusätzliche Teilbereiche11' der mehrlagigen Bufferschichtenfolge vorgesehen, in denen später Kontaktelemente ausgebildet werden. Hierzu werden gemäß4 die Teilbereiche11' der mehrlagigen Bufferfolge geätzt, um einen Graben zu bilden. Dieser geht durch die mehrlagige Bufferschichtenfolge11 vollständig hindurch und kontaktiert somit die darunter liegenden Teilschichten der epitaktischen Schichtenfolge2' . Anschließend wird der Graben mit einem Material aufgefüllt und ein Kontaktpad18 gebildet. Das Kontaktpad18 kontaktiert elektrisch die epitaktische Schichtenfolge2 , indem sie die elektrisch schlecht leitende mehrlagige Bufferschichtenfolge11' vollständig durchtrennt. Im Ausführungsbeispiel der4 kontaktiert das Kontaktpad die hochdotierte Galliumnitridschicht, die als Stromaufweitungsschicht der Schichtenfolge2' dient und in9 als Schicht12A dargestellt ist. -
5 zeigt eine weitere Ausführungsform eines Herstellungsprozesses eines optoelektronischen Bauelementes nach dem vorgeschlagenen Prinzip. - Bei diesem wird ebenfalls als Aufwachssubstrat
10 ein Siliziumwafer verwendet. Auf diesem wird eine mehrlagige Bufferschichtenfolge11 abgeschieden, um ein unterschiedliches thermisches Ausdehnungsverhalten des Aufwachssubstrates10 und der späteren Teilschichten12 bis14 der epitaktischen Schichtenfolge2 zu kompensieren. Die epitaktische Schichtenfolge2 umfasst vereinfacht dargestellt eine n-dotierte erste Teilschicht12 , beispielsweise aus n-dotiertem Galliumnitrid und eine p-dotierte zweite Teilschicht14 . Zwischen den beiden Teilschichten12 und14 bildet sich der pn-Übergang13 aus. - In dem Ausführungsbeispiel wird das optoelektronische Bauelement durch eine einzelne Schichtenfolge realisiert. Neben einem einzelnen pn-Übergang sind jedoch auch mehrere übereinander angeordnete pn-Übergänge möglich. Zudem können verschie dene Materialien für die Herstellung einzelner pn-Übergänge verwendet werden, um so Licht unterschiedlicher Wellenlänge zu erzeugen. Zudem können die einzelnen Teilschichten
12 und14 weitere Stromaufweitungs- und Ladungsträgertransport oder -Blockierschichten umfassen. - Nach dem epitaktischen Abscheiden der Schichtenfolge
2 wird gemäß6 eine Vielzahl von Löchern50 in die epitaktisch gewachsene Schichtenfolge2 eingebracht. Diese Löcher reichen wie dargestellt durch die Teilschichten14 und13 hindurch und enden in der n-dotierten ersten Teilschicht12 . Sie dienen zur elektrischen Kontaktierung der Teilschicht12 . - Zu diesem Zweck sind ihre Seitenwände mit einem isolierenden Material
52 versehen, um einen Kurzschluss in die Teilschichten14 beziehungsweise13 zu verhindern. Anschließend werden die resultierenden isolierten Löcher mit einem elektrisch leitenden Material45 aufgefüllt. Eine erste Kontaktschicht60 wird auf der Oberfläche aufgebracht, um die Teilschicht14 zu kontaktieren. Die erste Kontaktschicht60 kann ein spiegelndes Material umfassen und so gleichzeitig als Reflexionsschicht dienen. Alternativ kann sie mit einem transparenten leitfähigen Oxid, beispielsweise ITO gebildet werden. - Eine Isolierung
53 auf der Unterseite der ersten Kontaktschicht60 verhindert einen Kurzschluss zwischen dem elektrisch leitenden Material45 und der ersten Kontaktschicht60 . Auf die Isolationsschicht53 wird eine zweite Kontaktschicht40 aufgebracht, welche mit dem Material45 in den Löchern50 in elektrisch leitender Verbindung steht. Somit wird eine zweite Kontaktschicht40 gebildet, die unterhalb des optoelektronischen Bauelementes nach außen zu entsprechenden Kontaktelementen geführt sein kann. Sofern die erste Kontakt schicht60 mit einem transparenten leitfähigen Oxid gebildet ist, kann die zweite Kontaktschicht40 mit einem spiegelnden Material ausgebildet sein. - Anschließend wird das Trägersubstrat
15 auf die zweite Kontaktschicht40 aufgebracht und das Aufwachssubstrat10 nasschemisch entfernt. Eine Aufrauung der Bufferschicht11 verbessert die Lichtauskopplung aus dem optoelektronischen Bauelement und der Schichtenfolge2 . Schließlich ist in einem Teilbereich die epitaktische Schichtenfolge2 entfernt und ein Kontaktpad61 vorgesehen, welche die erste Kontaktschicht60 kontaktiert. Ein zweites Kontaktpad zur Kontaktierung der zweiten Kontaktschicht40 ist aus Übersichtsgründen nicht mehr dargestellt. - Eine alternative Ausführungsform zeigt
7 . Nach der Erzeugung der epitaktischen Schichtenfolge2 wird auf der letzten Teilschicht14 die erste Kontaktschicht60 flächig abgeschieden. Anschließend werden in der Kontaktschicht60 großflächige Strukturen vorgesehen, die mehrere Löcher50 aufweisen. Selbige erreichen durch die erste Kontaktschicht60 sowie die beiden Teilschichten14 und13 hindurch und enden in der Teilschicht12 bzw. in einer Stromaufweitungsschicht der Teilschicht12 der Schichtenfolge2 . Seitenwände52 der Löcher50 werden wiederum mit einem Isolationsmaterial versehen. Zudem wird in den Bereichen zwischen den einzelnen Löchern50 eine weitere Isolationsschicht53 aufgebracht. Anschließend werden die Löcher mit einem elektrisch leitenden Material45 aufgefüllt und eine weitere zweite Kontaktschicht65 gebildet. Diese kontaktiert das elektrisch leitende Material45 und ist auf der elektrischen Isolationsschicht53 angeordnet. - Die zweite Kontaktschicht
65 wird nach außen geführt zur Bildung eines entsprechenden Kontaktpads. Auf die zweite Kontaktschicht65 als auch die erste Kontaktschicht60 wird eine weitere Isolationsschicht54 aufgebracht. Diese dient zum Ausgleich entsprechender Höhenunterschiede und zur Planarisierung des optoelektronischen Bauelementes. Anschließend wird das Trägersubstrat15 an der zweiten Isolationsschicht54 befestigt und das Aufwachssubstrat10 entfernt. Nach einer Aufrauung und Strukturierung der mehrlagigen Bufferschichtenfolge11 ergibt sich die in7 dargestellte Ausführungsform. Die erste Kontaktschicht60 ist über ein weiteres Kontaktpad elektrisch nach außen geführt und kontaktiert die p-dotierte Teilschicht14 . Die zweite Kontaktschicht65 kontaktiert über das Material45 in den Löchern50 die erste Teilschicht12 der epitaktisch gewachsenen Schichtenfolge2 . - In den beiden Ausführungsformen nach
6 und7 sind die Kontaktpads auf der gleichen Seite wie das optoelektronische Bauelement angeordnet. Eine alternative Ausführungsform mit rückseitigen Kontakten zeigt8 . Bei dieser ist flächig auf der epitaktischen Schichtenfolge2 eine erste Kontaktschicht60' abgeschieden. In Teilbereichen ist diese Kontaktschicht60' durchbrochen, so dass Löcher50 in diesen Teilbereichen gebildet sind, die durch die Teilschichten14 und13 der Schichtenfolge2 reichen und in der Teilschicht12 enden. Deren Seitenwände sind wiederum mit einem isolierenden Material52 versehen. Zudem ist isolierendes Material53 auf den Teilbereichen60' benachbart zu den Löchern50 vorgesehen. Damit wird ein Kurzschluss zwischen der zweiten Kontaktschicht65 und der ersten Kontaktschicht60' verhindert. Die erste Kontaktschicht60' kann wiederum verspiegelt sein. - Anschließend werden die ersten und zweiten Kontaktschichten
60' und65 planarisiert, beispielsweise durch chemisch/mechanisches Polieren. Auf der planarisierten Oberfläche wird nun das isolierende Trägersubstrat15 aufgebracht. In dem Trägersubstrat15 werden in weiteren Schritten mehrere Löcher62' und65' angeordnet die anschließend mit elektrisch leitendem Material62 beziehungsweise66 auf gefüllt werden. Diese bilden somit rückwärtige Kontakte zur Kontaktierung der Kontaktschichten60' und65 . Anschließend wird wiederum mittels chemischer Verfahren das Aufwachssubstrat aus Silizium entfernt, ohne die mehrlagige Bufferschicht11 mit zu entfernen. In einem letzten Schritt kann die mehrlagige Bufferschicht11 strukturiert beziehungsweise aufgeraut werden, um die Lichtauskopplung aus dem optoelektronischen Bauelement zu verbessern. - Durch die Kombination der auf einem Siliziumsubstrat gewachsenen epitaktischen Schichtenfolge
2 mit der Durchkontaktierung durch die reflektierende erste Kontaktschicht60' wird einerseits eine gute Lichtauskopplung durch die weiterhin vorhandene mehrlagige Bufferschichtenfolge bei gleichzeitig guten ohmschen Anschluss erreicht. Durch dieses Konzept muss die schlecht leitende Bufferstruktur11 nicht durchtrennt werden. Vielmehr können die einzelnen Teilschichten der epitaktischen Schichtenfolge direkt rückseitig oder über Kontaktlöcher elektrisch angeschlossen werden. Dadurch wird eine niedrige Flussspannung bei gleichzeitig guter Lichtauskopplung und Stromaufweitung in den einzelnen Teilschichten erreicht. - Die mehrlagige Bufferschichtenfolge
11 dient somit während des Herstellungsprozesses dazu thermische Verspannungen zu reduzieren, die zu einer Beschädigung der Schichtenfolge2 während des Herstellungsprozesses führen können. Gleichzeitig wird sie jedoch bei dem so genannten „Umbondprozess” nicht entfernt, sondern verbleibt auf der Oberfläche der ersten Teilschicht12 der epitaktisch gewachsenen Schichtenfolge2 . - Das vorgeschlagene Herstellungsverfahren ermöglicht eine großtechnische Herstellung optoelektronischer Bauelemente für unterschiedliche Anwendungsbereiche, bei der auch schwer zu kontrollierende Prozesse insbesondere die Herstellung von Galliumnitrid und anderen III/V-Verbindungs-Halbleitern auf Siliziumaufwachssubstraten möglich ist.
- ZITATE ENTHALTEN IN DER BESCHREIBUNG
- Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
- Zitierte Patentliteratur
-
- - EP 0905797 A2 [0011]
- - WO 02/13281 A1 [0011]
- Zitierte Nicht-Patentliteratur
-
- - I. Schnitzer et al., Appl. Phys. Lett. 63 (16) 18. Oktober 1993, Seiten 2174–2176 [0011]
Claims (15)
- Verfahren zur Herstellung eines optoelektronischen Bauelementes, umfassend: – ein Bereitstellen eines Aufwachssubstrates (
10 ) mit einem ersten thermischen Ausdehnungskoeffizienten; – Aufbringen einer mehrlagigen Bufferschichtenfolge (11 ); – Epitaktisches Abscheiden einer Schichtenfolge (2 ), die einen zum ersten thermischen Ausdehnungskoeffizienten unterschiedlichen zweiten thermischen Ausdehnungskoeffizienten aufweist und weiterhin eine zur Emission elektromagnetischer Strahlung geeignete aktive Schicht umfasst; – Aufbringen eines Trägersubstrats (15 ) auf der epitaktisch abgeschiedenen Schichtenfolge (2 ); – Entfernen des Aufwachssubstrates (10 ); – Strukturieren der mehrlagigen Bufferschichtenfolge (11 ) zur Erhöhung einer Auskopplung elektromagnetischer Strahlung; – Kontaktieren der epitaktisch abgeschiedenen Schichtenfolge (2 ) - Verfahren nach Anspruch 1, bei dem die mehrlagige Bufferschichtenfolge (
11 ) eine erste Teilbufferschicht (11a ,11b )) und wenigstens eine zweite Teilbufferschicht (11f ,11g ) umfasst und ausgeführt ist, durch den Herstellungsprozess induzierte thermische Verspannungen aufgrund der unterschiedlichen ersten und zweiten thermischen Ausdehnungskoeffizienten zu reduzieren. - Verfahren nach einem der Ansprüche 1 bis 2, bei der das Aufwachssubstrats (
10 ) zum Entfernen geätzt wird und die mehrlagigen Bufferschichtenfolge (11 ) als Ätzstopp dient. - Verfahren nach einem der Ansprüche 1 bis 3, bei der die Schichtenfolge (
2 ) eine erste dotierte Teilschicht (12 ) und eine darauf abgeschiedene zweite unterschiedlich dotierte Teilschicht (14 ) umfasst, wobei ein Grenzbereich der beiden Teilschichten die aktive Schicht (13 ) bildet und in einem Betrieb des Bauelements eine Ladungsträgerrekombination stattfindet. - Verfahren nach einem der Ansprüche 1 bis 4, bei der die Schichtenfolge (
2 ) zumindest eine Stromaufweitungsschicht umfasst. - Verfahren nach einem der Ansprüche 1 bis 4, weiter aufweisend ein Abscheiden einer Spiegelschicht (
22 ,60 ) auf der epitaktischen Schichtenfolge (2 ) vor dem Aufbringen des Trägersubstrats (15 ). - Verfahren nach einem der Ansprüche 1 bis 6, bei dem ein Kontaktieren umfasst: – vollständiges Entfernen der mehrlagigen Bufferschichtenfolge (
11 ,11' ) in einem Teilbereich nach dem Entfernen des Aufwachssubstrates zum Freilegen der darunter liegenden epitaktisch gewachsenen Schichtenfolge; – Ausbilden eines Kontaktes (18 ) in dem Teilbereich; – Ausbilden eines Bondkontaktpads, welcher mit dem Kontakt elektrisch verbunden ist. - Verfahren nach einem der Ansprüche 1 bis 7, bei dem das Aufwachssubstrat (
10 ) ein Halbleitermaterial, insbesondere Silizium umfasst. - Verfahren nach einem der Ansprüche 1 bis 8, bei dem eine Teilbufferschicht (
11f ,11g ) der mehrlagigen Bufferschich tenfolge (11 ) das gleiche Material, insbesondere GaN, aufweist wie eine Teilschicht der epitaktisch gewachsenen Schichtenfolge (2 ). - Verfahren nach einem der Ansprüche 1 bis 9, weiter umfassend ein Strukturieren, insbesondere durch Ätzen einer Oberfläche der mehrlagigen Bufferschichtenfolge zum Erzeugen einer Lichtauskoppelschicht (
17 ). - Verfahren nach einem der Ansprüche 1 bis 10, bei dem das Kontaktieren vor dem Aufbringen des Trägersubstrates durchgeführt wird und umfasst: – Ausbilden wenigstens eines Loches (
50 ) mit einer Öffnung auf der der mehrlagigen Bufferschichtenfolge (11 ) abgewandten Seite der Schichtenfolge (2 ); – Ausbilden einer Isolationsschicht (52 ) auf Seitenwänden des Loches; – Auffüllen des wenigstens einen Loches (50 ) mit einem leitenden Material (45 ), so dass in zumindest in einem Bodenbereich des wenigstens einen Loches (50 ) ein elektrischer Kontakt zu der Schichtenfolge hergestellt wird; – Ausbilden eines Bondkontaktes, der mit dem leitenden Material elektrisch verbunden ist. - Verfahren nach einem der Ansprüche 1 bis 11, bei dem ein Kontaktieren umfasst: – Ausbilden zumindest eines durchgehenden Loches (
62' ,65' ) in dem Trägersubstrat (15 ) mit einer Öffnung, wobei Seitenwände des durchgehenden Loches mit einem isolierenden Material versehen sind; – Auffüllen des zumindest einen Loches mit einem elektrisch leitenden Material zur Kontaktierung der Schichtenfolge (2 ). - Optoelektronisches Bauelement, umfassend: – eine epitaktisch gewachsene Schichtenfolge (
2 ) mit einem Nitrid-Verbindungshalbleitermaterial, die eine erste und zumindest eine zweite Teilschicht (12 ,14 ) und eine dazwischen angeordneten Bereich (13 ) umfasst, der zur Emission elektromagnetischer Strahlung geeignet ist; – eine Spiegelschicht (60 ,22 ) auf einer ersten Hauptseite der epitaktisch gewachsenen Schichtenfolge (2 ); – ein Trägersubstrat (15 ) auf der verkapselte Spiegelschicht (22 ,60 ); – eine mehrlagige Lichtauskoppelschicht (17 ) auf einer zweiten, der ersten Hauptseite gegenüberliegende Seite der epitaktisch gewachsenen Schichtenfolge (2 ), die wenigstens zwei übereinander angeordnete erste und zweite Lichtauskoppelteilschichten (11a ,11f ,11b ,11g ) umfasst; wobei eine der ersten und zweiten Lichtauskoppelteilschichten (11a ,11f ,11b ,11g ) und eine der ersten und zumindest eine zweiten Teilschicht (12 ,14 ) der epitaktisch gewachsene Schichtenfolge (2 ) das gleiche Material umfassen. - Optoelektronischer Halbleiterkörper nach Anspruch 13, weiter umfassend: – ein Aufwachssubstrat (
10 ) insbesondere aus Silizium, auf dem die mehrlagige Lichtauskoppelschicht angeordnet ist, wobei das Aufwachssubstrat einen ersten thermischen Ausdehnungskoeffizienten und die epitaktisch gewachsene Schichtenfolge einen vom ersten unterschiedlichen zweiten thermischen Ausdehnungskoeffizienten aufweist. - Optoelektronischer Halbleiterkörper nach einem der Ansprüche 13 bis 14, – eine Kontaktschicht (
60 ,40 ), welche auf der ersten Hauptseite angeordnet ist, die Spiegelschicht umfasst und zumindest eine der ersten und zweiten Teilschicht (12 ,14 ) elektrisch kontaktiert.
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102008030584A DE102008030584A1 (de) | 2008-06-27 | 2008-06-27 | Verfahren zur Herstellung eines optoelektronischen Bauelementes und optoelektronisches Bauelement |
EP09768821.2A EP2289115B1 (de) | 2008-06-27 | 2009-06-09 | Verfahren zur herstellung eines optoelektronischen bauelementes |
CN201310119419.4A CN103280497B (zh) | 2008-06-27 | 2009-06-09 | 用于制造光电子器件的方法以及光电子器件 |
PCT/DE2009/000810 WO2009155897A1 (de) | 2008-06-27 | 2009-06-09 | Verfahren zur herstellung eines optoelektronischen bauelementes und ein optoelektronisches bauelement |
JP2011515085A JP5520942B2 (ja) | 2008-06-27 | 2009-06-09 | オプトエレクトロニクス部品の製造方法 |
CN2009801239731A CN102067343B (zh) | 2008-06-27 | 2009-06-09 | 用于制造光电子器件的方法以及光电子器件 |
US12/990,243 US8283191B2 (en) | 2008-06-27 | 2009-06-09 | Method for producing an optoelectronic component and optoelectronic component |
KR1020117000338A KR101629984B1 (ko) | 2008-06-27 | 2009-06-09 | 광전 소자 제조 방법 및 광전 소자 |
TW098121295A TWI390773B (zh) | 2008-06-27 | 2009-06-25 | 光電元件之製法及光電元件 |
US13/598,896 US8956897B2 (en) | 2008-06-27 | 2012-08-30 | Method for producing an optoelectronic component and optoelectronic component |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102008030584A DE102008030584A1 (de) | 2008-06-27 | 2008-06-27 | Verfahren zur Herstellung eines optoelektronischen Bauelementes und optoelektronisches Bauelement |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102008030584A1 true DE102008030584A1 (de) | 2009-12-31 |
Family
ID=41211955
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102008030584A Withdrawn DE102008030584A1 (de) | 2008-06-27 | 2008-06-27 | Verfahren zur Herstellung eines optoelektronischen Bauelementes und optoelektronisches Bauelement |
Country Status (8)
Country | Link |
---|---|
US (2) | US8283191B2 (de) |
EP (1) | EP2289115B1 (de) |
JP (1) | JP5520942B2 (de) |
KR (1) | KR101629984B1 (de) |
CN (2) | CN103280497B (de) |
DE (1) | DE102008030584A1 (de) |
TW (1) | TWI390773B (de) |
WO (1) | WO2009155897A1 (de) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102010033137A1 (de) * | 2010-08-03 | 2012-02-09 | Osram Opto Semiconductors Gmbh | Leuchtdiodenchip |
WO2012031852A1 (en) * | 2010-09-10 | 2012-03-15 | Osram Opto Semiconductors Gmbh | Light-emitting diode chip and method for producing the same |
EP2442374A3 (de) * | 2010-10-12 | 2012-06-06 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung und lichtemittierende Vorrichtungsverpackung dafür |
WO2012136460A1 (de) * | 2011-04-07 | 2012-10-11 | Osram Opto Semiconductors Gmbh | Optoelektronischer halbleiterchip |
WO2013140320A1 (en) * | 2012-03-19 | 2013-09-26 | Koninklijke Philips N.V. | Light emitting device grown on a silicon substrate |
EP2355189A3 (de) * | 2010-02-08 | 2014-05-21 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung und lichtemittierendes Vorrichtungspaket damit |
EP2546893A3 (de) * | 2011-07-14 | 2014-06-18 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung mit einer rauen Oberfäche und einer Ätzkontrollschicht for ein photoelektrochemisches Ätzen, Gehause für eine lichtemittierende Vorrichtung und eine Beleuchtungseinheit |
EP2432036A3 (de) * | 2010-09-17 | 2014-07-16 | LG Innotek Co., Ltd. | Lichtemittierende Diode |
WO2014161738A1 (de) * | 2013-04-05 | 2014-10-09 | Osram Opto Semiconductors Gmbh | Optoelektronischer halbleiterchip und optoelektronisches modul |
EP2439794A3 (de) * | 2010-10-06 | 2014-10-29 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung |
EP2439796A3 (de) * | 2010-10-06 | 2014-11-05 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung und Beleuchtungssystem |
DE102014108373A1 (de) * | 2014-06-13 | 2015-12-17 | Osram Opto Semiconductors Gmbh | Optoelektronischer Halbleiterchip |
WO2018149666A1 (de) * | 2017-02-15 | 2018-08-23 | Osram Opto Semiconductors Gmbh | Verfahren zur herstellung einer vielzahl von optoelektronischen bauelementen und optoelektronisches bauelement |
Families Citing this family (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8471288B2 (en) * | 2009-09-15 | 2013-06-25 | Toyoda Gosei Co., Ltd. | Group III nitride semiconductor light-emitting device including an auxiliary electrode in contact with a back surface of an n-type layer |
KR100986560B1 (ko) * | 2010-02-11 | 2010-10-07 | 엘지이노텍 주식회사 | 발광소자 및 그 제조방법 |
DE102010025320B4 (de) * | 2010-06-28 | 2021-11-11 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Optoelektronisches Bauelement und Verfahren zu dessen Herstellung |
KR101252032B1 (ko) | 2010-07-08 | 2013-04-10 | 삼성전자주식회사 | 반도체 발광소자 및 이의 제조방법 |
KR101761385B1 (ko) | 2010-07-12 | 2017-08-04 | 엘지이노텍 주식회사 | 발광 소자 |
KR101692410B1 (ko) * | 2010-07-26 | 2017-01-03 | 삼성전자 주식회사 | 발광소자 및 그 제조방법 |
DE102011011140A1 (de) | 2011-02-14 | 2012-08-16 | Osram Opto Semiconductors Gmbh | Optoelektronischer Halbleiterchip und Verfahren zur Herstellung von optoelektronischen Halbleiterchips |
JP5050109B2 (ja) | 2011-03-14 | 2012-10-17 | 株式会社東芝 | 半導体発光素子 |
TWI434405B (zh) | 2011-06-07 | 2014-04-11 | Univ Nat Chiao Tung | 具有積體電路與發光二極體之異質整合結構及其製作方法 |
CN103000777B (zh) * | 2011-09-15 | 2018-08-07 | 晶元光电股份有限公司 | 发光元件 |
KR101827975B1 (ko) * | 2011-10-10 | 2018-03-29 | 엘지이노텍 주식회사 | 발광소자 |
CN103050593A (zh) * | 2011-10-17 | 2013-04-17 | 大连美明外延片科技有限公司 | AlGaInP四元系发光二极管外延片及其生长方法 |
EP2597687B1 (de) * | 2011-11-23 | 2016-02-03 | Imec | Verfahren zur Erzeugung einer GaN LED-Vorrichtung |
JP5740350B2 (ja) * | 2012-05-31 | 2015-06-24 | 株式会社東芝 | 半導体発光素子 |
KR102155918B1 (ko) * | 2012-06-07 | 2020-09-15 | 루미리즈 홀딩 비.브이. | 웨이퍼 레벨로 형성된 몰딩 화합물 내의 금속 필러들을 갖는 칩 스케일 발광 디바이스 |
DE102012105176B4 (de) * | 2012-06-14 | 2021-08-12 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Optoelektronischer Halbleiterchip |
TW201401552A (zh) * | 2012-06-19 | 2014-01-01 | High Power Optoelectronics Inc | 發光二極體的熱應力釋放結構 |
US8552457B1 (en) * | 2012-08-07 | 2013-10-08 | High Power Opto. Inc. | Thermal stress releasing structure of a light-emitting diode |
JP5881560B2 (ja) * | 2012-08-30 | 2016-03-09 | 株式会社東芝 | 半導体発光装置及びその製造方法 |
US9082692B2 (en) | 2013-01-02 | 2015-07-14 | Micron Technology, Inc. | Engineered substrate assemblies with epitaxial templates and related systems, methods, and devices |
KR102188495B1 (ko) | 2014-01-21 | 2020-12-08 | 삼성전자주식회사 | 반도체 발광소자의 제조 방법 |
JP5788046B2 (ja) * | 2014-04-03 | 2015-09-30 | 株式会社東芝 | 半導体発光素子 |
KR102163956B1 (ko) * | 2014-04-07 | 2020-10-12 | 엘지이노텍 주식회사 | 발광소자 및 조명시스템 |
KR102163967B1 (ko) * | 2014-04-16 | 2020-10-12 | 엘지이노텍 주식회사 | 발광소자 및 조명시스템 |
EP3131129B1 (de) * | 2014-04-07 | 2020-07-15 | LG Innotek Co., Ltd. | Lichtemittierendes element |
KR102153125B1 (ko) * | 2014-06-11 | 2020-09-07 | 엘지이노텍 주식회사 | 발광소자 및 조명시스템 |
DE102015105509A1 (de) * | 2015-04-10 | 2016-10-13 | Osram Opto Semiconductors Gmbh | Bauelement und Verfahren zur Herstellung eines Bauelements |
DE102015111046B9 (de) * | 2015-07-08 | 2022-09-22 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Optoelektronischer Halbleiterchip |
KR102432015B1 (ko) | 2015-11-09 | 2022-08-12 | 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 | 자외선 발광소자 및 발광소자 패키지 |
CN105470359B (zh) * | 2015-12-31 | 2018-05-08 | 天津三安光电有限公司 | 具有内嵌式电极结构的高功率led结构及其制备方法 |
US10892296B2 (en) * | 2017-11-27 | 2021-01-12 | Seoul Viosys Co., Ltd. | Light emitting device having commonly connected LED sub-units |
US12100696B2 (en) | 2017-11-27 | 2024-09-24 | Seoul Viosys Co., Ltd. | Light emitting diode for display and display apparatus having the same |
US11527519B2 (en) | 2017-11-27 | 2022-12-13 | Seoul Viosys Co., Ltd. | LED unit for display and display apparatus having the same |
US11282981B2 (en) | 2017-11-27 | 2022-03-22 | Seoul Viosys Co., Ltd. | Passivation covered light emitting unit stack |
US10892297B2 (en) | 2017-11-27 | 2021-01-12 | Seoul Viosys Co., Ltd. | Light emitting diode (LED) stack for a display |
US10748881B2 (en) | 2017-12-05 | 2020-08-18 | Seoul Viosys Co., Ltd. | Light emitting device with LED stack for display and display apparatus having the same |
US10886327B2 (en) | 2017-12-14 | 2021-01-05 | Seoul Viosys Co., Ltd. | Light emitting stacked structure and display device having the same |
US11552057B2 (en) | 2017-12-20 | 2023-01-10 | Seoul Viosys Co., Ltd. | LED unit for display and display apparatus having the same |
US11522006B2 (en) | 2017-12-21 | 2022-12-06 | Seoul Viosys Co., Ltd. | Light emitting stacked structure and display device having the same |
US11552061B2 (en) | 2017-12-22 | 2023-01-10 | Seoul Viosys Co., Ltd. | Light emitting device with LED stack for display and display apparatus having the same |
US11114499B2 (en) | 2018-01-02 | 2021-09-07 | Seoul Viosys Co., Ltd. | Display device having light emitting stacked structure |
US10784240B2 (en) | 2018-01-03 | 2020-09-22 | Seoul Viosys Co., Ltd. | Light emitting device with LED stack for display and display apparatus having the same |
DE102019106521A1 (de) * | 2019-03-14 | 2020-09-17 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Aufwachsstruktur für ein Strahlung emittierendes Halbleiterbauelement und Strahlung emittierendes Halbleiterbauelement |
WO2024138730A1 (en) * | 2022-12-30 | 2024-07-04 | Shanghai United Imaging Healthcare Co., Ltd. | Photon-counting detectors for detecting radiation rays |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0905797A2 (de) | 1997-09-29 | 1999-03-31 | Siemens Aktiengesellschaft | Halbleiterlichtquelle und Verfahren zu ihrer Herstellung |
DE10020464A1 (de) * | 2000-04-26 | 2001-11-08 | Osram Opto Semiconductors Gmbh | Strahlungsemittierendes Halbleiterbauelement auf GaN-Basis |
WO2002013281A1 (de) | 2000-08-08 | 2002-02-14 | Osram Opto Semiconductors Gmbh | Lichtemittierender halbleiterchip und verfahren zu dessen herstellung |
DE10147886A1 (de) * | 2001-09-28 | 2003-04-24 | Osram Opto Semiconductors Gmbh | Lumineszenzdiode und Herstellungsverfahren |
DE102005007601A1 (de) * | 2004-02-20 | 2005-09-08 | Osram Opto Semiconductors Gmbh | Optoelektronisches Bauelement, Vorrichtung mit einer Mehrzahl optoelektronischer Bauelemente und Verfahren zur Herstellung eines optoelektronischen Bauelements |
DE102005016592A1 (de) * | 2004-04-14 | 2005-11-24 | Osram Opto Semiconductors Gmbh | Leuchtdiodenchip |
DE102006008929A1 (de) * | 2006-02-23 | 2007-08-30 | Azzurro Semiconductors Ag | Nitridhalbleiter-Bauelement und Verfahren zu seiner Herstellung |
DE102006046237A1 (de) * | 2006-07-27 | 2008-01-31 | Osram Opto Semiconductors Gmbh | Halbleiter-Schichtstruktur mit Übergitter |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6121638A (en) * | 1995-09-12 | 2000-09-19 | Kabushiki Kaisha Toshiba | Multi-layer structured nitride-based semiconductor devices |
US5763941A (en) * | 1995-10-24 | 1998-06-09 | Tessera, Inc. | Connection component with releasable leads |
US6465744B2 (en) * | 1998-03-27 | 2002-10-15 | Tessera, Inc. | Graded metallic leads for connection to microelectronic elements |
CN1292494C (zh) | 2000-04-26 | 2006-12-27 | 奥斯兰姆奥普托半导体有限责任公司 | 发光半导体元件及其制造方法 |
US6828596B2 (en) * | 2002-06-13 | 2004-12-07 | Lumileds Lighting U.S., Llc | Contacting scheme for large and small area semiconductor light emitting flip chip devices |
US7115896B2 (en) * | 2002-12-04 | 2006-10-03 | Emcore Corporation | Semiconductor structures for gallium nitride-based devices |
US7230292B2 (en) * | 2003-08-05 | 2007-06-12 | Micron Technology, Inc. | Stud electrode and process for making same |
US20050205883A1 (en) * | 2004-03-19 | 2005-09-22 | Wierer Jonathan J Jr | Photonic crystal light emitting device |
CN100487931C (zh) * | 2004-09-27 | 2009-05-13 | 松下电器产业株式会社 | 半导体发光元件及其制造方法和安装方法、发光器件 |
JP4826703B2 (ja) * | 2004-09-29 | 2011-11-30 | サンケン電気株式会社 | 半導体素子の形成に使用するための板状基体 |
US20060124956A1 (en) | 2004-12-13 | 2006-06-15 | Hui Peng | Quasi group III-nitride substrates and methods of mass production of the same |
US7413918B2 (en) * | 2005-01-11 | 2008-08-19 | Semileds Corporation | Method of making a light emitting diode |
CN100372137C (zh) | 2005-05-27 | 2008-02-27 | 晶能光电(江西)有限公司 | 具有上下电极结构的铟镓铝氮发光器件及其制造方法 |
US9406505B2 (en) | 2006-02-23 | 2016-08-02 | Allos Semiconductors Gmbh | Nitride semiconductor component and process for its production |
EP1883141B1 (de) | 2006-07-27 | 2017-05-24 | OSRAM Opto Semiconductors GmbH | LD oder LED mit Übergitter-Mantelschicht |
DE102006043400A1 (de) * | 2006-09-15 | 2008-03-27 | Osram Opto Semiconductors Gmbh | Optoelektronischer Halbleiterchip |
US7697584B2 (en) * | 2006-10-02 | 2010-04-13 | Philips Lumileds Lighting Company, Llc | Light emitting device including arrayed emitters defined by a photonic crystal |
-
2008
- 2008-06-27 DE DE102008030584A patent/DE102008030584A1/de not_active Withdrawn
-
2009
- 2009-06-09 KR KR1020117000338A patent/KR101629984B1/ko active IP Right Grant
- 2009-06-09 EP EP09768821.2A patent/EP2289115B1/de active Active
- 2009-06-09 WO PCT/DE2009/000810 patent/WO2009155897A1/de active Application Filing
- 2009-06-09 JP JP2011515085A patent/JP5520942B2/ja active Active
- 2009-06-09 US US12/990,243 patent/US8283191B2/en active Active
- 2009-06-09 CN CN201310119419.4A patent/CN103280497B/zh active Active
- 2009-06-09 CN CN2009801239731A patent/CN102067343B/zh active Active
- 2009-06-25 TW TW098121295A patent/TWI390773B/zh not_active IP Right Cessation
-
2012
- 2012-08-30 US US13/598,896 patent/US8956897B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0905797A2 (de) | 1997-09-29 | 1999-03-31 | Siemens Aktiengesellschaft | Halbleiterlichtquelle und Verfahren zu ihrer Herstellung |
DE10020464A1 (de) * | 2000-04-26 | 2001-11-08 | Osram Opto Semiconductors Gmbh | Strahlungsemittierendes Halbleiterbauelement auf GaN-Basis |
WO2002013281A1 (de) | 2000-08-08 | 2002-02-14 | Osram Opto Semiconductors Gmbh | Lichtemittierender halbleiterchip und verfahren zu dessen herstellung |
DE10147886A1 (de) * | 2001-09-28 | 2003-04-24 | Osram Opto Semiconductors Gmbh | Lumineszenzdiode und Herstellungsverfahren |
DE102005007601A1 (de) * | 2004-02-20 | 2005-09-08 | Osram Opto Semiconductors Gmbh | Optoelektronisches Bauelement, Vorrichtung mit einer Mehrzahl optoelektronischer Bauelemente und Verfahren zur Herstellung eines optoelektronischen Bauelements |
DE102005016592A1 (de) * | 2004-04-14 | 2005-11-24 | Osram Opto Semiconductors Gmbh | Leuchtdiodenchip |
DE102006008929A1 (de) * | 2006-02-23 | 2007-08-30 | Azzurro Semiconductors Ag | Nitridhalbleiter-Bauelement und Verfahren zu seiner Herstellung |
DE102006046237A1 (de) * | 2006-07-27 | 2008-01-31 | Osram Opto Semiconductors Gmbh | Halbleiter-Schichtstruktur mit Übergitter |
Non-Patent Citations (1)
Title |
---|
I. Schnitzer et al., Appl. Phys. Lett. 63 (16) 18. Oktober 1993, Seiten 2174-2176 |
Cited By (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2355189A3 (de) * | 2010-02-08 | 2014-05-21 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung und lichtemittierendes Vorrichtungspaket damit |
DE102010033137A1 (de) * | 2010-08-03 | 2012-02-09 | Osram Opto Semiconductors Gmbh | Leuchtdiodenchip |
US8860063B2 (en) | 2010-08-03 | 2014-10-14 | Osram Opto Semiconductors Gmbh | Light-emitting diode chip |
US9276167B2 (en) | 2010-09-10 | 2016-03-01 | Osram Opto Semiconductors Gmbh | Light-emitting diode chip and method for producing the same |
JP2013539603A (ja) * | 2010-09-10 | 2013-10-24 | オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング | 発光ダイオードチップおよびその製造方法 |
WO2012031852A1 (en) * | 2010-09-10 | 2012-03-15 | Osram Opto Semiconductors Gmbh | Light-emitting diode chip and method for producing the same |
EP2432036A3 (de) * | 2010-09-17 | 2014-07-16 | LG Innotek Co., Ltd. | Lichtemittierende Diode |
KR101730152B1 (ko) | 2010-10-06 | 2017-04-25 | 엘지이노텍 주식회사 | 발광 소자 |
EP2439794A3 (de) * | 2010-10-06 | 2014-10-29 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung |
EP2439796A3 (de) * | 2010-10-06 | 2014-11-05 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung und Beleuchtungssystem |
US9640726B2 (en) | 2010-10-12 | 2017-05-02 | Lg Innotek Co., Ltd. | Light emitting device and light emitting device package thereof |
EP2442374A3 (de) * | 2010-10-12 | 2012-06-06 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung und lichtemittierende Vorrichtungsverpackung dafür |
US8643040B2 (en) | 2010-10-12 | 2014-02-04 | Lg Innotek Co., Ltd. | Light emitting device and light emitting device package thereof |
WO2012136460A1 (de) * | 2011-04-07 | 2012-10-11 | Osram Opto Semiconductors Gmbh | Optoelektronischer halbleiterchip |
US9741912B2 (en) | 2011-04-07 | 2017-08-22 | Osram Opto Semiconductors Gmbh | Optoelectronic semiconductor chip |
EP2546893A3 (de) * | 2011-07-14 | 2014-06-18 | LG Innotek Co., Ltd. | Lichtemittierende Vorrichtung mit einer rauen Oberfäche und einer Ätzkontrollschicht for ein photoelektrochemisches Ätzen, Gehause für eine lichtemittierende Vorrichtung und eine Beleuchtungseinheit |
WO2013140320A1 (en) * | 2012-03-19 | 2013-09-26 | Koninklijke Philips N.V. | Light emitting device grown on a silicon substrate |
WO2014161738A1 (de) * | 2013-04-05 | 2014-10-09 | Osram Opto Semiconductors Gmbh | Optoelektronischer halbleiterchip und optoelektronisches modul |
US9947847B2 (en) | 2013-04-05 | 2018-04-17 | Osram Opto Semiconductor Gmbh | Optoelectronic semiconductor chip and optoelectronic module |
DE102014108373A1 (de) * | 2014-06-13 | 2015-12-17 | Osram Opto Semiconductors Gmbh | Optoelektronischer Halbleiterchip |
US9917230B2 (en) | 2014-06-13 | 2018-03-13 | Osram Opto Semiconductors Gmbh | Optoelectronic semiconductor chip |
WO2018149666A1 (de) * | 2017-02-15 | 2018-08-23 | Osram Opto Semiconductors Gmbh | Verfahren zur herstellung einer vielzahl von optoelektronischen bauelementen und optoelektronisches bauelement |
US10950746B2 (en) | 2017-02-15 | 2021-03-16 | Osram Oled Gmbh | Method for producing a plurality of optoelectronic components, and optoelectronic component |
Also Published As
Publication number | Publication date |
---|---|
EP2289115B1 (de) | 2017-08-09 |
JP5520942B2 (ja) | 2014-06-11 |
CN102067343B (zh) | 2013-05-08 |
TWI390773B (zh) | 2013-03-21 |
KR20110030542A (ko) | 2011-03-23 |
US20110104836A1 (en) | 2011-05-05 |
WO2009155897A1 (de) | 2009-12-30 |
EP2289115A1 (de) | 2011-03-02 |
US8283191B2 (en) | 2012-10-09 |
KR101629984B1 (ko) | 2016-06-13 |
JP2011525708A (ja) | 2011-09-22 |
US8956897B2 (en) | 2015-02-17 |
CN103280497B (zh) | 2016-08-03 |
US20120322186A1 (en) | 2012-12-20 |
TW201004000A (en) | 2010-01-16 |
CN102067343A (zh) | 2011-05-18 |
CN103280497A (zh) | 2013-09-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2289115B1 (de) | Verfahren zur herstellung eines optoelektronischen bauelementes | |
DE102012109460B4 (de) | Verfahren zur Herstellung eines Leuchtdioden-Displays und Leuchtdioden-Display | |
EP2260516B1 (de) | Optoelektronischer halbleiterchip und verfahren zur herstellung eines solchen | |
EP2245667B1 (de) | Monolithischer, optoelektronischer halbleiterkörper und verfahren zur herstellung eines solchen | |
EP2193555B1 (de) | Optoelektronischer halbleiterkörper | |
EP2122697B1 (de) | Strahlung emittierender halbleiterkörper mit einer für die emittierte strahlung durchlässigen, elektrisch leitenden kontaktschicht | |
EP2340568B1 (de) | Optoelektronischer halbleiterkörper | |
DE102013111496A1 (de) | Verfahren zum Herstellen von optoelektronischen Halbleiterbauelementen und optoelektronisches Halbleiterbauelement | |
WO2017198776A1 (de) | Bauelement mit erhöhter effizienz und verfahren zu dessen herstellung | |
WO2012025397A1 (de) | Halbleiterbauelement und verfahren zur herstellung eines halbleiterbauelements | |
DE102012106143A1 (de) | Nitrid-Halbleiter-Leuchtdiodenvorrichtung | |
DE102008039790B4 (de) | Optoelektronisches Bauelement und Verfahren zu dessen Herstellung | |
EP2980864A1 (de) | Optoelektronischer halbleiterchip und verfahren zur herstellung einer kontaktstruktur für einen derartigen chip | |
EP1299909B1 (de) | LUMINESZENZDIODENCHIP AUF DER BASIS VON InGaN UND VERFAHREN ZU DESSEN HERSTELLUNG | |
EP2111650B1 (de) | Halbleiterchip und verfahren zur herstellung eines halbleiterchips | |
WO2018172205A1 (de) | Optoelektronischer halbleiterchip und verfahren zu dessen herstellung | |
DE102008038852B4 (de) | Verfahren zur Herstellung eines optoelektronischen Bauelementes und optoelektronisches Bauelement | |
DE102018110985B4 (de) | Halbleiterlaserdiode, laserbauteil und verfahren zur herstellung einer halbleiterlaserdiode | |
DE10147791A1 (de) | Verfahren zur Herstellung eines Halbleiterbauelements auf der Basis eines Nitrid-Verbindungshalbleiters | |
DE102015104144A1 (de) | Optoelektronischer Halbleiterkörper und Verfahren zur Herstellung eines optoelektronischen Halbleiterkörpers | |
WO2019145216A1 (de) | Verfahren zur herstellung eines nitrid-verbindungshalbleiter-bauelements | |
DE112019003193B4 (de) | Halbleiterbauelement mit druckverspannter schicht und verfahren zur herstellung des halbleiterbauelements mit druckverspannter schicht | |
DE102017114467A1 (de) | Halbleiterchip mit transparenter Stromaufweitungsschicht | |
WO2017021301A1 (de) | Verfahren zur herstellung eines nitrid-halbleiterbauelements und nitrid-halbleiterbauelement | |
DE102016102876A1 (de) | Optoelektronisches Halbleiterbauelement und Verfahren zur Herstellung eines optoelektronischen Halbleiterbauelements |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OM8 | Search report available as to paragraph 43 lit. 1 sentence 1 patent law | ||
R012 | Request for examination validly filed | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |