DE10117880B4 - Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund - Google Patents
Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund Download PDFInfo
- Publication number
- DE10117880B4 DE10117880B4 DE10117880A DE10117880A DE10117880B4 DE 10117880 B4 DE10117880 B4 DE 10117880B4 DE 10117880 A DE10117880 A DE 10117880A DE 10117880 A DE10117880 A DE 10117880A DE 10117880 B4 DE10117880 B4 DE 10117880B4
- Authority
- DE
- Germany
- Prior art keywords
- adhesive
- carrier
- components
- composite
- heat
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6835—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L21/6836—Wafer tapes, e.g. grinding or dicing support tapes
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J5/00—Adhesive processes in general; Adhesive processes not provided for elsewhere, e.g. relating to primers
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J5/00—Adhesive processes in general; Adhesive processes not provided for elsewhere, e.g. relating to primers
- C09J5/06—Adhesive processes in general; Adhesive processes not provided for elsewhere, e.g. relating to primers involving heating of the applied adhesive
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J2301/00—Additional features of adhesives in the form of films or foils
- C09J2301/50—Additional features of adhesives in the form of films or foils characterized by process specific features
- C09J2301/502—Additional features of adhesives in the form of films or foils characterized by process specific features process for debonding adherents
-
- C—CHEMISTRY; METALLURGY
- C09—DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
- C09J—ADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
- C09J2400/00—Presence of inorganic and organic materials
- C09J2400/10—Presence of inorganic materials
- C09J2400/12—Ceramic
- C09J2400/123—Ceramic in the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2221/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
- H01L2221/67—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
- H01L2221/683—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L2221/68304—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
- H01L2221/68327—Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Organic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Dicing (AREA)
Abstract
Verfahren
zum Vereinzeln von elektronischen Bauteilen aus einem Verbund, nämlich Chips aus
einem Wafer, bei dem der Verbund zunächst auf einem Träger aufgeklebt
wird und die Bauteile voneinander getrennt werden, wonach die Bauteile
dann einzeln oder in Gruppen unter Verwendung einer Vakuumpipette
von dem Träger
abgehoben werden, wobei die Haftwirkung des Klebstoffes selektiv
verminderbar ist, wobei zum Ablösen der
Bauteile der Klebstoff im entsprechenden Bereich in seiner Haftwirkung
vermindert wird, wobei der Träger
als starre Platte ausgebildet ist, und wobei die Wärme zum Deaktivieren
des Klebstoffs durch das Bauteil hindurch aufgebracht wird, dadurch
gekennzeichnet, dass der Klebstoff vor dem Ablösen der Bauteile im entsprechenden
Bereich des Verbunds deaktiviert wird.
Description
- Die Erfindung bezieht sich auf ein Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund, insbesondere Chips aus einem Wafer, bei dem der Verbund zunächst auf einem Träger aufgeklebt wird und die Bauteile voneinander getrennt werden, wonach die Bauteile dann einzeln oder in Gruppen von dem Träger abgelöst werden.
- Bislang werden Wafer auf eine dehnbare Trägerfolie aufgesetzt. Anschließend werden diese Wafer in einem Sägeprozess in einzelne Chips aufgetrennt. Dieser gesägte Wafer auf Trägerfolie bildet mit einem Trägerrahmen das Eingangsmaterial für die sog. Die-Bond Prozesse. Zum Ablösen der Chips von der Trägerfolie wird zunächst von der Rückseite her eine Nadel, der sog. Die Ejector, unter den zu lösenden Chip gefahren, der den Chip von unten von der Trägerfolie löst. Der so gelöste Chip wird mit einer Vakuumpipette übernommen und auf ein anderes Substrat übergeben, wo der Chip dann weiteren Prozessen unterworfen wird.
- Dieses Verfahren hat sich in der Vergangenheit sehr bewährt; es setzt jedoch voraus, dass der Chip im Vergleich zur Trägerfolie relativ starr ist, so dass die von der Rückseite her agierende Ejector-Nadel zwar die Trägerfolie dehnt; den Chip jedoch abhebt.
- Aus dem Stand der Technik, nämlich der
DE 19921230 A1 , derJP 2-39452 A JP 62-267384 A JP 63-17981 A EP 0999583 A2 sind verwandte Vorrichtungen und Verfahren bekannt. Als nächstliegender Stand der Technik wird dieDE 19921230 A1 angesehen. - Aufgabe der vorliegenden Erfindung ist es, ein Verfahren zur Verfügung zu stellen, mit welchem auf dünnere Chips vereinzelt werden können, und zwar auch solche Chips, die sich selbst ähnlich wie eine Folie verhalten. Es handelt sich hierbei insbesondere um Silicium-Chips mit einer Dicke unterhalb von 60 μm bis zu einer Dicke von 10 μm.
- Zur Lösung dieser Aufgabe sieht die Erfindung ein erfindungsgemäßes Verfahren gemäß dem Gegenstand von Anspruch 1 und 3 vor.
- Der Vorteil dieser Verfahren besteht darin, dass zum Ablösen wie bei den bisherigen Verfahren auch, weiterhin Vakuumpipetten verwendet werden können und dass es darüber hinaus auf einfache Weise möglich ist, auch dünne Chips abzulösen, die eine hohe Duktilität und ein folienähnliches Verhalten aufweisen, wobei kein Die Ejektor verwendet wird.
- Besonders günstig ist es hierbei, wenn der selektiv deaktivierte Klebstoff wärmelöslich ist. Das macht es besonders einfach, in einem bestimmten Bereich des Verbundes durch gezielte Einbringung von Wärme den Klebstoff zu deaktivieren, um dann die einzelnen Bauteile abzulösen. Bei besonders dünnen Bauteilen lässt sich die Wärme zum Deaktivieren des Klebstoffs durch das Bauteil hindurch aufbringen.
- Alternativ dazu kann die Wärme zum Deaktivieren des Klebstoffs auch durch den Träger hindurch aufgebracht werden. Diese Möglichkeit bietet sich z. B. an, wenn die Bauteile etwas dicker oder wärmeempfindlich sind. Eine einfache Möglichkeit der Wärmeaufbringung ist die Verwendung von Heißluft. Vorteilhaft ist aber auch die Wärmeaufbringung durch Wärmestrahlung, beispielsweise Infrarot- oder Laserbestrahlung.
- Der Träger kann aus einer starren Platte vorzugsweise aus Glas, Glaskeramik oder Kunststoff bestehen. Insbesondere dann, wenn die Wärme durch den Träger hindurch zugeführt wird, ist es günstig, wenn die Wärmeleitfähigkeit des Trägers quer zur Trägerebene besser als in Trägerebene ist. Materialien, insbesondere Glaskeramik, die diese Eigenschaften aufweisen, sind hinreichend bekannt; sie werden beispielsweise bei Keramikkochfeldern verwendet. Als günstig hat sich auch herausgestellt, wenn der Klebstoff als Folie ausgebildet ist. Dadurch wird eine gleichmäßige Klebstoffstärke auf dem Träger gewährleistet.
- Bei den elektrischen Bauteilen handelt es sich vorzugsweise um Silicium-Chips einer Dicke von 10 μm bis 60 μm.
- Im folgenden wird das Verfahren anhand einer Zeichnung näher erläutert. Es zeigen:
-
1 eine Draufsicht auf einen gesägten Wafer auf einer Trägerplatte, -
2 eine Schnittansicht durch die Trägerplatte aus1 entlang der Linie II-II, und -
3 eine vergrößerte Detailansicht aus2 mit schematischer Darstellung zweier Wärmequellen und einer Vakuumpipette. -
1 zeigt eine Glasplatte1 als Trägerplatte für einen bereits gesägten Wafer2 , der aus einer Vielzahl von bereits voneinander getrennten Chips3 besteht. Es handelt sich hierbei um einen Wafer bzw. Chips, der eine Dicke von unter 60 μm und ein folienähnliches Verhalten aufweist. - Wie besser noch aus
3 ersichtlich ist, ist der Wafer2 auf der Glasplatte1 mit Hilfe einer Klebefolie4 aufgeklebt. Die Klebefolie4 besteht aus einem wärmelöslichen Klebstoff, d. h. einem Klebstoff, der bei Erwärmung seine Klebeeigenschaften verliert bzw. stark verringert. - Im Folgenden wird anhand der Zeichnung das erfindungsgemäße Verfahren näher erläutert.
- Zunächst wird auf die Glasplatte
1 eine Klebefolie4 aufgebracht. Auf diese Klebefolie4 wird dann der Wafer2 als ganzes aufgeklebt. Alternativ kann auch die Klebefolie zunächst auf den Wafer2 aufgeklebt werden, der dann mit der Klebefolie4 auf die Glasplatte aufgeklebt wird. - Im Anschluss daran wird der Wafer
4 auf der Glasplatte1 in die einzelnen Chips3 aufgetrennt. Dies geschieht in herkömmlicher Weise durch Sägen. - Zum Vereinzeln der einzelnen Chips
3 , bzw. zu deren Ablösen wird die Klebefolie4 in dem Bereich des Wafers2 , aus dem der jeweilige Chip3 herausgenommen werden soll, erwärmt. In3 sind hierzu zwei unterschiedliche Methoden dargestellt. In der linken Hälfte der3 wird mittels einer Strahlungsquelle5 die Unterseite der Glasplatte1 unterhalb des zu entnehmenden Chips3 erwärmt. In diesem Bereich löst sich die Klebstofffolie4 , so dass der Chip mit Hilfe einer herkömmlichen Vakuumpipette6 nach oben weggenommen werden kann. - In der rechten Hälfte der
3 ist eine Alternative dargestellt. Dort wird die Wärme von der Oberseite eingebracht, und zwar diesmal mit Hilfe einer Heißluftdüse7 , die oberhalb des zu entnehmenden Chips3 platziert wird. Die Wärme durchdringt den Chip3 und löst den darunterliegenden Klebstoff der Klebefolie4 . Die Heißluftdüse7 verfährt dann seitlich und macht Platz für die Vakuumpipette6 , die den Chip dann in herkömmlicher Weise aufnimmt. - Die mit der Vakuumpipette
6 abgenommenen Chips können in herkömmlicher Weise weiterverarbeitet werden, beispielsweise auf ein anderes Substrat aufgeklebt oder in einem nachfolgenden Die-Bonding Prozess weiterverarbeitet werden. - Alternativ zu dem oben beschriebenen Verfahren kann auch ein großflächiger Bereich des Trägers erwärmt werden, so dass der Klebstoff im Bereich mehrerer Chips gleichzeitig deaktiviert wird.
Claims (7)
- Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund, nämlich Chips aus einem Wafer, bei dem der Verbund zunächst auf einem Träger aufgeklebt wird und die Bauteile voneinander getrennt werden, wonach die Bauteile dann einzeln oder in Gruppen unter Verwendung einer Vakuumpipette von dem Träger abgehoben werden, wobei die Haftwirkung des Klebstoffes selektiv verminderbar ist, wobei zum Ablösen der Bauteile der Klebstoff im entsprechenden Bereich in seiner Haftwirkung vermindert wird, wobei der Träger als starre Platte ausgebildet ist, und wobei die Wärme zum Deaktivieren des Klebstoffs durch das Bauteil hindurch aufgebracht wird, dadurch gekennzeichnet, dass der Klebstoff vor dem Ablösen der Bauteile im entsprechenden Bereich des Verbunds deaktiviert wird.
- Verfahren nach Anspruch 1, dadurch gekennzeichnet, dass der Träger als starre Platte aus Glas, Glaskeramik oder Kunststoff ausgebildet wird.
- Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund, nämlich Chips aus einem Wafer, bei dem der Verbund zunächst auf einem Träger aufgeklebt wird und die Bauteile voneinander getrennt werden, wonach die Bauteile dann einzeln oder in Gruppen unter Verwendung einer Vakuumpipette von dem Träger abgehoben werden, wobei die Haftwirkung des Klebstoffes selektiv verminderbar ist, wobei zum Ablösen der Bauteile der Klebstoff im entsprechenden Bereich in seiner Haftwirkung vermindert wird, wobei der Träger als starre Platte aus Glas, Glaskeramik oder Kunststoff ausgebildet ist, und wobei die Wärme zum Deaktivieren des Klebstoffs durch den Träger hindurch aufgebracht wird, dadurch gekennzeichnet, dass die Wärmeleitfähigkeit des Trägers quer zur Trägerebene besser ist als in der Trägerebene.
- Verfahren nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, dass der Klebstoff wärmelöslich ist.
- Verfahren nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, dass die Wärme durch Heißluft aufgebracht wird.
- Verfahren nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, dass die Wärme durch Wärmestrahlung aufgebracht wird.
- Verfahren nach einem der Ansprüche 1 bis 6, dadurch gekennzeichnet, dass die elektronischen Bauteile Silicium-Chips mit eine Dicke von 10 μm bis 60 μm sind.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10117880A DE10117880B4 (de) | 2001-04-10 | 2001-04-10 | Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund |
US10/474,644 US20050164472A1 (en) | 2001-04-10 | 2002-04-10 | Method for separating electronic components from a composite |
JP2002586378A JP2004531061A (ja) | 2001-04-10 | 2002-04-10 | 複合体から電子部品を分割する方法 |
EP02766624A EP1419524A2 (de) | 2001-04-10 | 2002-04-10 | Verfahren zum vereinzeln von elektronischen bauteilen aus einem verbund |
PCT/EP2002/004001 WO2002089176A2 (de) | 2001-04-10 | 2002-04-10 | Verfahren zum vereinzeln von elektronischen bauteilen aus einem verbund |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10117880A DE10117880B4 (de) | 2001-04-10 | 2001-04-10 | Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund |
Publications (2)
Publication Number | Publication Date |
---|---|
DE10117880A1 DE10117880A1 (de) | 2002-10-24 |
DE10117880B4 true DE10117880B4 (de) | 2009-01-29 |
Family
ID=7681089
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE10117880A Expired - Fee Related DE10117880B4 (de) | 2001-04-10 | 2001-04-10 | Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund |
Country Status (5)
Country | Link |
---|---|
US (1) | US20050164472A1 (de) |
EP (1) | EP1419524A2 (de) |
JP (1) | JP2004531061A (de) |
DE (1) | DE10117880B4 (de) |
WO (1) | WO2002089176A2 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102016001602A1 (de) | 2016-02-11 | 2017-08-17 | Mühlbauer Gmbh & Co. Kg | Vorrichtung und Verfahren zum Lösen auf einem Substral bereitgestellter elektronischer Bauteile mittels einer Strahlenquelle |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10323857A1 (de) | 2003-05-26 | 2005-01-27 | Osram Opto Semiconductors Gmbh | Gehäuse für ein Laserdiodenbauelement, Laserdiodenbauelement und Verfahren zum Herstellen eines Laserdiodenbauelements |
JP2005019571A (ja) * | 2003-06-24 | 2005-01-20 | Canon Inc | チップの実装方法及び実装基板の製造装置 |
DE10334576B4 (de) * | 2003-07-28 | 2007-04-05 | Infineon Technologies Ag | Verfahren zum Herstellen eines Halbleiterbauelements mit einem Kunststoffgehäuse |
US8697228B2 (en) * | 2009-05-06 | 2014-04-15 | Corning Incorporated | Carrier for glass substrates |
DE102009035099B4 (de) * | 2009-07-29 | 2017-09-28 | Asm Assembly Systems Gmbh & Co. Kg | Vorrichtung und Verfahren zum Abheben von Bauteilen von einem Träger |
EP2434528A1 (de) | 2010-09-28 | 2012-03-28 | Nederlandse Organisatie voor toegepast -natuurwetenschappelijk onderzoek TNO | Aktiver Träger zum Tragen eines Wafer und Freisetzungsverfahren |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62267384A (ja) * | 1986-05-15 | 1987-11-20 | Sun A Chem Ind Co Ltd | ダイシングテ−プ |
JPH0239452A (ja) * | 1988-07-28 | 1990-02-08 | Toshiba Corp | 半導体チップの剥離装置 |
JPH06317981A (ja) * | 1993-04-30 | 1994-11-15 | Canon Inc | 多色画像形成装置 |
EP0999583A2 (de) * | 1998-11-05 | 2000-05-10 | Philips Corporate Intellectual Property GmbH | Stabilisierung eines Substrats mittels Trägerelement |
DE19921230A1 (de) * | 1999-05-07 | 2000-11-09 | Giesecke & Devrient Gmbh | Verfahren zum Handhaben von gedünnten Chips zum Einbringen in Chipkarten |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2492164B1 (fr) * | 1980-10-15 | 1987-01-23 | Radiotechnique Compelec | Procede de realisation simultanee de liaisons electriques multiples, notamment pour le raccordement electrique d'une micro-plaquette de semiconducteurs |
JPS6351273A (ja) * | 1986-08-19 | 1988-03-04 | Mitsubishi Electric Corp | 半導体基板の切り出し用テ−プ接着方法およびその装置 |
US4934582A (en) * | 1989-09-20 | 1990-06-19 | Microelectronics And Computer Technology Corporation | Method and apparatus for removing solder mounted electronic components |
JPH0492450A (ja) * | 1990-08-08 | 1992-03-25 | Sumitomo Electric Ind Ltd | チップ状部品のピックアップ方法及びその装置 |
US5072874A (en) * | 1991-01-31 | 1991-12-17 | Microelectronics And Computer Technology Corporation | Method and apparatus for using desoldering material |
JPH04336448A (ja) * | 1991-05-13 | 1992-11-24 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
DE19962763C2 (de) * | 1999-07-01 | 2001-07-26 | Fraunhofer Ges Forschung | Verfahren zum Vereinzeln eines Wafers |
-
2001
- 2001-04-10 DE DE10117880A patent/DE10117880B4/de not_active Expired - Fee Related
-
2002
- 2002-04-10 US US10/474,644 patent/US20050164472A1/en not_active Abandoned
- 2002-04-10 EP EP02766624A patent/EP1419524A2/de not_active Withdrawn
- 2002-04-10 WO PCT/EP2002/004001 patent/WO2002089176A2/de active Application Filing
- 2002-04-10 JP JP2002586378A patent/JP2004531061A/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62267384A (ja) * | 1986-05-15 | 1987-11-20 | Sun A Chem Ind Co Ltd | ダイシングテ−プ |
JPH0239452A (ja) * | 1988-07-28 | 1990-02-08 | Toshiba Corp | 半導体チップの剥離装置 |
JPH06317981A (ja) * | 1993-04-30 | 1994-11-15 | Canon Inc | 多色画像形成装置 |
EP0999583A2 (de) * | 1998-11-05 | 2000-05-10 | Philips Corporate Intellectual Property GmbH | Stabilisierung eines Substrats mittels Trägerelement |
DE19921230A1 (de) * | 1999-05-07 | 2000-11-09 | Giesecke & Devrient Gmbh | Verfahren zum Handhaben von gedünnten Chips zum Einbringen in Chipkarten |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102016001602A1 (de) | 2016-02-11 | 2017-08-17 | Mühlbauer Gmbh & Co. Kg | Vorrichtung und Verfahren zum Lösen auf einem Substral bereitgestellter elektronischer Bauteile mittels einer Strahlenquelle |
Also Published As
Publication number | Publication date |
---|---|
WO2002089176A2 (de) | 2002-11-07 |
JP2004531061A (ja) | 2004-10-07 |
EP1419524A2 (de) | 2004-05-19 |
WO2002089176A3 (de) | 2004-03-11 |
US20050164472A1 (en) | 2005-07-28 |
DE10117880A1 (de) | 2002-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2802654C3 (de) | Befestigung einer Halbleiterplatte an einer Läppscheibe | |
DE19628237A1 (de) | Halbleitervorrichtung und Herstellungsverfahren der Gleichen | |
EP1599078A2 (de) | Verfahren zur Befestigung von elektronischen Bauelementen auf einem Substrat | |
WO2001074726A1 (de) | Verfahren zum herstellen von kleinen dünnglasscheiben und grössere dünnglasscheibe als halbfabrikat für dieses herstellen | |
DE102005046031B3 (de) | Verfahren zur Separierung von Teilen aus einem Substrat | |
DE102015107724B4 (de) | Verfahren zum Herstellen einer Substratanordnung, Substratanordnung, Verfahren zum Verbinden eines Elektronikbauteils mit einer Substratanordnung und Elektronikbauteil | |
DE10117880B4 (de) | Verfahren zum Vereinzeln von elektronischen Bauteilen aus einem Verbund | |
DE2855426A1 (de) | Verfahren zur herstellung von einzelnen, eine schmelzklebstoffschicht tragenden schmucksteinen | |
DE102006032488B4 (de) | Verfahren zur Bearbeitung von Wafern | |
DE10128923A1 (de) | Verfahren zum Umsetzen eines im wesentlichen scheibenförmigen Werkstücks und Vorrichtung zur Durchführung dieses Verfahrens | |
EP2553719B1 (de) | Verfahren zur herstellung eines mit chips bestückten wafers mit hilfe von zwei selektiv abtrennbaren trägerwafern mit ringförmigen adhäsionsschichten mit unterschiedlichen ringbreiten | |
DE19739684B4 (de) | Verfahren zur Herstellung von Chipstapeln | |
DE10128924A1 (de) | Verfahren zum Umsetzen eines im wesentlichen scheibenförmigen Werkstücks sowie Vorrichtung zum Durchführen dieses Verfahrens | |
EP2263825B1 (de) | Verfahren zur herstellung von werkstücken aus einer materialplatte | |
DE19822512A1 (de) | Verfahren zum Vereinzeln und Positionieren von Halbleiter-Bauteilen | |
DE102006009394A1 (de) | Mehrlagenschichtsystem mit einer Schicht als Trennschicht zum Trägern von dünnen Wafern bei der Halbleiterherstellung | |
EP4360132A1 (de) | Verfahren und system zur herstellung mikrostrukturierter komponenten | |
EP1524104A1 (de) | Bearbeitungsverbund für ein Substrat | |
DE10340409B4 (de) | Trägerwafer und Verfahren zum Bearbeiten eines Halbleiterwafers unter Verwendung eines Trägerwafers | |
DE102014227005A1 (de) | Verfahren zum Aufteilen eines Wafers in Chips | |
DE10337920B4 (de) | Verfahren zur Herstellung einer Mehrzahl von Bauteilen und Zwischenprodukt in Form eines Schichtverbundes | |
DE3732142A1 (de) | Verfahren zur herstellung einer mit einer maske versehenen glasplatte sowie stempelkoerper zur durchfuehrung des verfahrens | |
DE102005041539A1 (de) | Adhäsive Folie zum Bestücken eines Trägers und Verfahren unter Verwendung der Folie | |
DE102009017306B4 (de) | Vorrichtung zum selektiven Übertragen einer mikrostrukturierten Komponente | |
EP2843712A2 (de) | Vorrichtung und Verfahren zur Herstellung eines Wafers mit einer selektiven Positionierung im Trägersystem |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8364 | No opposition during term of opposition | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |
Effective date: 20131101 |