CZ20013478A3 - Řízení za chodu multiprocesorového počítačového systému - Google Patents
Řízení za chodu multiprocesorového počítačového systému Download PDFInfo
- Publication number
- CZ20013478A3 CZ20013478A3 CZ20013478A CZ20013478A CZ20013478A3 CZ 20013478 A3 CZ20013478 A3 CZ 20013478A3 CZ 20013478 A CZ20013478 A CZ 20013478A CZ 20013478 A CZ20013478 A CZ 20013478A CZ 20013478 A3 CZ20013478 A3 CZ 20013478A3
- Authority
- CZ
- Czechia
- Prior art keywords
- computer
- power
- component
- components
- signals
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4081—Live connection to bus, e.g. hot-plugging
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Sources (AREA)
- Debugging And Monitoring (AREA)
- Hardware Redundancy (AREA)
- Stored Programmes (AREA)
- Multi Processors (AREA)
Description
ŘÍZENÍ ZA CHODU MULTIPROCESOROVÉHO POČÍTAČOVÉHO SYSTÉMU
JUDr. Petr Kalenský advokát
120 00 Praha 2, Hálkova 2 • · 9 9
9» · · » · v • · · · • 9 9 9 · • · · · • · · · · ·*··
Oblast techniky
Vynález se obecně týká počítačových systémů, zejména způsobu aktualizace nebo opravování počítačových komponent.
Dosavadní stav techniky
Moderní počítačové systémy jsou často sestaveny z množství procesorových jednotek a hlavní paměti, které jsou spojeny obecným propojením. Základní struktura běžného multiprocesorového počítačového systému 10 je na obr. 1. Počítačový systém 10 má několik procesorových jednotek (CPU) 12a, 12b a 12c, které jsou připojeny k různým periferiím nebo vstupně/výstupnim (I/O) zařízením 14 (jako například monitoru, klávesnici a trvalému paměťovému zařízení), paměťové zařízení 16 (RAM), které je používáno procesorovými jednotkami k provádění programových instrukcí a firmware 18, jehož primárním účelem je vyhledat a zavést operační systém z jedné z periferií (obvykle trvalého paměťového zařízení) kdykoli se počítač poprvé zapne.
Procesorové jednotky 12a - 12c komunikují s periferními zařízeními, pamětí a firmwarem různými prostředky včetně sběrnice 20 . Počítačový systém 10 může mít mnoho přídavných
komponent, | které nejsou zobrazeny, jako např. sériové a |
paralelní | porty pro připojeni např. k modemům nebo |
tiskárnám. | Existují další komponenty, které mohou být ve |
82816 (2782816_CZ.doc) spojení s komponentami zobrazenými v blokovém diagramu na obr. 1; lze použít například zobrazovací adaptér k řízení výstupu na monitoru, řadič paměti lze použít pro přístup do paměti 16 atd. Počítač také může mít více než tři procesorové jednotky. V symetrickém multiprocesorovém počítači (SMP) jsou obecně všechny procesorové jednotky 12a12c identické, to znamená, že všechny používají k provozu společnou sadu nebo dílčí sadu instrukcí a protokolů a obecně mají stejnou architekturu.
Běžné počítačové systémy po dodání z továrny, často dovolují uživateli přidávat nebo odebírat různé komponenty.
Pro periferní zařízení toho lze dosáhnout použitím rozšiřovací sběrnice jako např. ISA sběrnice nebo PCI sběrnice.
Další komponenta, která je uživatelem běžně přidávána, je hlavní paměť.
Tato paměť je často tvořena množstvím paměťových modulů, které lze podle potřeby přidávat nebo odebírat.
V novějších počítačových konstrukcích lze dokonce přidávat nebo vyměňovat i procesorové jednotky.
Rozšiřovací sběrnice, jako ISA a PCI sběrnice, byla původně velmi omezena, takže bylo nutné vypnout celý počítačový systém před tím, než mohlo být přidáno nebo odebráno jakékoli periferní zařízení ze slotu PCI, a potom znovu zapnout (znovu zavést systém) pro správnou inicializaci operačního systému a nového periferního zařízení. V poslední době byly vyvinuty takové počítačové hardwarové komponenty jako např. za chodu vyměnitelné PCI adaptéry, které lze přidávat nebo odebírat z počítačového systému za úplného provozu systému, tudíž bez jakéhokoli přerušení z důvodu údržby. Každý PCI slot v PCI sběrnici má oddělenou napájecí linku, oddělenou linku reset a přepínač (2782816_CZ.doc)
připojující slot k PCI sběrnici, který umožňuje, aby byl slot elektricky izolován od této PCI sběrnice a znovu aktivován po připojení nového PCI zařízení do tohoto slotu.
Tato schopnost výměny za chodu nebyla nikdy rozšířena na komponenty jádra nebo na komponenty na nízké úrovni jako jsou procesory, systémová paměť nebo moduly regulátorů napětí (VRM), které se používají k výrobě požadovaných napěťových zdrojů/referencí o přesném napětí. I když v některých běžných systémech lze přidávat nebo vyměňovat procesory a systémovou RAM, musí být při těchto aktualizacích nebo zásazích tyto systémy přesto vypnuty. Dále komponenty jako VRM jsou obecně neodebiratelné a jakákoli náhrada vyžaduje opravu kvalifikovaným technikem na místě, protože VRM je do systému připojen pevně.
Bohužel, uživatel může nejenom chtít přidat další PCI zařízení, ale dále by mohl chtít nahradit vadný procesor, paměťový blok nebo VRM bez servisního přerušení. Na mnoha počítačových systémech (zejména u velkých serverů používaných v síti klient-server) mohou být připojeny stovky uživatelů a doba potřebného vypnutí k provedení takového servisního zásahu může být extrémně drahá. Také v systémech, které jsou používány v kritických aplikacích je velmi žádoucí možnost provést všechny kroky údržby nebo aktualizace bez servisního přerušení, zejména pokud je potřeba nahradit vadnou komponentu.
(2782816_CZ.doc)
Jeden problém zajištění takových zařízení s možností vyměňování za chodu se týká řízení použitých^^napětí proudů.
Je nutné udržovat individuální charak. .ku napájení každého za chodu připojitelného zařízení, i současnosti dostupné konstrukce napájecích zdrojů nejsou schopné • · · · · ·
JUDr. Petr Kalenský advokát
120 00 Praha 2, Hálkova 2 ·· ;Uprávpná strana • · · · t • · · · «·· · · ♦··· takovéto řízeni zajistit. Rozšířené schopnosti připojování za provozu budou také nezbytně vyžadovat generování vhodných stavových signálů pro ostatní části počítačového systému např. firmware nebo operační systém, který dohlíží na operace zapojování za provozu způsobem, který nebyl dosud zvažován. Bylo by tudíž žádoucí zajistit způsob řízení napěťových zdrojů k zařízením připojitelným za chodu v počítačovém systému, aby se umožnila aktualizace nebo oprava komponent systému bez nutnosti vypnutí nebo přerušení systému. Dále by bylo výhodné kdyby tento způsob mohl snadno zvládnut velké množství za chodu připojitelných zařízení a sledovat na těchto zařízeních poruchy napájení.
US-A5 875 308 popisuje architekturu PCI (z angl. peripheral component interconnect) pro data zpracovávající systém obsahující PCI hostitelskou sběrnici, množství lokálních sběrnic PCI a PCI můstek pro připojováni za chodu. Každá z lokálních PCI sběrnic má slot pro adaptérové karty. Můstek připojování za chodu, připojený mezi PCI hostitelskou sběrnici PCI lokální sběrnice, se používá pro řízení napájení do každé z lokálních sběrnic PCI tak, aby PCI karta adaptéru mohla být odstraněna z libovolných slotů nebo přidána do libovolných slotů mezi sloty pro adaptérové karty za chodu za současné probíhající práce na kartách adaptérů umístěných v jiných slotech adaptérových karet.
EP-A-0 772 134 popisuje počítačový systém opatřený konektorovými sloty pro příjem rozšiřovacích karet pro implementaci funkcí jako například I/O (vstup/výstup), paměť a podobně. Řídící signál reset vydaný z můstkového I/O čipu se používá k zahájení procesu zastavení aktivity zpracování dat odstraňované karty, odpojení slotu od sběrnice (2782816_CZ.doc) ; Upravená strana • « ·
JUDr. Petr Kalenský advokát
120 00 Praha 2, Hálkova 2
- 4a a způsobení plynulého snižování napájení. Řídící signál reset zůstává aktivní, dokud se původní karta neodstraní a do slotu se nenainstaluje nová karta. Po nainstalování nové karty do konektoru se napájení zvýší, slot se připojí ke sběrnici a signál reset z můstkového čipu se deaktivuje. Jednotlivý slot může být v počítačovém systému izolován od ostatních slotů, takže lze vyměňovat určité adaptérové karty bez potřeby vypínat celý počítačový systém.
WO 93.15459 popisuje způsob pro vkládání nebo odstraňování zařízení s obvody do slotu na zadní ploše počítačového systému, který má zapnutá zařízení s obvody propojená komunikační sběrnicí. Způsob používá řadič slotů k upozorňování systému na to, že se má vložit zařízení s obvody, identifikaci umístění pro zařízení s obvody v systému a vložení zařízení s obvody do slotu na zadní ploše při zapnutém systému. Detekční signál je zajištěn izolováním zemnícího vývodu na zadní ploše a připojením tlumícího (pull-up) rezistoru, takže! jakmile se vloží zařízení s obvody, vývod se uzemní. Po ietekci obvodu sloučí řadič slotu rozhodne pro sběrnici, počká, až poklesne existující provoz na sběrnici a pak
Zc pne a řešetu je novou desku.
Podstata vynálezu
Tento vynález tudíž zajišťuje zp počítačového systému systému, který obecně počítačové počítačová počítačové obvod počítačového komponenty komponenta komponenty bez přerušení obsahuje kroky př k desce počítačo' má napěťový vstup, ' k systémové desc systému, napájení ůsob provádění oprav provozu počítačového ipojení alespoň jedné rého systému, přičemž detekce připojení e používající řídící energií napěťového (2782816_CZ.doc) : Upravená strana
JUDr. Petr Kalenský advokát
4b
120 00 Praha 2, Hálkova 2 ·· ·· ♦· ··♦ ·’ ♦··· vstupu počítačové komponenty odezvou na krok detekce, a potom sledování napájení dodávaného napěťovému vstupu počítačové komponenty, vyznačující se tím, že způsob obsahuje připojeni alespoň jedné za chodu připojitelné, neperiferní komponenty na nízké úrovni počítačového systému do konektoru na systémové desce počítačového systému, což umožňuje, aby jednotlivý obvod měkkého startu plynule zapnul napájecí napětí do příslušné nebo každé komponenty připojené do systémové desky a individuálně sledovat přivedené napájení, a použití programovatelného pole hradel obsahující řídící logiku měkkého startu přizpůsobenou pro příjem signálů detekce přítomnosti od obvodů měkkého startu udávající přítomnost komponent připojených k systémové desce a pro odpověď na přítomnost signálů detekce přivedením signálů on/off, aby se umožnilo jednotlivým obvodům měkkého startu a řídící logice chyb odpovědět na signály chyb od obvodů měkkého startu pro přivedení signálů reset do obvodů měkkého startu. Vynález může dále obsahovat krok vypnutí napájení do napěťového vstupu počítačové komponenty odezvou na zjištění toho, že okamžitá úroveň napájení dodávaného do napěťového vstupu počítačové komponenty přesahuje určenou úroveň. Signál chyba je zachycen v aktivním stavu odezvou na toto zjištění; signál chyba se vynuluje po odstranění komponenty ze systému.
Tento způsob se rovněž používá pro množství za chodu připojitelných komponent, kde napájení dodávané každé komponentě je individuálně sledováno. Řídící obvod může řadit napájení do komponent v libovolném požadovaném pořadí. Množství signálů napětí v pořádku z počítačových komponent se slučuje v řídícím obvodu a řídící obvod generuje systémový signál napětí v pořádku, na základě množství signálů napětí v pořádku od počítačových komponent.
(2782816_CZ.doc)
- 5 JUDr. Petr Kalenský advokát
120 00 Praha 2, Hálkova 2
9999 ·· • · 9 ·«
9 9 ·· • · 9 9 99
9 9 9 ··
99·· ; Oprášená strana
9 9 • · ·
9 ♦ 9 9 9
Z druhého hlediska tento vynález zajišťuje napájecí subsystém pro počítačový systém, obsahující desku s obvody, která má alespoň jeden konektor pro přijímání komponenty počítačového systému, přičemž počítačová komponenta má napěťový vstup, prostředky pro detekci připojení počítačové komponenty k desce s obvody, prostředky pro dodávání napájení na napěťový vstup počítačové komponenty odezvou na detekci tohoto spojení a prostředky pro sledování napájení dodávaného na se vyznačuj ící připoj ené připoj itelných, napěťový tím, že na vstup počítačové subsystém obsahuje desku pro přijetí komponenty, konektory za chodu systémovou neperiferních komponent na nižší úrovni počítačového systému, jednotlivé obvody měkkého startu jsou přizpůsobené k tomu, aby byly aktivovány k tomu, aby plynule zapnuly napájecí napětí do komponent připojených ke konektorům systémové desky a pro individuální sledování přiváděného napětí; a programovatelné pole hradel, přičemž programovatelné pole hradel obsahuje řídící logiku měkkého startu mající množství vstupů detekce přítomnosti přizpůsobených na přijímání signálů přítomnost detekována od obvodů měkkého startu udávající přítomnost komponent připojovaných do konektorů systémové desky a pro odpověď na signály přítomnost detekována přivedením signálů on/off, aby se umožnilo jednotlivým obvodům měkkého startu a řídící logice chyb přizpůsobené pro přijímání signálů chyb od obvodů měkkého startu a pro odpověď na odstranění počítačových komponent přivedením signálů reset do obvodů měkkého startu.
Výhodou tohoto vynálezu je, že zajišťuje zlepšený způsob aktualizace a oprav komponent v počítačovém systému.
(2782816_CZ.doc) ;Oprášená strana
JUDr. Petr Kalenský advokát
120 00 Praha 2, Hálkova 2
·· ··»· ♦· · • · · · · ·· • · · · · · • 9 < · · · ·
9 9 · · · · ·· ·· ···
Další výhodou tohoto vynálezu je, že zajišťuje takový způsob, který umožňuje aktualizaci nebo opravu široké škály počítačových komponent bez přerušení provozu systému.
Další výhodou tohoto vynálezu je, že zajišťuje takový způsob, který pečlivě řídí a sleduje napájení dodávané do libovolného z těchto za chodu připojitelných zařízení, j ednotlivě.
Přehled obrázků na výkresech
Vynález bude blíže vysvětlen prostřednictvím konkrétních příkladů provedení znázorněných na výkresech, na
kterých | představuj e | |||
obr. 1 | blokové systému | schéma multiprocesorového počítačového podle předchozího stavu techniky | ||
obr. 2 | blokové | schéma napájecího | subsystému | pro |
počítačový systém, které znázorňuje řízení a
(2782816_CZ.doc)
- 7 sledování j ednoho z množství za chodu připojitelných zařízení používaných počítačovým systémem podle jednoho provedení tohoto vynálezu obr. 3 obrazová reprezentace jedné implementace oblasti polem programovatelného hradlového pole použitého s řídícím obvodem z obr. 2 a obr. 4 schématický diagram obvodu měkkého startu, použitého k dodání napájení do za chodu připojitelného zařízení podle jednoho provedení tohoto vynálezu.
Příklady provedeni vynálezu
Pokud jde o obrázky a zejména pokud jde o obr. 2, je znázorněno jedno provedení napájecího subsystému sestrojeného podle tohoto vynálezu pro počítačový systém, který má více za chodu připojitelných zařízení.
Obr. 2 znázorňuje pouze jedno takové za chodu připojitelné zařízení
32, ale rozumí se, že následující popis platí pro libovolný počet za chodu připojitelných zařízení, která jsou umožněna celkovou architekturou počítače.
(2782816_CZ.doc)
I když lze tento vynález použít pro za chodu připojitelná periferní zařízení, je zejména přizpůsoben pro použití s ne-periferními komponenty, jako jsou centrální procesorové jednotky (CPU nebo procesory), dokonce i s nízko úrovňovými komponentami, jako je modul regulátoru napětí (VRM) . Tyto komponenty mohou být provedeny jako a chodu připojitelné komponenty, jak je popsáno v U.S. patentových
4« | ···· | • ti | ti | ·· | ti ti | ||
ti | • | • | • | ti | • ti | • · | • |
• | • | ti | • ti | • | ti ti | ||
• | • | • | • ti | ti | • | • ti ti | • |
• | • | • ti | • | • | • | • ti | • |
• ti | • · | • ti | • titi | • · | • ti· |
přihláškách č. 09/281080 a 09/281081, které jsou zde tímto zahrnuty. Procesory a VRM lze přidávat nebo odebírat pomocí konektorů namontovaných na systémovou desku.
V tomto provedení obsahuje napájecí subsystém 30 jediný řídící obvod 34 připojování za chodu a jednotlivé obvody 36 měkkého startu (jeden pro každé za chodu připojitelné zařízení 32) . Před připojením zařízení je obvod 36 měkkého startu vypnut, což má za následek nulové vstupní napětí (Via) do zařízení 32 . Po umístění zařízení do odpovídajícího slotu nebo štěrbiny se aktivuje signálový výstup „Přítomnost detekována ze zařízení 32 . Linka Přítomnost detekována má snižovací rezistor pro uzemnění za chodu připojitelného zařízení. Signál je plovoucí, když dané zařízení není přítomno a je uzemněn, když zařízení přítomno je. Jakmile řídící obvod 34 připojování za chodu detekuje přítomnost zařízení 32, aktivuje obvod 36 měkkého startu, který zapne Vin do za chodu připojovaného zařízení 32 . Obvod 36 měkkého startu je dále popsán níže.
Jak bylo uvedeno, v tomto provedení je zajištěn pouze jeden řídící obvod 34 připojování za chodu, tento je však přizpůsoben tak, aby zvládnul více za chodu připojitelných zařízení (17 zařízení v příkladu popsaném k obr. 3) . Řídící obvod 34 připojování za chodu může seřadit napětí na zařízeních v jakémkoli vyžadovaném (předem definovaném) pořadí. Řídící obvod 34 připojování za chodu také sleduje v obvodu 36 měkkého startu poruchy prostřednictvím signálu „Chyba. Pokud je detekována chyba, vypne řídící obvod 34 připojování za chodu obvod 36 měkkého startu.
Ve vzorovém provedení je řídící obvod 34 připojování za chodu implementován v polem programovatelném hradlovém (2782816_CZ.doc)
4 · | 999 9 | • < | 9 | 99 | * 9 | ||||
• | 9 | 4 | • | • | 9 · | • 9 | 9 · | ||
• | * | • | • | • | • | 9 | • | ||
• | • | • · | • | • | • | • 9 | • | φ | |
• | ·» | • | « 9 ·· | 9 · 9» | • «9· | 9 9 *9 | • ·· c · |
poli (FPGA) . Obr. 3 ukazuje podrobný plán řídící FPGA 3 8 připojování za chodu, které je v konfiguraci podle tohoto vynálezu.
Řídící FPGA 38 připojování za chodu je upraveno pro použití se za chodu připojitelnými VRM, za chodu připojitelnými CPU moduly, atd. Více signálů Přítomnost detekována je předáváno na vstup řídící logiky 35 měkkého startu, který má jako své výstupy více příslušných linek soft start on/off (měkký start zapnuto/vypnuto). Více signálů chyba jsou podobně předávány na vstup řídící logiky 37 chyb, který má jako svoje výstupy více příslušných linek reset (nulování) . Signály Napětí v pořádku z každé za chodu zapojitelné VRM nebo CPU skupiny jsou v příslušném pořadí sloučeny v řídící logice 39 napájení v pořádku, která generuje signály Napájení v pořádku pro zbytek systému.
Obr. 4 znázorňuje jedno provedení obvodu 36 měkkého startu. Signál SOFT_START_ON/OFF je úrovňový signál LVTTL (nízkonapěťová logika tranzistor-tranzistor) , který umožňuje výkonovému MOSFETu 4 0 plynule přivést signál HOTPLUG_INPUT_VOLATGE (vstupní napětí zasouvání za provozu) na vstupní napětí přiváděné do obvodu. V tomto případě je vstupní napětí 48 V, dodávané zdrojem energie (není zobrazen) připojeným k vnějšímu napájecímu zdroji např. střídavých HOV v zásuvce.
Obvod 42 (Unitrode číslo UCC3917) dodává výstup 44 chyba pokud napětí na proudově citlivém rezistoru 41 překročí zadanou úroveň (např. 50 mV) . Několik komparátorů
46, 48 a 50 zachytí signál chyba a udržuje ho ve stavu high (aktivní), dokud signál SOFT_START_RESET neumožní, aby byl vynulován. Dokud je signál chyba aktivní, udržuje řídící (2782816_CZ.doc)
obvod 34 připojování za chodu signál SOFT_START_ON/OFF na úrovni low, aby se udržel napájecí HOTPLUG_INPUT_VOLTAGE 43 vypnutý. Signál reset může být aktivován např. při odstranění zařízeni, což je rovněž detekováno prostřednictvím signálu Přítomnost detekována.
Vývody CÍP a CÍN části Unitrode jsou připojeny k hornímu kondenzátoru nábojové pumpy zatímco vývody C2P a C2N jsou připojeny ke spodnímu kondenzátoru nábojové pumpy. Vývod OUTPUT je výstupem do NMOS předávacího členu a vývod SENSE je vstupem snimajícím napětí snímacího rezistoru 41. Hodnota kondenzátoru na vývodu CT určuje maximální dobu chyby před novým pokusem; tento znak nového pokusu je v zobrazeném provedení zablokován obvodem SOFT_START_RESET. Rezistence na vývodu MAXI určuje maximální povolený zdrojový proud. Vývod FLTOUT# se používá k indikaci chybného výstupu. Referenční signály obsahuji vývod Vss (negativní reference pro zařízeni), vývod V0UT (reference uzemnění pro čip, který je plovoucí vzhledem k systémovému uzemnění) a Vref/CATFLT# (výstupní reference pro programování MAXI a výstup závažná chyba).
Vynález tudíž zajišťuje účinný způsob individuálního řízení napěťových zdrojů do za chodu připojitelných zařízení. Je možné (a výhodné) použít komponenty jako CPU moduly a VRM jako za chodu připojitelná zařízení. Tento vynález je také škálovatelný na prakticky libovolný počet za chodu připojitelných zařízení, protože FPGA je snadno modifikovatelné.
Přestože byl vynález popsán s ohledem na konkrétní provedení, není tento popis míněn jako omezující. Odborníkům budou na základě popisu tohoto vynálezu zřejmé různé obměny (2782816_CZ.doc)
v popsaném provedení a také alternativní provedení vynálezu. Očekává se tudíž, že tyto obměny lze provádět bez vybočení z rozsahu tohoto vynálezu tak, jak je definován v připojených nárocích.
Zastupuj e:
Dr.
Petr Kalenský v.r.
«ErřCKA™t°/DV0,<ÁTN'KANCEUŘ M0 °° Praí,a 2, Hálkova 2 Česka republika (2782816_CZ.doc)
- 12 ζ Upravená strana
JUDr. Petr Kalenský advokát
120 00 Praha 2, Hálkova 2
Claims (10)
- PATENTOVÉ NÁROKY1. Způsob prováděni oprav počítačového systému bez přerušeni činnosti počítačového systému obsahující kroky připojení alespoň jedné počítačové komponenty (32) k desce počítačového systému, přičemž tato počítačová komponenta má napěťový vstup, detekce připojení počítačové komponenty (32) k systémové desce pomocí řídícího obvodu (34) počítačového systému, přivedení napájení na napěťový vstup (Vin) počítačové komponenty (32) odezvou na krok detekce a sledování napájení přivedeného na napěťový vstup (Vin) počítačové komponenty (32), vyznačující se tím, že způsob obsahuje připojení alespoň jedné za chodu připojitelné, neperiferní komponenty (32) na nízké úrovni počítačového systému do konektoru na systémové desce počítačového systému, povolení toho, aby jednotlivý obvod (36) měkkého startu plynule zapnul napájecí napětí do dané nebo každé komponenty připojené k systémové desce a individuálně sledovat přivedené napájení a použití programovatelného pole (38) hradel obsahující řídící logiku (35) měkkého startu přizpůsobenou k přijímání signálů přítomnost detekována od obvodů (36) měkkého startu udávající přítomnost komponent připojených k systémové desce a k odpovědi na signály přítomnost detekována přivedením signálů on/off, aby se umožnilo jednotlivým obvodům měkkého startu a řídící logice (37) chyb pro odpovídání na signály chyb od obvodů měkkého startu pro přivedení signálů reset do obvodů měkkého startu.(2782816_CZ.doc) .•Upravená stranaJUDr. Petr Kalenský advokát120 00 Praha 2, Hálkova 2 • to · · to to • to • · · · · • · · · · · ···· · · •to ♦· ·· • · · · ··· « ·· «···
- 2. Způsob podle nároku 1, vyznačující se tím, že dále obsahuje kroky .určeni toho, že okamžitá úroveň napájení přivedeného na napěťový vstup (Vin) připojené počítačové komponenty (32) překročí určenou úroveň a vypnutí napájení do napěťového vstupu počítačové komponenty (32) odezvou na krok určení.
- 3. Způsob podle nároku 2, vyznačující se tím, že dále obsahuje kroky zachycení signálu chyba v aktivním stavu odezvou na krok určení, odstranění počítačové komponenty (32) ze systémové desky, detekce odstranění počítačové komponenty (32) a vynulování signálu chyba odezvou na krok detekce odstranění počítačové komponenty (32).
- 4. Způsob podle kteréhokoli předcházejícího nároku, vyznačující se tím, že krok připojení připojuje CPU modul k systémové desce.
- 5. Způsob podle kteréhokoli z nároků 1 až 4, vyznačující se tím, že krok připojení připojuje modul regulátoru napětí k systémové desce.
- 6. Způsob podle nároku 1, vyznačující se tím, že řídící obvod (34) řadí napájení ke komponentám (32) v předem definovaném pořadí.
- 7. Způsob podle nároku 6, vyznačující se tím, že dále obsahuje kroky (2782816_CZ.doc)JUDr. Petr Kalenský advokát120 00 Praha 2, Hálkova 2 .Opravená strana • · · sloučení množství signálůNapětí v pořádku z počítačových komponent, v řídícím obvodu (34) a generování systémového signálu Napětí v pořádku pomocí řídícího obvodu, na základě množství signálů Napětí v pořádku z počítačových komponent (32).
- 8. Napájecí subsystém pro počítačový systém obsahující desku s obvody, která má alespoň jeden konektor pro přijímání komponenty (32) počítačového systému, přičemž počítačová komponenta (32) má napěťový vstup (Vin), řídící obvod (34) pro detekci připojení počítačové komponenty (32) k desce s obvody, prostředky pro přivedení napájení na napěťový vstup (Vin) počítačové komponenty (32) odezvou na detekci připojení a prostředky pro sledování napájení přivedeného na napěťový vstup (Vin) počítačové komponenty (32) , vyznačující se tím, že subsystém obsahuje konektory připevněné na systémové desce pro přijetí za chodu připojitelných neperiferních komponent (32) na nízké úrovni počítačového systému, jednotlivé obvody (36) měkkého startu přizpůsobené pro plynulé zapnutí napájecího napětí do komponent (32) připojených ke konektorům systémové desky a individuální sledování přivedeného napájení a programovatelné pole (38) hradel, přičemž řídící přítomnost přítomnost udáváj ící desce a logiku (35) detekována detekována přítomnost komponent (32) k odpovědi na signály od obvodů připojených k systémové přítomnost detekována (2782816_CZ.doc) programovatelné pole (38) hradel obsahuje měkkého startu, která má více vstupů přizpůsobených k přijímání signálů (36) měkkého startuJUDr. Petr Kalenský advokát120 00 Praha 2, Hálkova 2- 15 'Upravená strana přivedením signálů on/off, aby se umožnilo jednotlivým obvodům měkkého startu a řídící logice (37) chyb přizpůsobené pro příjem signálů chyb od obvodů měkkého startu a odpovídat na odstranění počítačových komponent přivedením signálů reset do obvodů (36) měkkého startu.
- 9. Napájecí subsystém podle nároku 8, vyznačující se tím, že dále obsahuje prostředky pro vypnutí napájení na napěťovém vstupu (Vin) počítačové komponenty (32) odezvou na určení toho, že okamžitá úroveň napájení přivedeného na napěťový vstup počítačové komponenty (32) přesahuje určenou úroveň.
10. Napájecí subsystém podle nároku 9, vyznačující se tím, že dále obsahuj e prostředky (46, 48, 50) pro zachycení signálu chyba v aktivním stavu odezvou na určení toho, že okamžitá úroveň přesahuje určenou úroveň. 11. Napájecí subsystém podle nároku 10, vyznačující se tím, že zdroj ové prostředky řadí napájení na komponenty (32) v předem definovaném pořadí. - 12. Napájecí subsystém podle nároku 11, vyznačující se tím, že dále obsahuje prostředky pro slučování množství signálů napětí v pořádku od počítačových komponent a (2782816_CZ.doc)J
JUDr. Petr Kalenský advokát - 16 - Upravená strana «» ···· ·· ♦ ·· ··. ♦··· · t · ·· : : 120 00 Praha 2, Hálkova 2 ζ ζ *· · í ϊ · · · · · • *· *«♦* *··* ··· *·· ··♦· prostředky (39) pro generováni systémového signálu napětí v pořádku na základě množství signálů napětí v pořádku z počítačových komponent.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/281,082 US6535944B1 (en) | 1999-03-30 | 1999-03-30 | Hot plug control of MP based computer system |
Publications (1)
Publication Number | Publication Date |
---|---|
CZ20013478A3 true CZ20013478A3 (cs) | 2002-03-13 |
Family
ID=23075876
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CZ20013478A CZ20013478A3 (cs) | 1999-03-30 | 2000-03-24 | Řízení za chodu multiprocesorového počítačového systému |
Country Status (17)
Country | Link |
---|---|
US (1) | US6535944B1 (cs) |
EP (1) | EP1171824B1 (cs) |
JP (1) | JP2002540527A (cs) |
KR (2) | KR20020064139A (cs) |
CN (1) | CN1129074C (cs) |
AT (1) | ATE239943T1 (cs) |
AU (1) | AU3444700A (cs) |
CA (1) | CA2367894C (cs) |
CZ (1) | CZ20013478A3 (cs) |
DE (1) | DE60002574T2 (cs) |
ES (1) | ES2194714T3 (cs) |
HU (1) | HUP0200565A2 (cs) |
IL (2) | IL145486A0 (cs) |
MY (1) | MY123404A (cs) |
PL (1) | PL351524A1 (cs) |
TW (1) | TW463097B (cs) |
WO (1) | WO2000058846A1 (cs) |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6449676B1 (en) * | 1999-03-30 | 2002-09-10 | International Business Machines Corporation | Hot-pluggable voltage regulator module |
US7414606B1 (en) * | 1999-11-02 | 2008-08-19 | Ati International Srl | Method and apparatus for detecting a flat panel display monitor |
US6948021B2 (en) * | 2000-11-16 | 2005-09-20 | Racemi Systems | Cluster component network appliance system and method for enhancing fault tolerance and hot-swapping |
US20020169913A1 (en) * | 2001-05-10 | 2002-11-14 | Heizer Stephen D. | System and method of switching a hot-pluggable peripheral device |
US7493438B2 (en) * | 2001-10-03 | 2009-02-17 | Intel Corporation | Apparatus and method for enumeration of processors during hot-plug of a compute node |
US6892311B2 (en) | 2002-05-08 | 2005-05-10 | Dell Usa, L.P. | System and method for shutting down a host and storage enclosure if the status of the storage enclosure is in a first condition and is determined that the storage enclosure includes a critical storage volume |
US20040024941A1 (en) * | 2002-07-31 | 2004-02-05 | Compaq Information Technologies Group, L.P. | Method and apparatus for supporting hot-plug cache memory |
US6976112B2 (en) * | 2002-11-27 | 2005-12-13 | International Business Machines Corporation | Apparatus, method and program product for automatically distributing power to modules inserted in live chassis |
US20040107338A1 (en) * | 2002-12-03 | 2004-06-03 | Jesse Kao | Facility for detecting coupling of interface card |
CN1307552C (zh) * | 2003-01-21 | 2007-03-28 | 英业达股份有限公司 | 附件管理系统的热抽换电路及其方法 |
US6988158B2 (en) * | 2003-02-26 | 2006-01-17 | Inventec Corporation | Hot plug circuit for enclosure management systems used to manage sub-systems and method thereof |
US6990545B2 (en) * | 2003-04-28 | 2006-01-24 | International Business Machines Corporation | Non-disruptive, dynamic hot-plug and hot-remove of server nodes in an SMP |
US7149907B2 (en) * | 2003-07-10 | 2006-12-12 | Dell Products L.P. | Multi-processor system recovery using THERMTRIP signal |
US7222290B2 (en) * | 2003-11-18 | 2007-05-22 | Agere Systems Inc. | Method and apparatus for receiver detection on a PCI-Express bus |
KR100586521B1 (ko) * | 2004-02-20 | 2006-06-07 | 삼성전자주식회사 | 디스플레이장치 및 그 제어방법 |
US7330065B2 (en) * | 2004-10-18 | 2008-02-12 | Linear Technology Corporation | Inrush current slew control circuit and method |
US7259665B2 (en) | 2004-10-27 | 2007-08-21 | International Business Machines Corporation | Battery backed service indicator aids for field maintenance |
US20060137377A1 (en) | 2004-12-29 | 2006-06-29 | Samson Eric C | Method and apparatus for external processor thermal control |
US7321947B2 (en) | 2005-03-10 | 2008-01-22 | Dell Products L.P. | Systems and methods for managing multiple hot plug operations |
US7512718B2 (en) * | 2005-04-20 | 2009-03-31 | Lawrence J. Dickson | Reconfigurable computing array without chassis |
US7609499B2 (en) * | 2005-05-05 | 2009-10-27 | Seagate Technology Llc | Active current limiting circuit |
US7350089B2 (en) * | 2005-06-28 | 2008-03-25 | Intel Corporation | System for memory hot swap |
US7818597B2 (en) * | 2007-03-26 | 2010-10-19 | International Business Machines Corporation | Computer system fault detection |
US7844846B2 (en) * | 2007-05-23 | 2010-11-30 | International Business Machines Corporation | System and method for analyzing dynamic CPU voltage |
US8055927B2 (en) * | 2007-05-23 | 2011-11-08 | International Business Machines Corporation | Structure for analyzing dynamic CPU voltage |
US8001313B2 (en) * | 2008-11-20 | 2011-08-16 | International Business Machines Corporation | Insertion and removal of computing cards in server I/O slots |
CN102520781A (zh) * | 2011-11-24 | 2012-06-27 | 浪潮电子信息产业股份有限公司 | 一种模块化的vrm设计方法 |
CN103839016A (zh) * | 2012-11-21 | 2014-06-04 | 鸿富锦精密工业(武汉)有限公司 | 具有cpu保护功能的计算机 |
CN103246634B (zh) * | 2013-04-26 | 2017-02-08 | 华为技术有限公司 | 一种对多处理器系统进行工作模式配置的方法和装置 |
CN104778146B (zh) * | 2015-04-17 | 2017-12-22 | 中国科学院半导体研究所 | 基于spi模式的可热插拔sd卡数据记录仪及相应的方法 |
KR102317897B1 (ko) * | 2015-06-04 | 2021-10-28 | 삼성디스플레이 주식회사 | 테스트 보드 및 그의 구동방법 |
US10365700B2 (en) | 2015-11-27 | 2019-07-30 | Samsung Electronics Co., Ltd. | System and method of managing context-aware resource hotplug |
KR20170069730A (ko) | 2015-12-11 | 2017-06-21 | 삼성전자주식회사 | 온도 및 공간적인 위치에 따라 코어들의 동작들을 관리하는 연산 처리 장치, 및 연산 처리 장치를 포함하는 전자 장치 |
CN108227650B (zh) * | 2017-12-20 | 2020-05-22 | 中核控制系统工程有限公司 | 一种安全级dcs系统模块热插拔方法 |
US11436024B2 (en) * | 2018-12-27 | 2022-09-06 | Texas Instruments Incorporated | Independent operation of an ethernet switch integrated on a system on a chip |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993015459A1 (en) * | 1992-02-03 | 1993-08-05 | Micro Industries | Live insertion of computer modules |
JPH0720972A (ja) * | 1993-06-30 | 1995-01-24 | Oki Electric Ind Co Ltd | 活線挿抜装置 |
JP3023397B2 (ja) * | 1993-09-20 | 2000-03-21 | 富士通株式会社 | 活性挿抜時の同期制御方式 |
US5572141A (en) | 1994-03-09 | 1996-11-05 | At&T Global Information Solutions Company | Memory metal hot plug connector and method |
US5838929A (en) * | 1995-06-01 | 1998-11-17 | Ast Research, Inc. | Upgrade CPU module with integral power supply |
TW299404B (en) * | 1995-11-02 | 1997-03-01 | Ibm | Adapter card slot isolation for hot plugging |
US5758102A (en) * | 1996-01-11 | 1998-05-26 | International Business Machines Corporation | Soft switching circuit for use on backplane |
US5712754A (en) * | 1996-04-15 | 1998-01-27 | Compaq Computer Corporation | Hot plug protection system |
US5784576A (en) * | 1996-10-31 | 1998-07-21 | International Business Machines Corp. | Method and apparatus for adding and removing components of a data processing system without powering down |
US5964855A (en) * | 1997-04-07 | 1999-10-12 | International Business Machines Corporation | Method and system for enabling nondisruptive live insertion and removal of feature cards in a computer system |
US5875308A (en) * | 1997-06-18 | 1999-02-23 | International Business Machines Corporation | Peripheral component interconnect (PCI) architecture having hot-plugging capability for a data-processing system |
KR100259841B1 (ko) * | 1997-07-31 | 2000-06-15 | 윤종용 | 씽글 칩을 이용한 피씨아이 버스의 핫 플러그 제어기 |
US6038633A (en) | 1997-08-15 | 2000-03-14 | Compaq Computer Corporation | System and method for providing a dual interrupt mechanism to designate the occurrence and termination of an event |
US6182173B1 (en) * | 1997-11-14 | 2001-01-30 | International Business Machines Corporation | Hot plug adapters using optical switches |
US6044424A (en) * | 1997-12-05 | 2000-03-28 | Silicon Graphics, Inc. | Hot-plug power supply for high-availability computer systems |
US6138195A (en) * | 1998-03-20 | 2000-10-24 | Emc Corporation | Method and apparatus for hot-plugging circuit boards having low voltage logic parts into a higher voltage backplane |
US6108732A (en) * | 1998-03-30 | 2000-08-22 | Micron Electronics, Inc. | Method for swapping, adding or removing a processor in an operating computer system |
KR19990079978A (ko) * | 1998-04-10 | 1999-11-05 | 김영환 | I2c 버스를 이용한 pci 핫플러그 장치 및 제어방법 |
US6289467B1 (en) * | 1998-05-08 | 2001-09-11 | Sun Microsystems, Inc. | Installation of processor and power supply modules in a multiprocessor system |
US6209051B1 (en) * | 1998-05-14 | 2001-03-27 | Motorola, Inc. | Method for switching between multiple system hosts |
US6275958B1 (en) | 1998-10-28 | 2001-08-14 | International Business Machines Corporation | Fault detection in a redundant power converter |
US6286066B1 (en) | 1998-12-15 | 2001-09-04 | Dell U.S.A., L.P. | Hot-plug interface for detecting adapter card insertion and removal |
US6338107B1 (en) * | 1998-12-16 | 2002-01-08 | International Business Machines Corporation | Method and system for providing hot plug of adapter cards in an expanded slot environment |
US6282596B1 (en) * | 1999-03-25 | 2001-08-28 | International Business Machines Corporation | Method and system for hot-plugging a processor into a data processing system |
US6449676B1 (en) * | 1999-03-30 | 2002-09-10 | International Business Machines Corporation | Hot-pluggable voltage regulator module |
US6191499B1 (en) | 1999-10-13 | 2001-02-20 | International Business Machines Corporation | System and method for providing voltage regulation to a multiple processor |
-
1999
- 1999-03-30 US US09/281,082 patent/US6535944B1/en not_active Expired - Lifetime
-
2000
- 2000-03-07 MY MYPI20000879A patent/MY123404A/en unknown
- 2000-03-24 KR KR1020017012441A patent/KR20020064139A/ko not_active Withdrawn
- 2000-03-24 IL IL14548600A patent/IL145486A0/xx active IP Right Grant
- 2000-03-24 ES ES00912801T patent/ES2194714T3/es not_active Expired - Lifetime
- 2000-03-24 CA CA002367894A patent/CA2367894C/en not_active Expired - Fee Related
- 2000-03-24 CN CN00805687A patent/CN1129074C/zh not_active Expired - Fee Related
- 2000-03-24 HU HU0200565A patent/HUP0200565A2/hu unknown
- 2000-03-24 EP EP00912801A patent/EP1171824B1/en not_active Expired - Lifetime
- 2000-03-24 CZ CZ20013478A patent/CZ20013478A3/cs unknown
- 2000-03-24 JP JP2000608270A patent/JP2002540527A/ja active Pending
- 2000-03-24 AU AU34447/00A patent/AU3444700A/en not_active Abandoned
- 2000-03-24 AT AT00912801T patent/ATE239943T1/de not_active IP Right Cessation
- 2000-03-24 WO PCT/GB2000/001132 patent/WO2000058846A1/en not_active Application Discontinuation
- 2000-03-24 PL PL00351524A patent/PL351524A1/xx unknown
- 2000-03-24 DE DE60002574T patent/DE60002574T2/de not_active Expired - Lifetime
- 2000-03-27 TW TW089105565A patent/TW463097B/zh not_active IP Right Cessation
- 2000-03-29 KR KR10-2000-0016035A patent/KR100373994B1/ko not_active Expired - Fee Related
-
2001
- 2001-09-16 IL IL145486A patent/IL145486A/en unknown
Also Published As
Publication number | Publication date |
---|---|
EP1171824A1 (en) | 2002-01-16 |
CN1129074C (zh) | 2003-11-26 |
ATE239943T1 (de) | 2003-05-15 |
KR20010006897A (ko) | 2001-01-26 |
US6535944B1 (en) | 2003-03-18 |
PL351524A1 (en) | 2003-05-05 |
IL145486A0 (en) | 2002-06-30 |
CA2367894A1 (en) | 2000-10-05 |
DE60002574T2 (de) | 2004-03-18 |
WO2000058846A1 (en) | 2000-10-05 |
EP1171824B1 (en) | 2003-05-07 |
DE60002574D1 (de) | 2003-06-12 |
JP2002540527A (ja) | 2002-11-26 |
KR20020064139A (ko) | 2002-08-07 |
KR100373994B1 (ko) | 2003-02-26 |
MY123404A (en) | 2006-05-31 |
IL145486A (en) | 2006-08-20 |
AU3444700A (en) | 2000-10-16 |
CN1353837A (zh) | 2002-06-12 |
ES2194714T3 (es) | 2003-12-01 |
CA2367894C (en) | 2005-01-11 |
TW463097B (en) | 2001-11-11 |
HUP0200565A2 (en) | 2002-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CZ20013478A3 (cs) | Řízení za chodu multiprocesorového počítačového systému | |
EP4288857B1 (en) | Independent slot control for peripheral cards | |
US6487623B1 (en) | Replacement, upgrade and/or addition of hot-pluggable components in a computer system | |
US5815647A (en) | Error recovery by isolation of peripheral components in a data processing system | |
US20040215991A1 (en) | Power-up of multiple processors when a voltage regulator module has failed | |
US6401157B1 (en) | Hot-pluggable component detection logic | |
US6768222B1 (en) | System and method for delaying power supply power-up | |
US20240220385A1 (en) | Power source consumption management apparatus for four-way server | |
KR100373995B1 (ko) | 컴퓨터 시스템의 전압 조정기 모듈 보수 방법 및 파워서브시스템 | |
WO2018200761A1 (en) | Pcie fabric connectivity expansion card | |
US6449729B1 (en) | Computer system for dynamically scaling busses during operation | |
US6108732A (en) | Method for swapping, adding or removing a processor in an operating computer system | |
EP0772134A1 (en) | Adapter card slot isolation for hot plugging | |
US20020112191A1 (en) | Intelligent power module for highly available compact PCI board | |
CN117951062A (zh) | 一种gpu热插拔方法和服务器系统 | |
US8738829B2 (en) | Information system for replacing failed I/O board with standby I/O board | |
GB2398390A (en) | Testing a connection interface between a hot pluggable component and a system | |
US7263569B1 (en) | Method and system for distributing power in a computer system | |
CN100409590C (zh) | 实现系统高可用性的装置 | |
US20050283558A1 (en) | Kiosk technology kit | |
MXPA01009731A (en) | Hot plug control of multiprocessor based computer system |