CS270015B1 - Zapojeni vzorkovacích obvodů - Google Patents
Zapojeni vzorkovacích obvodů Download PDFInfo
- Publication number
- CS270015B1 CS270015B1 CS8710272A CS1027287A CS270015B1 CS 270015 B1 CS270015 B1 CS 270015B1 CS 8710272 A CS8710272 A CS 8710272A CS 1027287 A CS1027287 A CS 1027287A CS 270015 B1 CS270015 B1 CS 270015B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- analog
- output
- amplifier
- input
- inputs
- Prior art date
Links
Landscapes
- Amplitude Modulation (AREA)
- Analogue/Digital Conversion (AREA)
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Řečeni aa týká zapojeni vzorkovacích obvodů vysilače přenosového zařízeni a půlené kodovou modulaci - PCM," aa společným kodérem. Oeho podstata spočívá v tom,' ža výstupy n-shodných kanálových bloků (71 až 7n) jaou připojeny na n-analogových vstupů n-násobného multiplexoru (1),“ jehož adresové vstupy jaou připojeny na výstupy časové základny (2). Analogový výstup n-nésobného multiplexoru (1) jo uzemnén přea prvý odpor (Rl) a současné ja spojen a neinvartujicim vstupem zaellovačo (3). lnvertujlcl vatup zoellovače (3) ja apojen přes druhý odpor (R2) aa zdrojem rozmítacího napiti (4) a současně prsa třetí odpor (R) a výstupem téhož zesilovače (3). Výstup zesilovače je současně připojen na m-analogových vstupů analogových apinačů (51 až Brn)) jejichž řídicí vstupy jaou připojeny na logickou érovan pro stav sepnuto. Blokovací vatup analogových apinačů (51 až 5m) ja spojen o blokovacím vetupem n- -néaobného multiplexoru (1) a současně připojen k výstupu časové základny (2). Vzájemně propojené analogové výstupy analogových apinačů (51 až 5m) jaou spojeny ee vstupem PCM kodérů vysilače (6) a současně připojeny na paměfový kondenzétor (C); jehož druhý konec jo uzemněn. Toto zapojeni ja vhodné pro věechny přenosové systémy 1. řádu a PCM aa skupinovým kodere». Os jsdnoduěěl než dosud známé; mé nlžěi příkon) spínače nezaváděj! stejnosměrnou složku) zlepšuje se řada nízkofrekvenčních parametrů. Zapojeni ja slučitelné a nlzkospotřebovou logikou CMOS.
Description
Vynález se týká zapojení vzorkovacích obvodů vysílače přenosového zařízení s půlené kódovou modulací PCM.
Ve vysílači přenosového systému s PCM je z jednotlivých kanálových jednotek postupné spínanými kanálovými spínači odebírán eled okamžitých hodnot analogových signálů, tzv. půlené amplitudové modulované (AM) vzorky; které jsou nelineárním kodérem převedeny do digitálního tvaru a jako binární kód přenáěony k přijímači. Vzorkovacími obvody je nazývána část vysílače; zahrnující výstup kanálových jednotek; individuální kanálové spínače a vlastní vzorkovací paměťový obvod.
Osou známa zapojení,* využívající pro funkci kanálových a vzorkovacích spínačů bud diodové můstky řízené tranzistorem; nebo eymetrické dvojice tranzietorů v normálním nebo inverzním zapojení; které včak vyžaduji oddělovací transformátory pro galvanické oddáleni ovládacích impulsů z časové základny. Navíc vyžadují výběr polovodičů pro minimalizaci zbytkového napětí spínačů. Siná známá zapojeni využívají integrované vzorkovací zesilovače; které včak vykazuji ruěivý stejnosměrný skok pro přechod do etavu zapamatováni a mají návaznoet pouze na obvody TTL. Zapojeni e integrovanými analogovými epínači, obvyklá u mikroprocesorových systémů,' nevyhovuji z hlediska srozumitelného přeslechu do následujícího kanálu.
Uvedené nevýhody odetraňuje zapojeni vzorkovacích obvodů podle vynálezu, jehož podstata spočívá v tom, že výstupy n-ehodných kanálových bloků jeou připojeny na n-analogových vstupů n-násobného multiplexoru. Oeho adresové vstupy jsou připojeny na výstupy Časové základny. Analogový výstup n-nésobného multiplexoru je uzemněn přes prvý odpor a současně je spojen e neinvertujícim vstupem zesilovače. Invertující vstup zesilovače je spojen přee druhý odpor oe zdrojem rozmítacího napětí a současně přee třetí odpor s výstupem téhož zeeilovače. Výstup zesilovače je připojen na m-analpgových vstupů analogových spínačů uvedených do sepnutého etavu vhodnou logickou úrovni; připojenou na jejich řídicí vstupy. Blokovací vatup analogových spínačů jo spojen e blokovacím votupom n-náeobného multiplexoru a současně připojen k výstupu časové základny. Vzájemně propojené výstupy analogových spínačů jeou spojeny se vstupem PCM kodéru vyeilače a současně připojeny na paměťový kondenzátor, jehož druhý konec jo uzemněn.
Zapojení vzorkovacích obvodů podle vynálezu jo jodnoduěěi než dosud známá a má nižií příkon. Odpadají oddělovací transformátory, spínače nezavádějí etejnooměrnou eložku, snižuje eo přeeloch z ovládacích vodičů/ a tím je redukován napěťový skok při přechodu do stavu zapamatováni. Odpadá výběr součástek. Zlepěuje aa řada nízkofrekvenčních parametrů kanálů/ závislých obecně na přenosu malých signálů/ jmenovitě hodnoty erozumitolného přeslechu,' hluků a amplitudového chodu kanálů. Zapojeni je olučitolné e nízkoapotřebovou logikou CMOS.
Příklad vynálezu jo dále popsán pomoci výkresu. Kanálové bloky 71 až 7n obsahuji oddělovací transformátory; kanálové filtry a zesilovače. Výetupy n-ehodných kanálových bloků jeou připojeny na n-analogových vetupů n-náeobného multiplexoru 2» jehož adreoové vstupy jsou řízeny výetupy čaoové základny 2. Analogový výetup n-náeobného multiplexoru J jo přiveden ne nolnvortujlci vstup zeeilovače 3 je připojen na epojoné analogové vstupy analogových spínačů 51 až 6m. Blokovací vstupy analogových spínačů B1 až 8m a multiplexoru 2 jsou ovládány shodným výstupem časové základny 2. Spojené analogové výetupy analogových epinačů 61 až Sm nabíjejí paměřový kondonzáter C* zapojený proti zemí/ ze kterého jo eignál veden k PCM kodéru vysilače 6. Invertující vstup zesilovače 3 jo přee třetí odpor R3 spojen e výstupem téhož zoeilovočo 3 a současně přee druhý odpor R2 se zdrojem rozmítacího signálu.
Časová základna 2 vytváří eignál záple-pamatováni; přiváděný na blokovací vstupy n-náeobného multiplexoru 2 analogových spínačů 51 až 5m? při logické úrovni zápis* je uvádí do eepnutého stavu. Caeová základna 2 dále vytváří řídicí signály pro adresové vstupy n-náeobného multiplexoru 2· Na analogové vetupy n-náeobného multiplexoru 2 jeou
CS 270 015 Bl z kanálových bloků 71 až 7n přiváděny spojité analogové signály. N-násobný multiplexor 2 ve funkci n-náaobného kanálového spinače vytváří na svém výstupu neustálené PAM vzorky.
Mleto centrálního kodaku,' obvyklého u PCM systémů 1. generace, je použito několika kodérů pro skupiny n-kanálů, přčemž výstupní kódový signál je odebírán postupně vždy z kodérů první,' druhé; třetí atd. skupiny. Použitím skupinových kodérů se prodlouží doba pro analogově-ěíslicový převod jednoho kanálu. Tak např. v případě čtyř osmikanálových kodérů se doba pro jeden kanálový interval zvýši čtyřikrát, doba pro odběr pam vzorku více než lOkrát. '
Dále je použito energeticky výhodnější proudové nabíjeni paměřového kondenzátoru C, místo nabíjeni exponenciálního. To znamená; že jo použit zesilovač 3 e definovaným omezením výstupního proudu; jehož hodnota nesmí překročit povolený proud paralelně zapojených analogových spínačů 51 až 5m. Proudové nabíjení a prodlouženi doby vzorkováni dovoluje zvýšit hodnotu paměFbvého kondenzátoru Cj a tím eliminovat napšfový skok při přechodu do etavu pamatování** a enižit vliv rušivých napšti.
V režimu pamatování jsou prvým odporem R1 a výstupem zesilovače 3 vybíjeny parazitní kapacity obvodu. Tím je minimalizován přeslech do následujícího kanálu.
PAM vzorek je z výstupu n-néeobného multiplexoru 2 přiváděn na neinvertujíci vstup zesilovače 3. Invertující vstup zesilovače 3 jo přoo třatí odpor R3 opojen ee evým výstupem a přee druhý odpor R2 ee zdrojem rozmítacího napšti 4. Rozmítacím signálem může být např. eubakuetlcký kmitočet; mimopáemový kmitočet nebo signál šumový. Oeho mezivrcholová hodnota jo naetavena na cca polovinu kvantizačního kroku volbou odporů R2 a R3, kde R2 R3.
Superpozici obou eignálů ee zužuje páomo necitlivoeti kodéru. Důsledkem je obecně zlepšení přonoeu malých eignálů; tedy zlepšení zejména hodnoty srozumitelných přeslechů, hluků a amplitudového chodu kanálu.
Zapojení jo vhodné pro všechny přenoeové systémy 1. řádu s PCM ee skupinovým kodakem· Kanálové bloky lze řadit paralelně a ovládat je řídicí eběrnici při konetrukci třicet ikanálového systému. Spojením vhodných analogových vstupů multiplexors na výstup jediného kanálového bloku jo možno zvýšit vzorkovací kmitočet při požadavku přenosu rozhlasové modulace.
Claims (1)
- PŘEDMĚT vynálezuZapojení vzorkovacích obvodů vysílače přenosového zařízení e půlené kódovou modulaci - PCM; ee opolečným kodérem; vyznačené tím; že výstupy n-ehodných kanálových bloků 71 až 7n) jsou připojeny na n-analogových vstupů n-néeobného multiplexoru (1); jehož adresové vstupy jsou připojeny na výstupy časové základny (2); analogový výstup n-násobného multiplexoru (1) je uzemněn přes prvý odpor (Rl) a současně je opojen s neinvertujicim vstupem zesilovače (3); zatímco invortujíci vstup zesilovače (3) jo opojen přes druhý odpor (R2) os zdrojem rozmítacího napětí (4) a současně přee třetí odpor (R3) s výstupem téhož zeeilovače (3); který je současně připojen na m-analogových vstupů analogových apínačů (51 až 5m); jejichž řídicí vstupy jsou připojeny na logickou úroveň pro stav sepnuto; blokovací votup analogových spínačů (51 až 5m) je opojen e blokovacím vstupem n-náeobného multiplexoru (1) a současně připojen k výstupu časové základny (2), vzájemně propojené analogové výstupy analogových spínačů (51 až 5m) jsou spojeny se vstupem PCM kodéru vysílače (6) a současně připojeny na pamělový kondenzátor (C), jehož druhý konec je uzemněn.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS8710272A CS270015B1 (cs) | 1987-12-30 | 1987-12-30 | Zapojeni vzorkovacích obvodů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS8710272A CS270015B1 (cs) | 1987-12-30 | 1987-12-30 | Zapojeni vzorkovacích obvodů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS1027287A1 CS1027287A1 (en) | 1989-10-13 |
| CS270015B1 true CS270015B1 (cs) | 1990-06-13 |
Family
ID=5448496
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS8710272A CS270015B1 (cs) | 1987-12-30 | 1987-12-30 | Zapojeni vzorkovacích obvodů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS270015B1 (cs) |
-
1987
- 1987-12-30 CS CS8710272A patent/CS270015B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS1027287A1 (en) | 1989-10-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4385286A (en) | Use of single reference voltage for analog to digital or digital to analog conversion of bipolar signals | |
| US4366456A (en) | Switched-capacitor filter | |
| US7667631B1 (en) | Mixed signal system-on-a-chip integrated simultaneous multiple sample/hold circuits and embedded analog comparators | |
| US3982241A (en) | Self-zeroing analog-to-digital conversion system | |
| US7411538B1 (en) | SAR analog to digital converter having multiplexable ground sense pin | |
| JPS6211817B2 (cs) | ||
| JPH0313677B2 (cs) | ||
| US4350975A (en) | Dual bandwidth autozero loop for a voice frequency CODEC | |
| GB2082858A (en) | A codec circuit | |
| JPH04211521A (ja) | ディジタル−アナログ変換器 | |
| US4031506A (en) | Multiplexer commutated high pass filter | |
| KR940000944B1 (ko) | D/a변환기 | |
| US4544912A (en) | Scale switchable digital-to-analog converter | |
| US4410855A (en) | Electronic analog switching device | |
| US3818246A (en) | Switching circuits particularly useful for analog-to-digital converters | |
| US4517551A (en) | Digital to analog converter circuit | |
| US5568070A (en) | Multiplexer w/ selective switching for external signals | |
| CS270015B1 (cs) | Zapojeni vzorkovacích obvodů | |
| EP0681372B1 (en) | Digital-to-analog conversion circuit and analog-to-digital conversion device using the circuit | |
| JPH06232751A (ja) | アナログ・デジタル変換回路 | |
| JPH08242169A (ja) | アナログおよびディジタル信号用入力回路 | |
| JPH047914A (ja) | サンプル・ホールド回路 | |
| JP3057653B2 (ja) | 多点信号選択装置 | |
| SU1672437A1 (ru) | Устройство дл преобразовани уровней напр жени | |
| US4510439A (en) | Digital circuit multi-test system with automatic setting of test pulse levels |