CS268930B1 - Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu - Google Patents
Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu Download PDFInfo
- Publication number
- CS268930B1 CS268930B1 CS871688A CS168887A CS268930B1 CS 268930 B1 CS268930 B1 CS 268930B1 CS 871688 A CS871688 A CS 871688A CS 168887 A CS168887 A CS 168887A CS 268930 B1 CS268930 B1 CS 268930B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- connection
- multiplexer
- controller
- Prior art date
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Řešení se týká zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu. Zapojení umožňuje kombinovat jednotky pružných disků s různou rychlostí přenosu dat s jediným univerzálním řadičem.
Description
Vynález se týká zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu, které umožňuje s jediným integrovaným řadičem obsluhovat několik jednotek s různými rychlostmi přenosu dat.
Doposud použitá zapojení neumožňují obsluhovat s jediným integrovaným řadičem s jednoduchou hustotou záznamu několik jednotek pružných disků s různými rychlostmi přenosu dat. V dosud použitých zapojeních se obdobné funkce dosáhne bučí připojením více řadičů, nebo lze použít pouze jedinou pevně nastavenou přenosovou rychlost. První uspořádání vede k plýtvání těžko dostupnou součástkou, jakou je řadič pružných disků. Druhé uspořádání vůbec nedovoluje současnou činnost jednotek pružných disků s různými rychlostmi přenosu dat.
Výše uvedené nedostatky odstraňuje zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu podle vynálezu, jehož podstata je v tom, že vstup signálu iniciace řadiče je spojen s výstupem klopného obvodu, jehož nastavovací vstup je připojen na třetí výstup dekodéru adresy a nulovací vstup je připojen na čtvrtý výstup dekodéru adresy. Podstata dále spočívá v tom, že za generátor hodinového signálu řadiče je připojen dělič s dělícími poměry dvě, čtyři a osm na svých výstupech. Výstup generátoru je připojen na jeden vstup multiplexeru, na jeho druhý vstup je připojen výstup děliče s poměrem dvě.
Výstup děliče s poměrem čtyři je připojen na jeden vstup druhého multiplexeru, na jehož druhý vstup je připojen výstup děliče s poměrem osm. Řídící vstupy obcu multiplexerů jsou spojeny a přivedeny na výstup klopného obvodu, jehož nastavovací vstup je připojen na pátý výstup dekodéru adresy a nulovací vstup je připojen na šestý výstup dekodéru adresy. Výstup prvého multiplexeru je připojen na hodinový vstup řadiče. Výstup druhého multiplexeru je připojen na hodinový vstup číslicového datového separátoru.
Zapojení podle vynálezu řeší přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu novým způsobem tak, aby byle možno programově přepnout frekvenci hodinového signálu a aby bylo možno programově uvést řadič do definovaného počátečního stavu aktivací iniciačního signálu. Zapojení podle Vynálezu tak umožňuje kombinování jednotek pružných disků s různými rychlostmi přenosu dat a s použitím jediného řadiče.
Vynález je blíže vysvětlen za pomocí připojeného výkresu, kde je schematicky zobrazeno zapojení podle vynálezu a jeho začlenění ve výpočetním systému.
Vstup signálu iniciace řadiče 2 j® propojen spojen 61 s výstupem klopného obvodu 6., jehož nastavovací vstup je propojen spojen 33 se třetím výstupem dekodéru 3 adresy a nulovací vstup je propojen spojem. 34 se čtvrtým výstupem dekodéru J adresy. Za generátor 8 hodinového signálu 81 řadiče 2 j« připojen dělič 9_ s dělícími poměry dva, čtyři a osm na výstupech. Výstup generátoru ^«je propojen spojem 81 s jedním vstupem multiplexeru 10, výstup děliče 2 s poměrem dvě je propojen spqjen 21 s druhým vstupem multiplexeru 10. Výstup děliče 2 s poměrem čtyři je propojen spojem 92 s jedním vstupem multiplexeru 11. výstup děliče 2 3 poměrem osm je propojen spojen 93 s druhým vstupem multiplexeru 11. Řídící vstup multiplexeru 10 je propojen spojem 71 s řídícím vstupem multiplexeru 11 a dále s výstupem klopného obvodu 2» jehož nastavovací vstup je propojen spojem 35 s pátým výstupem dekodéru 3. adresy a jehož nulovací vstup je propojen spojem 36 se Šestým výstupem dekodéru 2 adresy. Výstup multiplexeru 10 je propojen spojem 101 s hodinovým vstupem řadiče 5., výstup multiplexeru 11 je propojen spojem 111 se vstupem číslicového datového separátoru 12.
CS 268 930 Bl
Funkce zapojení podle vynálezu spočívá v tom, že klopný obvod £ umožňuje programové aktivací pátého nebo Šestého výstupu dekodéru £ adresy přepínat frekvenci hodinového signálu vedeného spojem 101 k řadiči Současná je přepínán hodinový signál vedený spojem 111 na hodinový vstup číslicového datového separátoru 12. Po každém takovémto přepnutí frekvence hodinového signálu řadiče 2 je nutné uvést řadič do definovaného počátečního stavu iniciačním signálem přivedeným spojem 61. Toho lze dosáhnout aktivací třetího a následovně aktivací čtvrtého výstupu dekodéru £ adresy.
Claims (1)
- Zapojení pro přepínání rychlosti přenosu dat u řidiče jednotky pružných disků s jednoduchou hustotou záznamu, vyznačující se tím, že vstup signálu iniciace řadiče (5) je propojen spojea (61) s výstupem klopného obvodu (6), jehož nastavovací vstup je propojen spojem (33) se třetím výstupem dekodéru (3) adresy a nulovací vstup je přepojen spojem (34) se čtvrtým výstupem dekodéru (3) adresy, dále tím, že na generátor (8) hodinového signálu řadiče (5) je připojen dělič (9) s dělícími poměry dvě, čtyři a osm na výstupech, přičemž výstup generátoru (8) je propojen spojem (81) s jedním vstupem multiplexeru (10), výstup děliče (9) s poměrem dvě je propojen spojem (91) s druhým vstupem nultiplexeru (10), výstup děliče (9) s poměrem čtyři je propojen spojem (92) s prvním vstupem multiplexeru (11), výstup děliče (9) s poměrem osm je propojen spojem (93) s druhým vstupem multiplexeru (11), řídící vstup multiplexeru (10) je propojen spojem (71) s řídícím vstupem multiplexeru (11) a dále s výstupem klopného obvodu (7), jehož nastavovací vstup je propojen spojem (3?) s pátým výstupem dekodéru (3) adresy á nulovací vstup je přepojen spojem (36) se šestým výstupem dekodéru (3) adresy, výstup multiplexeru (10) je propojen spojem (101) s hodinovým vstupem řadiče (5), výstup multiplexeru (11) je propojen spojem (111) se vstupem číslicového datového separátoru (12).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS871688A CS268930B1 (cs) | 1987-03-13 | 1987-03-13 | Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS871688A CS268930B1 (cs) | 1987-03-13 | 1987-03-13 | Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS168887A1 CS168887A1 (en) | 1989-09-12 |
| CS268930B1 true CS268930B1 (cs) | 1990-04-11 |
Family
ID=5351878
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS871688A CS268930B1 (cs) | 1987-03-13 | 1987-03-13 | Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS268930B1 (cs) |
-
1987
- 1987-03-13 CS CS871688A patent/CS268930B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS168887A1 (en) | 1989-09-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5282271A (en) | I/O buffering system to a programmable switching apparatus | |
| EP0251646A3 (en) | Audio production console | |
| KR960704274A (ko) | 데이터 스트림 모드를 스위칭할 수 있는 메모리 장치(memory device with switching of date stream modes) | |
| EP0358376A3 (en) | Integrated test circuit | |
| US4610004A (en) | Expandable four-port register file | |
| EP0361404A3 (en) | Memory circuit provided with improved redundant structure | |
| EP0514195A3 (en) | Bus routing circuit | |
| US4642473A (en) | Electrical circuit arrangement and electrical circuit unit for use in such an electrical circuit arrangement | |
| US3075089A (en) | Pulse generator employing and-invert type logical blocks | |
| CS268930B1 (cs) | Zapojení pro přepínání rychlosti přenosu dat u řadiče jednotky pružných disků s jednoduchou hustotou záznamu | |
| DE3677752D1 (de) | In integrierter technik hergestellter baustein zur erstellung integrierter schaltungen. | |
| AU710036B2 (en) | A display apparatus for programmable logic controllers | |
| US4789789A (en) | Event distribution and combination system | |
| KR100265550B1 (ko) | 버스제어기를갖는데이타프로세서 | |
| US3800290A (en) | Data handling apparatus | |
| EP0228156A3 (en) | Test system for vlsi circuits | |
| SU903851A1 (ru) | Устройство дл сопр жени | |
| Makarov et al. | Scaling modules for the IHEP experimental setups | |
| JPS57179984A (en) | Two dimension address storage device | |
| SU734724A1 (ru) | Устройство дл автоматизированного контрол производственных процессов | |
| SU1674133A1 (ru) | Устройство дл имитации неисправностей | |
| SU1587520A1 (ru) | Устройство дл ввода-вывода информации | |
| JPS58139233A (ja) | プログラマブル・コントロ−ラの入出力装置 | |
| SU1354191A1 (ru) | Микропрограммное устройство управлени | |
| SU877538A1 (ru) | Устройство дл управлении блоками пам ти |