CS253051B1 - Monostabilní obvod - Google Patents
Monostabilní obvod Download PDFInfo
- Publication number
- CS253051B1 CS253051B1 CS833664A CS366483A CS253051B1 CS 253051 B1 CS253051 B1 CS 253051B1 CS 833664 A CS833664 A CS 833664A CS 366483 A CS366483 A CS 366483A CS 253051 B1 CS253051 B1 CS 253051B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- resistor
- output
- capacitor
- flop
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
Zapojení řeší monostabilní obvod s využitím dvojitého klopného obvodu. Na vstupní svorku monostabilního obvodu je přes vstupní kondénzátor připojena katoda diody, třetí odpor a třetí vstup dvojitého klopného obvodu. Vývod třetího odporu je připojen na první výstup. Na první vstup dvojitého klopného obvodu je připojen druhý kondénzátor a druhý odpor a na druhý vstup první kondénzátor a první odpor. Vývody prvního a druhého odporu jsou připojeny na čtvrtý výstup a druhé vývody prvního a druhého kondenzátoru jsou uzemněny.
Description
Vynález se týká zapojení monostabilního obvodu. Monostabilní obvody pro použití v číslicové technice pro TTL logiku se dnes řeší výhradně pomocí integrovaných monostabilních obvodů nebo klasickým zapojením pomocí hradel NAND. Podle použitého způsobu vychází jeden až dva monostabilní obvody na pouzdro.
Nevýhodou dosavadního řešení je to, že uvedené obvody jsou zahraniční výroby a při klasickém zapojení je monostabilní obvod náročnější na počet součástek.
Výše uvedené nevýhody odstraňuje zapojení monostabilního obvodu podle vynálezu, jehož podstatou je, že na vstupní svorku monostabilního obvodu je připojen vstupní kondenzátor, na jehož druhý je připojena katoda diody. Anoda diody je uzemněna. Na vstupní svorku je dále připojen třetí odpor, jehož vývod je připojen na první výstup dvojitého klopného obvodu a třetí vstup dvojitého klopného obvodu. Na první vstup dvojitého klopného obvodu je připojen druhý kondenzátor a druhý odpor, na druhý vstup dvojitého klopného obvodu je připojen první kondenzátor a první odpor.
Druhé vývody prvního odporu a druhého odporu jsou připojeny na čtvrtý výstup dvojitého monostabilního obvodu a druhé vývody prvního kondensátoru a druhého kondenzátorů jsou uzemněny.
Řešení je možno využít v aplikacích s větším počtem monostabilních obvodů. Umožňuje pomocí jednoho integrovaného obvodu realizovat čtyři monostabilní obvody.
Příklad zapojení monostabilního obvodu je znázorněn na výkrese. Na obr. 1 je schéma zapojení, na obr. 2 funkční tabulka k tomuto zapojení.
Na vstupní svorku £ je připojen vstupní kondenzátor £3, na jehož druhý konec je připojena katoda diody £5, třetí odpor 14'a třetí vstup 12 dvojitého klopného obvodu £6. Anoda diody 15 je uzemněna. Vývod třetího odporu 14 je připojen na první výstup 2 dvojitého klopného obvodu £6. Na první vstup 10 dvojitého klopného obvodu 16 je připojen druhý kondenzátor 7 a druhý odpor £ a na jeho druhý vstup 11 je připojen první kondenzátor £ a první odpor £. Druhé vývody prvního odporu £ a druhého odporu £ jsou spojeny a připojeny na čtvrtý výstup £ dvojitého monostabilního obvodu £6. Druhé vývody prvního kondenzátorů 6 a druhého kondenzátoru £ jsou uzemněny. Podle použitého klopného obvodu D 16 je první výstup 2 označen Ql, druhý výstup £ Q2, třetí výstup 4 Q2 a čtvrtý výstup £ Ql. První kondenzátor £ i druhý kondenzátor £ jsou kondenzátory pro časováni obvodu. První vstup 10 je vstup D^, druhý vstup 11 Dj a třetí vstup 12 vstup CL.
Dvojice monostabilních obvodů je spouštěna náběžnou hranou na vstupní svorce £. Na prvním vstupu 10 a druhém vstupu 11 předpokládáme v době příchodu náběžné hrany hodinového pulsu úroveň H, na prvním výstupu £ a třetím výstupu £ úroveň L, na druhém výstupu £ a čtvrtém výstupu 5 úroveň H. Po příchodu náběžné hrany se stav na prvním vstupu 10 a druhém vstupu £1 přepíše na první výstup 2 a třetí výstup £, ',t j. úroveň H a na druhý výstup £ a čtvrtý výstup £ úroveň L. Vysoká úroveň na čtvrtém výstupu £ podrží hodinový vstup na log 1, čímž zůstane obvod otevřený. První kondenzátor £ a druhý kondenzátor 7 se vybijí přes první odpor £ a druhý odpor £. Ve chvíli, kdy na vstupech £0, 11 dosáhne napětí úrovně log 0, dojde k přepisu na výstup. Odtud plyne podmínka, aby platil vztahů 1 — *T2. Po ukončení pulsu°Ζ?1 se zablokuje přepis ze vstupů na výstupy a obvod je nastaven do výchozího stavu. Hodnoty odporů £ a £ mohou být v rozsahu 0-+50052- Velikost kapacit kondenzátorů £ a £ je libovolná. Délka impulsů je dána vztahem *1? = 0,7 RC
Claims (1)
- PŘEDMĚT VYNÁLEZUMonostabilní obvod, vyznačující se tím, že na jeho vstupní svorku (1) je připojen vstupní kondenzátor (13) , na jehož druhý konec jsou připojeny katoda diody (15), jejíž anoda je uzemněna, třetí odpor (14), jehož vývod je připojen na první výstup (2) dvojitého klopného obvodu (16) a třetí vstup (12) dvojitého klopného obvodu (16), přičemž na první vstup (10) dvojitého klopného obvodu (16) je připojen druhý kondenzátor (7) a druhý odpor (9), na druhý vstup (11) dvojitého klopného obvodu (16) je připojen první kondenzátor (6) a první odpor (8), druhé vývody prvního odporu (8) a druhého odporu (9) jsou připojeny na čtvrtý výstup (5) dvojitého monostabilního obvodu (16) a druhé vývody prvního kondenzátoru (6) a druhého kondenzátoru (7) jsou uzemněny.
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS833664A CS253051B1 (cs) | 1983-05-24 | 1983-05-24 | Monostabilní obvod |
| CS846857A CS253066B1 (cs) | 1983-05-24 | 1983-05-24 | Monostabilní obvod |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS833664A CS253051B1 (cs) | 1983-05-24 | 1983-05-24 | Monostabilní obvod |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS366483A1 CS366483A1 (en) | 1987-03-12 |
| CS253051B1 true CS253051B1 (cs) | 1987-10-15 |
Family
ID=5377346
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS833664A CS253051B1 (cs) | 1983-05-24 | 1983-05-24 | Monostabilní obvod |
| CS846857A CS253066B1 (cs) | 1983-05-24 | 1983-05-24 | Monostabilní obvod |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS846857A CS253066B1 (cs) | 1983-05-24 | 1983-05-24 | Monostabilní obvod |
Country Status (1)
| Country | Link |
|---|---|
| CS (2) | CS253051B1 (cs) |
-
1983
- 1983-05-24 CS CS833664A patent/CS253051B1/cs unknown
- 1983-05-24 CS CS846857A patent/CS253066B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS366483A1 (en) | 1987-03-12 |
| CS685784A1 (en) | 1987-03-12 |
| CS253066B1 (cs) | 1987-10-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR880012004A (ko) | 반도체회로 | |
| US5386159A (en) | Glitch suppressor circuit and method | |
| US4607173A (en) | Dual-clock edge triggered flip-flop circuits | |
| KR100280481B1 (ko) | 엠씨유의테스트모드설정회로 | |
| CS253051B1 (cs) | Monostabilní obvod | |
| US4374331A (en) | D-Type flip-flop circuit | |
| US4002933A (en) | Five gate flip-flop | |
| US4560889A (en) | Automatic clear circuit | |
| GB878296A (en) | Improvements in or relating to static multi-state circuits incorporating transistors | |
| US3400277A (en) | Voltage level converter circuit | |
| KR880001478Y1 (ko) | 로직(logic)회로의 잡음(noise) 방지회로 | |
| JPH038126B2 (cs) | ||
| SU1223228A1 (ru) | Устройство дл выделени и вычитани первого импульса из последовательности импульсов | |
| KR950001439Y1 (ko) | R-s 플립플롭 | |
| KR0118254Y1 (ko) | 디지탈 신호의 상승 에지 검출회로 | |
| GB940017A (en) | Electrical storage circuits | |
| SU866711A1 (ru) | Триггерное устройство | |
| JPH0346917B2 (cs) | ||
| SU517164A1 (ru) | Счетчик импульсов с управл емым коэффициентом пересчета | |
| KR930010940B1 (ko) | 입력인지 회로 | |
| JPS6128426Y2 (cs) | ||
| KR880002864Y1 (ko) | 시간 지연회로 | |
| JPS6333375Y2 (cs) | ||
| SU1257835A1 (ru) | Мажоритарный элемент | |
| KR940006928Y1 (ko) | 임의의 초기값을 갖는 카운터회로 |