SU1257835A1 - Мажоритарный элемент - Google Patents

Мажоритарный элемент Download PDF

Info

Publication number
SU1257835A1
SU1257835A1 SU843744531A SU3744531A SU1257835A1 SU 1257835 A1 SU1257835 A1 SU 1257835A1 SU 843744531 A SU843744531 A SU 843744531A SU 3744531 A SU3744531 A SU 3744531A SU 1257835 A1 SU1257835 A1 SU 1257835A1
Authority
SU
USSR - Soviet Union
Prior art keywords
key
output
key elements
terminal
terminals
Prior art date
Application number
SU843744531A
Other languages
English (en)
Inventor
Андрей Григорьевич Климашев
Марк Яковлевич Лившин
Айзик Хаймович Побережский
Original Assignee
Предприятие П/Я Р-6623
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6623 filed Critical Предприятие П/Я Р-6623
Priority to SU843744531A priority Critical patent/SU1257835A1/ru
Application granted granted Critical
Publication of SU1257835A1 publication Critical patent/SU1257835A1/ru

Links

Landscapes

  • Electronic Switches (AREA)
  • Lock And Its Accessories (AREA)

Abstract

Изобретение может быть использовано в вычислительных и автоматических устройствах . Цель изобретени  - повышение надежности работы, достигаетс  благодар  тому , что в устройство, содержашее ключевые элементы 1,2 и 3, введены два диода 9 и 10 и резисторы 6,8. При этом мажоритарный элемент обеспечивает включение нагрузки при запирании не менее двух ключевых элементов. Кроме того, устройство имеет меньшее количество электро-радио элементов . 1 ил. I 10 $ (f С I N С7 ОС СА: С7

Description

Изобретение относитс  к импульсной технике и может быть использовано в вычислительных и автоматических устройствах повышенной надежности.
Целью изобретени   вл етс  повышение надежности путем уменьшени  количества управл емых ключевых элементов.
На чертеже нредставлена схема устройства .
.Мажоритарный элемент содержит в своем составе первый 1, второй 2 и третий 3 ключевые элементы, входы управлени  которыми соединены со входами 4.1-4.3 устройства , а первые выводы перйого и второго из которых подключены к первому выводу 5 источника питани , второй вывод второго ключевого элемента 2 соединен с первым выводом третьего ключевого элемента 3, второй вывод которого соединен с первым выводом первого резистора 6, второй вывод которого подключен ко второму выводу 7 источника питани  и к первому выводу второго резистора 8. Второй вывод второго ключевого элемента 2 соединен с первым выводом первого диода 9. Второй вывод первого ключевого элемента 1 соединен с первым выводом первого резистора и с первым выводом второго диода 10, второй вывод которого .соединен с одноименным вторым выводом первого диода и через элемент 11 нагрузки подключен к первому выводу источника питани . Второй вывод второго резистора соединен со вторым выводом второго ключевого элемента 2.
Устройство работает следуюндим образом.
Допустим, что на входах устройства имеютс  потенциалы, обеспечиваюшие открытие всех ключевых элементов, т. е. ключевые элементы могут быть представлены замкнутым состо нием контактов. В этом случае ток через элемент 11 нагрузки не проходит, поскольку первый 9 и второй 10 диоды закрыты.
Если на один из входов устройства, например , 4.1 подать сигнал, закрывающий соответствующий ключевой элемент 1, то тока через нагрузку также не будет, поскольку
ток источника питани  шунтируетс  открытыми вторым 2 и третьим 3 ключевыми элементами . Если теперь подать сигнал, закрывающий второй 2 или третий 3 ключевые элементы, то через элемент 11 нагрузки пойдет ток по цепи от первого вывода источника питани  через элемент 11 нагрузки, через одип из резисторов при закрытии третьего ключевого элемента или через оба резистора при закрытии второго ключевого элемента ко второму 7 выводу источника питани . Таким образом, при закрытии хот  бы двух из трех ключевых элементов через элемент 11 нагрузки идет ток, что соответствует выполнению функции мажоритировани .
0
5
0
5

Claims (1)

  1. Формула изобретени 
    Мажоритарный элемент, содержащий первый, второй и третий ключевые элементы , входы управлени  которыми соединены со входами мажоритарного элемента, первый и второй ключевые элементы соединены своими первыми выводами с первой шиной питани , а третий ключевой элемент своим первым выводом соединен со вторым выводом первого ключевого элемента, отличающийс  тем, что, с целью повыщени  надежности, в него введены первый и второй резисторы, первый и второй диоды, первые одноименные выводы которых соединены со вторыми выводами соответственно первого и второго ключевых элементов, а вторые выводы через элемент нагрузки подключены к первому выводу источника питани , второй вывод которого через сбответственно первый и второй резисторы соединен соответственно со вторыми выводами первого и второго ключевых элементов, причем второй вывод третьего ключевого элемента соединен со вторым выводом второго ключевого элемента.
SU843744531A 1984-05-24 1984-05-24 Мажоритарный элемент SU1257835A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843744531A SU1257835A1 (ru) 1984-05-24 1984-05-24 Мажоритарный элемент

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843744531A SU1257835A1 (ru) 1984-05-24 1984-05-24 Мажоритарный элемент

Publications (1)

Publication Number Publication Date
SU1257835A1 true SU1257835A1 (ru) 1986-09-15

Family

ID=21120500

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843744531A SU1257835A1 (ru) 1984-05-24 1984-05-24 Мажоритарный элемент

Country Status (1)

Country Link
SU (1) SU1257835A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1045399, кл. С 03 К 19/23. Доманицкий С. М. Построение надежных логических устройств. М.: Энерги , 1971, с. 253, рис. 8-9. 4.1 7/ г 4.2 *

Similar Documents

Publication Publication Date Title
JPS55100065A (en) Circuit device for controlling output voltage of single clock control converter
US4027208A (en) Interfacing circuit
SU1257835A1 (ru) Мажоритарный элемент
US4521693A (en) Electro-optical solid-state SPDT relay switch
US4005283A (en) Squaring circuit apparatus
SU1173545A1 (ru) Транзисторный ключ
JPH038126B2 (ru)
KR840003165A (ko) 게이트 다이오드 스위치용 제어회로
SU612401A1 (ru) Устройство задержки импульсов
SU1175028A1 (ru) Коммутирующее устройство
SU1410004A2 (ru) Стабилизатор напр жени посто нного тока
KR860002606Y1 (ko) 마이크로 컴퓨터의 리세트 회로
SU1737434A1 (ru) Стабилизированный источник питани
SU1552357A1 (ru) Ждущий мультивибратор
SU845285A1 (ru) Транзисторный ключ
SU1034190A1 (ru) Устройство дл установки логических элементов в исходное состо ние при перерывах напр жени питани
SU572915A1 (ru) Пороговое устройство
SU789827A1 (ru) Устройство дл контрол напр жени
JPS5764394A (en) Semiconductor memory device
SU1684873A1 (ru) Устройство дл управлени симистором
SU1401599A1 (ru) Релейный триггер
SU1525868A1 (ru) Управл емый генератор импульсов
SU377967A1 (ru) ВСЕООЮЗИАЯ j
SU1252926A1 (ru) Формирователь длительности импульсов
KR880002864Y1 (ko) 시간 지연회로