CS247660B1 - Zapojení obvodu přijímací části informačního měřicího systému - Google Patents

Zapojení obvodu přijímací části informačního měřicího systému Download PDF

Info

Publication number
CS247660B1
CS247660B1 CS326082A CS326082A CS247660B1 CS 247660 B1 CS247660 B1 CS 247660B1 CS 326082 A CS326082 A CS 326082A CS 326082 A CS326082 A CS 326082A CS 247660 B1 CS247660 B1 CS 247660B1
Authority
CS
Czechoslovakia
Prior art keywords
output
circuit
input
memory
measuring system
Prior art date
Application number
CS326082A
Other languages
English (en)
Inventor
Vladimir Hradsky
Original Assignee
Vladimir Hradsky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vladimir Hradsky filed Critical Vladimir Hradsky
Priority to CS326082A priority Critical patent/CS247660B1/cs
Publication of CS247660B1 publication Critical patent/CS247660B1/cs

Links

Landscapes

  • Programmable Controllers (AREA)

Abstract

Řešení se týká zapojení obvodu přijímací části informačního měřícího systému, umožňujícího vzájemné propojení programovatelných přístrojů. Podstata zapojení spočívá v tom, že v systému, tvořeném snímači (4) interfejsové sběrnice a budiči (7) interfejsové sběrnice, obvodem (5) funkce posluchač a obvodem (6) přístrojových funkcí je zapojen obvod (1) příjemce korespondence, který sestává z permanentní paměti (2) a zpožďovacího obvodu (3). Návrh je zejména vhodný pro přijímací část informačního měřicího systému. Příklad zapojení podle návrhu je schematicky znázorněn na připojeném výkrese.

Description

Vynález se týká zapojení obvodu přijímací části informačního měřicího systému, umožňujícího vzájemné propojení programovatelných přístrojů.
Jedná se o sběmicový interfejSjU něhož je přenos informací sériově paralelním způsobem, to jest bity paralelně a byty sériově. Jde o korespondenční třídrátové řízení přenosu. Přenos přijímaných dat je řízen obvodem příjemce korespondence.
Dosud se připojení přístrojů na sběrnici informačního měřicího systému realizuje pomocí speciálních obvodů, ve kterých je funkce obvodu příjemce korespondence obsažena.
Jelikož interfejsová funkce příjemce korespondence je poměrně složitou funkcí, vyžaduje jejich obvodová realizace běžnými integrovanými obvody jejich velký počet. Realizace je nákladná a návrh je časově zdlouhayý·
Uvedené nevýhody odstraňuje zapojení obvodu přijímací části informačního měřicího systému pro vzájemné propojení programovatelných přístrojů přes interfejsovou sběrnici podle vynálezu, jehož podstata spočívá v tom, že obvod příjemce korespondence sestává z permanentní paměti a zpožďovacího obvodu, přičemž první adresový vstup paměti je připojen na první výstup snímačů interfejsové sběrnice, jejichž druhý výstup je připojen na čtvrtý adresový vstup paměti, jejíž druhý adresový vstup je připojen na výstup obvodu funkce posluchač Jehož vstup je spojen se třetím výstupem paměti, jejíž třetí adresový vstup je připojen na výstup obvodu přístrojových funkcí, na jehož první vstup je připojen čtvrtý výstup paměti, jejíž šestý výstup je připojen na vstup zpožďovacího obvodu, jehož výstup je připojen na pátý adresový vstup paměti, jejíž první výstup je propojen na první vstup budičů sběrnice, jejichž druhý vstup je propojen s druhým výstupem paměti, jejíž pátý výstup je propojen s druhým vstupem obvodu přístrojových funkcí.
Zapojení podle vynálezu přináší řadu výhod. Redukuje se počet aktivních prvků. Obvod funkce příjemce korespondence tak lze realizovat spolu s ostatními obvody na jedinou malou desku tištěných spojů. Návrh celé interfejsové jednotky se zjednoduší. Tuto jednotku lze vzhledem k jejím malým rozměrům umístit do řady stávajících přístrojů a zařízeníja tím podstat- 2 247 660 ně rozšířit jejich možnosti a zvýšit tak jejich užitnou hodnotu· loto řešení představuje úsporu nákladů na výrobu samostatné skříňky a napájecího zdroje pro interfejs, úsporu kabelů a konektorů* V nově konstruovaných zařízeních představuje malé nároky na prostor. Mimo to realizace obvodu příjemce korespondence jediným integrovaným obvodem umožňuje snadnou diagnostiku funkce·
Příklad provedení zapojení podle vynálezu je schematicky znázorněn na připojeném výkrese.
Obvod příjemce korespondence sestává z permanentní paměti 2 a zpožňovacího obvodu 2· Ι’τνηί adresový vstup paměti 2 je připojen na první výstup snímačů^interfejsové sběrnice^ jejichž druhý výstup je připojen na čtvrtý adresový vstup paměti 2. Na druhý adresový vstup paměti 2 je připojen výstup obvodu % funkce posluchač, jehož vstup je spojen se třetím výstupem paměti 2· Na třetí adresový vstup paměti 2 je připojen výstup obvodu 6 přístrojových funkcí, na jehož první vstup je připojen čtvrtý výstup paměti 2. Šestý výstup paměti 2 je připojen na vstup zpožňovacího obvodu J, jehož výstup je připojen na pátý adresový vstup paměti 2, jejíž první výstup je propojen na první vstup budičů”sběrnice , jejichž druhý vstup je propojen s druhým výstupem paměti 2. Pátý výstup paměti 2 je spojen s druhým vstupem obvodu 6 přístrojových funkcí.
První adresový vstup paměti 2 je připojen na první výstup snímačů^interfejsové sběrnice a slouží k potvrzování platnosti dat přijímaných přes interfejsovou sběrnici. Druhý výstup snímačů ^interfejsové sběrnice rozlišuje, zda data přijímaná ze snímačů^Lnterfejsové sběrnice jsou určena přístro jovým nebo interfejsovým funkcím zařízení a je propojen na čtvrtý adresový vstup paměti 2. Její druhý adresový vstup je připojen na výstup obvodu £ funkce posluchač. Stav tohoto výstupu určuje, zda je zařízení naadresováno. Vstup obvodu % funkce posluchač je spojen se třetím výstupem paměti 2, který určuje platnost přijímané interfejsové zprávy. Na třetí adresový vstup paměti 2 je připojen výstup obvodu 6 přístrojových funkcí. Tento výstup slouží k signalizaci připravenosti obvodu 6 přístrojových funkcí. Na jeho první vstup je připojen čtvrtý
- 3 247 660 výstup paměti 2, určující platnost dat pro obvod 6 přístrojových funkcí· Šestý výstup paměti 2 je připojen na vstup ζροζδοvacího obvodu J. Zpoždění tohoto obvodu je určeno časem potřebným pro příjem interfejsově zprávy· Výstup zpozSovacího obvodu 2 je připojen na pátý adresový vstup paměti 2· Její první výstup umožňuje signalizaci připravenosti jednotky pro příjem dat a je propojen na první vstup budíčů^interfejsové sběrnice , jejichž druhý vstup je propojen s druhým výstupem paměti 2· Tento výstup potvrzuje přijetí datového bytu jednotky. Pátý výstup paměti 2, sloužící k signalizaci o připravenosti obvodu^příjemce korespondence , je propojen s druhým vstupem obvodu 6 přístrojových funkcí.
Vynález je zejména vhodný pro přijímací část informačního měřicího systému·

Claims (1)

  1. Zapojení obvodu přijímací části informačního měřicího systému pro vzájemné propojení programovatelných přístrojů přes interfejsovou sběrnici, vyznačené tím, že obvoďpříjemce korespondence sestává z permanentní paměti (2) a zpožSovacího obvodu (3), přičemž první adresový vstup paměti (2) je připojen na první výstup snímačů interfejsové sběrnice , jejichž druhý výstup je připojen na Čtvrtý adresový vstup paměti (2), jejíž druhý adresový vstup je připojen na výstup obvo du (5) funkce posluchač jehož vstup je spojen se třetím výstupem paměti (2), jejíž třetí adresový vstup je připojen na výstup obvodu (6) přístrojových funkcí, na jehož první vstup je připojen čtvrtý výstup paměti (2), jejíž šestý výstup je připojen na vstup zpožďovacího obvodu (3), jehož výstup je připojen na pátý adresový vstup paměti (2), jejíž první výstup je propojen na první vstup budičťí^sběrnice , jejichž druhý vstup je propojen s druhým výstupem paměti (2), jejíž pátý výstup je propojen s druhým vstupem obvodu (6) přístrojových funkcí·
CS326082A 1982-05-06 1982-05-06 Zapojení obvodu přijímací části informačního měřicího systému CS247660B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS326082A CS247660B1 (cs) 1982-05-06 1982-05-06 Zapojení obvodu přijímací části informačního měřicího systému

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS326082A CS247660B1 (cs) 1982-05-06 1982-05-06 Zapojení obvodu přijímací části informačního měřicího systému

Publications (1)

Publication Number Publication Date
CS247660B1 true CS247660B1 (cs) 1987-01-15

Family

ID=5372143

Family Applications (1)

Application Number Title Priority Date Filing Date
CS326082A CS247660B1 (cs) 1982-05-06 1982-05-06 Zapojení obvodu přijímací části informačního měřicího systému

Country Status (1)

Country Link
CS (1) CS247660B1 (cs)

Similar Documents

Publication Publication Date Title
KR860002148A (ko) 반도체 집적회로 장치
EP0219413A3 (en) An array reconfiguration apparatus and method particularly adapted for use with very large scale integrated circuits
KR850006652A (ko) 프로세스와 메모리를 내장한 집적회로와 그것을 사용한 시스템
KR970059947A (ko) 외부 장치를 억세스하기 위한 데이터 처리 시스템 및 그 방법
EP0015054A1 (en) Bus connection systems
KR970062925A (ko) 외부 장치와 인터페이스하는 저 전력 데이터 처리 시스템 및 그것을 위한 방법
CS247660B1 (cs) Zapojení obvodu přijímací části informačního měřicího systému
US5581201A (en) Apparatus for unit control and presence detection
KR840003854A (ko) 상호 변경 가능 인터페이스 회로장치
KR910006852A (ko) 메모리 제어 시스템 및 방법
KR100230375B1 (ko) 직렬 데이터 통신 시스템
JPS617968A (ja) プログラム可能なステータス・レジスタ装置
KR950014995B1 (ko) 데이타 버퍼 인에이블 회로
CS251599B1 (cs) Zapojeni pamětového modulu se sníženým počtem vodičů sběrnice .
US6944176B1 (en) Method and apparatus for bit level network data multiplexing
KR840000385B1 (ko) 버스 접촉 시스템
JPS6331977B2 (cs)
JPS6394798A (ja) 実装状態読取装置
KR960042393A (ko) 범용 측정기와 처리 시스템간 인터페이스 장치
KR950012357B1 (ko) 엠에스엑스(msx) 컴퓨터용 네트웍 통신장치
SU868811A1 (ru) Устройство дл ретрансл ции сигналов
JP2002333907A (ja) 制御装置における中継ユニット構造
CS272324B1 (cs) Zapojení stykových funkcí mluvčí a posluchač
KR930014012A (ko) Scsi 호스트 아답터의 모듈별 진단 방법
JPS59225595A (ja) 電子回路基板の試験調整装置