CS241338B1 - Zapojenie ovládacieho modulu pre verifikační vstupno-výstupných liniek mikropočítačov - Google Patents
Zapojenie ovládacieho modulu pre verifikační vstupno-výstupných liniek mikropočítačov Download PDFInfo
- Publication number
- CS241338B1 CS241338B1 CS848706A CS870684A CS241338B1 CS 241338 B1 CS241338 B1 CS 241338B1 CS 848706 A CS848706 A CS 848706A CS 870684 A CS870684 A CS 870684A CS 241338 B1 CS241338 B1 CS 241338B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- control module
- function
- decoder
- control
- output
- Prior art date
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Debugging And Monitoring (AREA)
Description
Vynález sa týika zapojenia ovládacieho modulu pre verifikáciu vstupno-výstuipných liniek mikropočítačov.
Podstata vynálezu spočívá v tom, že programový modul dekodéra funkcii je připojený cez výstupný datový kanál na výstupný register ovládacieho moduilu, na dekodér funkcii a multiplexer a na zobrazovacle pole, ktoré je připojené riadiacim kanálom na výstupný register ovládacieho modulu, na dekodér funkcii a multiplexer a na Ovládacie pole připojené vstupným datovým kanálom na vstupný register ovládacieho modulu a na programový modul dekodéra funkcií. 2
241338
241338
Vynález sa týká zapojenia ovládacieho modulu pre verifikáciu vstupno-výstupných llniek mikropočítaČOV. V súčasnosti sa vo vačšine technologických zariadení používajú mikropočítače ako riadiace systémy. Pri oživovaní a údržbě takýchto zariadení je potřebné použiť obvodový emulátor, logický analyzátor alebo iné poměrně nákladné zariadenia.
Nevýhodou ich použitia je ich vysoká cena a z toho vyplývajúca nedostupnost hlavně pre výskumných pracovníkov a servisných technikov.
Vyššie uvedené nedostatky zmierňuje a technický problém rieši zapojenie ovládacieho modulu pre verifikáciu vstupno-výstupných liniek mikropočítačov podfa tohto· vynálezu, ktorého· podstatou je, že programový modul dekodére funkcii je připojený cez výstupný datový kanál na výstupný register ovládacieho modulu, na dekodér funkcii a multiplexer a na zobrazovacie pole, ktoré je připojené riadiacim kanálom na výstupný register ovládacieho modulu, na dekodér funkcii a multiplexer a na ovládáme pole připojené vstupným datovým kanálom na vstupný register ovládacieho modulu a na programový modul dekodéra funkcií. Výhody zapojenia ovládacieho modulu pre verifikáciu vstupno-výstupných liniek mikropočítačov· spočívajú v úspoře finančných prostriedkov· na nákup zložitej meracej techniky, v· skrátení etapy oživovania technologických zariadení a v zjednodušení servisných služieb. Okrem toho móžu ovládací modul obsluhovat osoby bez znalostí problematiky mikropočítačové]' riadiacej techniky po cca 30minútovom zaškolení.
Na pripojenom výkrese je znázorněná bloková schéma zapojenia ovládacieho mo- dulu pre verifikáciu vstupno-výstupných liniek mikropočítačov.
Zapojenie ovládacieho modulu pozostáva z programového modulu fi dekodéra funkcii připojeného cez datové zbernicu 11, adresovú zbernicu 12 a riadiacu zbernicu 13 na ovládaný mikropočítač 7, ktorého vstupné linky 14 a výstupné linky 15 sú připojené na riadený objekt 16, pričom programový modul B dekodéru funkcii je připojený cez výstupný datový kanál 8 na výstupný register 2 ovládacieho modulu, na dekodér funkcií a multiplexer 3 a na zobrazovacie pole 5, ktoré je připojené riadiacim kanálom 10 na výstupný register 2 ovládacieho modulu, na dekodér funkcii a multiplexer 3 a na ovládacie pole 4 připojené vstupným datovým kanálom 9 na vstupný register 1 ovládacieho modulu a na programový modul 6 dekodéra funkcii. •Pomocou ovládacieho pofa 4 je zadaná adresa vstupnej linky 14, výstupnej linky 15, připadne adresa památe mikropočítača 7. Okrem toho je možné z ovládacieho pofa zadať funkciu, ktorá sa bude na príslušnej vybranej adrese vykonávat Táto infórmácia sa zachytává vo vstupnom registri 1, ktorý ju v určenom časovom okamžiku odevzdá do programového modulu 6 dekodéra funkcii.
Dekódované funkcie sú z programového· modulu 6 prenášaná datovou zbernicou 11, adresovou zbernicou 12 a riadiacou zbernicou 13 do mikropočítača 7, kde sa ďalej spracovávajú. Příslušná odozva sa prenáša tou istou cestou spať do programového modulu 6 dekodéra funkcii, z ktorého sa zachytává vo výstupnom registri 2 ovládacieho modulu, ktorým je riadený dekodér funkci! a multiplexer 3, zabezpečujúci :zobrazenie odozvy na zobrazovacom poli 5.
Claims (1)
- PREDMET Zapojenie ovládacieho modulu pre verifikáciu vstupno-výstupných liniek mikropocítačov, pričom programový modul dekodéra funkcii je připojený cez datovú, adresovú a riadiacu zbernicu na ovládaný mikropočítač, ktorého vstupné a výstupné linky sú připojené na riadený objekt vyznačujúce sa tým, že programový modul (6) dekodéra funkcii je připojený cez výstupný datový kanál (8j na výstupný register (2) ovláda- VYNALEZU cieho modulu, na dekodér funkcii a multiplexer (3) a na zobrazovacie poile (5), ktoré je připojené riadiacim kanálom (10) na výstupný register (2) ovládacieho modulu, na dekodér funkcii a multiplexer (3) a na ovládacie pole (4j připojené vstupným datovým kanálom (9) na vstupný register (1) ovládacieho modulu a na programový modul (6) dekodéra funkcii. 1 list výkresov 241338
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS848706A CS241338B1 (sk) | 1984-11-15 | 1984-11-15 | Zapojenie ovládacieho modulu pre verifikační vstupno-výstupných liniek mikropočítačov |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS848706A CS241338B1 (sk) | 1984-11-15 | 1984-11-15 | Zapojenie ovládacieho modulu pre verifikační vstupno-výstupných liniek mikropočítačov |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS870684A1 CS870684A1 (en) | 1985-07-16 |
| CS241338B1 true CS241338B1 (sk) | 1986-03-13 |
Family
ID=5438019
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS848706A CS241338B1 (sk) | 1984-11-15 | 1984-11-15 | Zapojenie ovládacieho modulu pre verifikační vstupno-výstupných liniek mikropočítačov |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS241338B1 (cs) |
-
1984
- 1984-11-15 CS CS848706A patent/CS241338B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS870684A1 (en) | 1985-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69622112T2 (de) | Auf-Chip-Schnittstelle zur Fehlerbeseitigung | |
| EP0272036A3 (en) | Methods and apparatus for providing a microprocessor test interface | |
| DE69126498D1 (de) | Wiederherstellungsverfahren und Gerät für eine Pipeline-Verarbeitungseinheit eines Multiprozessor-systems | |
| DE69513200D1 (de) | Durch integrierte schaltung überwachtes transaktionsverwaltungssystem | |
| RU99118678A (ru) | Способ для инициализации моделирования поведения технической установки и система моделирования для технической установки | |
| CS241338B1 (sk) | Zapojenie ovládacieho modulu pre verifikační vstupno-výstupných liniek mikropočítačov | |
| JPS59184954A (ja) | マイクロコンピユ−タシステム用開発装置 | |
| JPS573151A (en) | Test system for 1-chip microcomputer | |
| Uzomaka | MICROPROCESSORS: A GENERAL REENTRANT CHIP LEVEL SIMULATION MODEL. | |
| SU1205148A1 (ru) | Устройство дл проверки программ на сбое устойчивость | |
| JPS56118165A (en) | Processor of video information | |
| SU1667073A1 (ru) | Устройство дл контрол цифровых блоков | |
| JPS62103738A (ja) | プログラマブルコントロ−ラ | |
| SU941996A1 (ru) | Ячейка однородной структуры | |
| SU892444A2 (ru) | Устройство приоритета | |
| RU6251U1 (ru) | Имитатор ир-60 для отладки корабельных цифровых управляющих систем | |
| CN118363859A (zh) | 用于实时线程跟踪与验证的方法、系统及存储介质 | |
| Castellan | Standards: Real-time extensions to programming systems | |
| CS271789B1 (en) | Connection for control system's input/output lines verification | |
| DD293217A5 (de) | Anordnung zur interruptarbeit von zwei verschiedenen interruptsystemen | |
| KR940006298Y1 (ko) | 공통메모리 인터페이스장치 | |
| PL142408B1 (en) | Control circuit for a standard system intended to check preprogrammed interfaces | |
| Monchaud et al. | Behaviour display system for a microprogrammed processor | |
| JPS5990126A (ja) | 入出力インタ−フエイスシミユレ−タ | |
| JPH028941A (ja) | マイクロプロセッサ |