CS231806B1 - Zapojení pro synchronní rozběh, chod a brzdění krokových motorů - Google Patents

Zapojení pro synchronní rozběh, chod a brzdění krokových motorů Download PDF

Info

Publication number
CS231806B1
CS231806B1 CS822061A CS206182A CS231806B1 CS 231806 B1 CS231806 B1 CS 231806B1 CS 822061 A CS822061 A CS 822061A CS 206182 A CS206182 A CS 206182A CS 231806 B1 CS231806 B1 CS 231806B1
Authority
CS
Czechoslovakia
Prior art keywords
inputs
outputs
braking
stepper
memory
Prior art date
Application number
CS822061A
Other languages
English (en)
Other versions
CS206182A1 (en
Inventor
Jaksa Reljic
Original Assignee
Jaksa Reljic
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jaksa Reljic filed Critical Jaksa Reljic
Priority to CS822061A priority Critical patent/CS231806B1/cs
Publication of CS206182A1 publication Critical patent/CS206182A1/cs
Publication of CS231806B1 publication Critical patent/CS231806B1/cs

Links

Landscapes

  • Control Of Stepping Motors (AREA)

Abstract

Vynález se týká zapojení pro synchronní rozběh, chod a brzdění dvou a více krokových motorů. První výstupy čidel krokových motorů jsou připojeny na vstupy první paměti, druhé výstupy Čidel krokových motorů jsou Spojeny se vstupy druhé paměti. Vstupy pro rozběh a chod motoru a vstupy pro brzdění motoru do první a druhé paměti jsou navzájem propojeny a připojeny na Odpovídající výstupy režimu krokového motoru. Výstupy první á druhé paměti jsou přes logiku uzavřené Smyčky připojené na koncový stupeň, na jehož výstup jsou připojeny vstupy krokových motorů. Koncepce je založena na Chodu krokových motorů v uzavřené smyčce, a to v celém rozsahu rychlosti momentové charakteristiky.

Description

Vynález se týká zapojení pro synchronní rozběh, chod a brzdění dvou i více krokových motorů, sestávající z čidel, paměti, logiky uzavřené smyčky e koncového stupně.
Synchronní chod dvou i více krokových motorů je známý pod názvem elektrická hřídel.
Dosavadním nedostatkem elektrická hřídel. Dosavadním nedostatkem elektrické hřídele je možnost provozu krokových motorů jen v start-stop oblasti, ve které se maximální krokovací kmitočet krokových motorů pohybuje do 400 k/sec. Hozběh na vysoký kmitočet je velmi obtížný a setrvání na vyšěí rychlosti prakticky nemožné. Malé přetížení jednoho z motorů vyvolá vypadnutí ze synchronismu. Z tohoto důvodu řada aplikací, vyžadujících rychlosti v celé oblasti momentové charakteristily, zůstala dodnes nevyřeěena. Je zde nutno podotknout, že dosavadní elektrická hřídel byla koncipována jen s chodera krokových motorů v otevřená smyčce.
Výše uvedené nevýhody odstraňuje vynález, jehož podstete spočívá v tom, že první výstupy čidel krokových motorů jsou připojeny na vstupy první paměti. Druhé výstupy čidel krokových motorů jsou spojeny se vstupy druhé paměti. Vstupy pro rozběh a chod motoru a vstupy pro brzdění motoru do první a druhé paměti jsou nevzájem propojeny a připojeny na odpovídající výstupy režimu krokového motoru. Výstupy první a druhé paměti jsou přes obvod logiky uzevřené smyčky připojené na koncový stupeň, na jehož výstup jsou připojeny vstupy krokových motorů.
Příklad zapojení pro synchronní rozběh, chod a brzdění dvou krokových motorů je déle popsán s pomocí výkresů, kde na obr. 1 je konkrétní schéma zapojení nově koncipované elektrické hřídele, na obr, 2 je znázorněn průběh signálu z čidel krokových motorů.
Koncepce elektrické hřídele je založena na chodu krokových motorů v uzavřené smyčce, a to v celém rozsahu rychlostí momentové charakteristiky. To znamená, že umožňuje synchronní chod dvou a více krokových motorů až do jejich maximálně dosažitelných rychlostí. Navíc tato koncepce zaručuje naprosto synchronní chod, i kdyby jeden z motorů se náhle zastavil, totéž se stene i s druhým krokovým motorem.
Jak je znázorněno na obr. 1. první výstupy VI čidel ČI . Cg krokovým motorů Ml . HJ2 jsou připojeny na vstupy první paměti P1. Druhé výstupy V2 čidel Cl. Č2 krokových motorů M1. M2 jsou spojeny se vstupy druhé paměti P2. Vstupy j. pro rozběh a chod motoru a vstupy g pro brzděni motoru do první e druhé paměti P1 . P2 jsou navzájem propojeny e připojeny na odpovídající výstupy režimu krokového motoru. Výstupy první a druhé paměti Pí . P2 jsou přes logiku uzevřené smyčky WS připojené na koncový stupeň Kg,, na jehož výstup jsou připojeny vstupy krokových motorů Mt. M2.
Signály SI krokových motorů Ml. M2 se porovnávají v první paměti Pí a signály Sg v druhé paměti P2. Při rozběhu a chodu krokových motorů má přednost průchodu zpožděný signál pomalejšího motoru. Jestliže při rozběhu krokových motorů přijde jako první signál SI z čidla Cl krokového motoru Ml. tJ< S1M1. první paměl Pí nepropustí tento signál do obvodu logiky uzavřené smyčky HJS - viz obr. 2. Teprve když přijde signál SI zpožděného krokového motoru Mg, tj. S1M2. propustí první paměl P2 tento signál do obvodu logiky uzavřené smyčky LUS. Tím se dosáhne toho, že je jeden krokový qotor Ml brzděn do okamžiku, kdy ho dožene druhý krokový motor M2. Regulace je prováděna v každém kroku, a to pro oba signály S1 S2 obou krokových motorů M1 . M2. tedy 8 první a druhou pamětí £1., Pg.
Je-li v režimu brzdění na vstupech £ pamětí Pí. P2 log. 1, pozmění se přednost průchodnosti signálů S1 S2 z čidel Cl . Cg. V tomto případě má přednost průchodnosti první a druhou pamětí Pí., P2 signál, který dojde z čidel Cl . Cg dříve. To znamená, jak je * znázorněno na obr, 2, že jakmile se objeví signál S1M1 na vstupu první paměti Pí., objeví se i na jejím výstupu, tj. na vstupu obvodu logiky uzavřené smyčky WS. V tomto případě tento signál S1M1 způsobí zabrzdění jednoho krokového motoru Ml a zrychlení zpožďujícího se druhého krokového motoru Mg.

Claims (1)

  1. Zapojeni pro synchronní rozběh, chod a brzdění krokových motorů, sestávající z čidel, paměti, obvodu logiky uzavřené smyčky a koncového stupně, vyznačené tím, že první výstupy (VI) čidel (Cl, Č2) krokových motorů (Ml, M2), jsou připojeny na vstupy první paměti (Pl), druhé výstupy (V2) čidel (Č1, Č2) krokových motorů (M1, M2) jsou spojeny se vstupy druhé paměti (P2), přičemž vstupy (1) pro rozběh a chod motoru a vstupy (2) pro brzdění motoru do první a druhé mepěti (Pí, P2) jsou vzájemně propojeny a připojeny na odpovídající výstupy režimu krokového motoru, výstupy první a druhé paměti (Pí, P2) jsou přes obvod logiky uzavřené smyčky (LUS) připojené na koncový stupeň (KS), na jehož výstup jsou připojeny vstupy krokových motorů (Ml, M2).
CS822061A 1982-03-25 1982-03-25 Zapojení pro synchronní rozběh, chod a brzdění krokových motorů CS231806B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS822061A CS231806B1 (cs) 1982-03-25 1982-03-25 Zapojení pro synchronní rozběh, chod a brzdění krokových motorů

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS822061A CS231806B1 (cs) 1982-03-25 1982-03-25 Zapojení pro synchronní rozběh, chod a brzdění krokových motorů

Publications (2)

Publication Number Publication Date
CS206182A1 CS206182A1 (en) 1984-05-14
CS231806B1 true CS231806B1 (cs) 1984-12-14

Family

ID=5356614

Family Applications (1)

Application Number Title Priority Date Filing Date
CS822061A CS231806B1 (cs) 1982-03-25 1982-03-25 Zapojení pro synchronní rozběh, chod a brzdění krokových motorů

Country Status (1)

Country Link
CS (1) CS231806B1 (cs)

Also Published As

Publication number Publication date
CS206182A1 (en) 1984-05-14

Similar Documents

Publication Publication Date Title
KR970705231A (ko) 전원 노이즈 아이솔레이션을 갖는 전압 제어 지연회로를 갖춘 전압 제어 발진기(Voltage controlled oscillator including voltage controlled delay circuit with power supply noise isolation)
DE60224727D1 (de) Multimodus-synchronspeichervorrichtung und verfahren zum betrieb und testen derselben
JP3984412B2 (ja) 可変遅延回路および可変遅延回路を有する半導体集積回路
KR950007285A (ko) 플립플롭형 증폭 회로
JPS63238713A (ja) 遅延回路
CS231806B1 (cs) Zapojení pro synchronní rozběh, chod a brzdění krokových motorů
KR970031338A (ko) 동일 ic 칩상에 형성된 cmos 블록에 의해 직접 제어가능한 bimos 로직회로(a bimos logic circuit directly controllable by a cmos block formed on same ic chip)
KR100263485B1 (ko) 위상 분리기
US5723993A (en) Pulse generating circuit for use in a semiconductor memory device
KR880014563A (ko) 비동기 에지 트리거(edge-triggered)RS 플립플롭 회로
KR19990088212A (ko) 상보신호를발생하기위한회로장치
KR880002325A (ko) Cmost 입력 버퍼
JP2002152038A (ja) 遅延同期回路
US6239642B1 (en) Integrated circuits with variable signal line loading circuits and methods of operation thereof
US6446226B1 (en) Programmable pulse generator and method for using same
KR19990088149A (ko) 지연최적화멀티플렉서
JPS6059814A (ja) プログラマブル遅延回路およびこれを用いた半導体集積回路装置
US4429278A (en) Multi-function time delay relay
SU1663740A1 (ru) Устройство дл дистанционного и автоматического управлени дизель-генераторов
KR890007286A (ko) 제어신호 출력회로
JPH02264510A (ja) Cmos集積回路
JPS61224623A (ja) 相補型ゲ−ト回路
SU997180A1 (ru) Пусковой орган автоматического включени резерва с ресинхронизацией синхронных двигателей
SE8505870D0 (sv) Styrkrets
SU566198A1 (ru) Устройство допускового контрол частоты