CS229841B1 - Zapojení pro automatické zapnutí a vypnutí periférie počítače - Google Patents
Zapojení pro automatické zapnutí a vypnutí periférie počítače Download PDFInfo
- Publication number
- CS229841B1 CS229841B1 CS1004682A CS1004682A CS229841B1 CS 229841 B1 CS229841 B1 CS 229841B1 CS 1004682 A CS1004682 A CS 1004682A CS 1004682 A CS1004682 A CS 1004682A CS 229841 B1 CS229841 B1 CS 229841B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- gate
- switch
- computer
- Prior art date
Links
- 230000002093 peripheral effect Effects 0.000 title claims description 21
- 230000005693 optoelectronics Effects 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 6
- 230000007935 neutral effect Effects 0.000 claims description 4
- 239000004606 Fillers/Extenders Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000008439 repair process Effects 0.000 description 1
- 230000002195 synergetic effect Effects 0.000 description 1
Landscapes
- Electronic Switches (AREA)
Description
Tyto nedostatky odstraňuje zapojení pro automatické zapnutí a vypnutí periférie počítače podle vynálezu, jehož podstata spočívá v tom, že interfaceová karta je připojena prvým vstupem k počítači a prvým výstupem přes periférii k polovodičovému spínači, zatím co druhým výstupem je připojena na prvý vstup dvouvstupového součinového hradla, na druhý vstup třívstupového součinového hradla, na vstup prodlužovače impulsu, na prvý vstup dvouvstupového součinového hradla a na přepínač, jehož prvý výstup je spojen s druhým vstu2 pem interfaceová karty a současně s výstupem třívstupového součinového hradla, jehož třetí vstup jě připojen přes druhý zpožďovací obvod k invertoru, jehož výstup je připojen k druhému vstupu dvouvstupového součinnového hradla, připojeného výstupem ke vstupu monostabilního klopného obvodu, přičemž vstupy druhého zpožďovacího obvodu a invertoru jsou společně připojeny k prodlužováni impulsu a přes prvý zpožďovací obvod k druhému vstupu dvouvstupového součtového hradla, jehož výstup Je spojen přes optoelektronický spojovací číén a nulový spínač k polovodičovému spínači, jehož druhý vstup společně s druhým vstupem nulového spínače jsou připojeny k počítači a síťové zásuvce, přičemž druhý výstup přepínače je připojen na druhý vstup optoelektronického spojovacího členu.
Výhodou zapojení podle vynálezu je samočinné zapínání periférií počítače, a to jenom na dobu, během níž je periférie bezprostředně používána. Vynález je ekonomicky výhodný především tam, kde se výpočetní systémy používají dlouhodobě nebo nepřetržitě, neboť realizací dochází k úspoře elektrické energie, prodlužuje se životnost periférií a oddálí se doba mezi opravami. Klesají náklady na údržbu, usnadňuje se obsluha; v neposlední řadě dochází k pod229841
29 8 41 statnému snížení hlučnosti, čímž so zlepšuje pracovní prostředí. Pi ínosem je také skutečnost, že periférii je možno odpojit i během provozu výpočetního systému, takže Dři ieií případné poruše není zapotřebí odstavit celý systém. Realizace vynálezu nevyžaduje zásah do periférií, pouze nektere periférie například tiskárna sc upravuji tak, aby se po náběhu síťového napětí uvedla do připojeného stavu.
Pro bližší objasnění podstaty vynálezu je na připojeném výkresu schematicky znázorněno zapojení podle vynálezu, přičemž obr. 1 představuje blokové schéma zapojení a obr. 2 časové průběhy.
Zapojení pro automatické zapnutí a vypnutí periférie počítače na obr. 1 tvoří dvouvstupové součinové hradlo 4, jehož prvý vstup 41 je spojen s interfaceovou kartou 2, která je spojena s výstupem počítače 1, přičemž prvý vstup 41 dvouvstupového součinového hradla 4 je dále spojen s druhým vstupem 32 třívstupového součinového hradla 3, s prvým vstupem 131 dvouvstupového součtového hradla 13, se vstupem prodlužovače 10 impulsu a přepínače 8, který je připojen jedním výstupem na Výstup 34 třívstupového součinového hradla 3 a na interfaceovou kartu 2 a druhým výstupem k optoelektronickému spojovacímu členu 14. Výstup prodlužovače 10 impulsu je spojen se vstupem druhého zpožďovacího obvodu 6, se vstupem prvého zpožďovacího obvodu 12 a se vstupem invertoru 7, jehož výstup je spojen s druhým vstupem 42 dvouvstupového součinového hradla 4, jehož výstup 43 je spojen se vstupem monostabilního klopného, obvodu 5. Výstup monostabilního klopného obvodu 5 je spojen s prvým vstupem 31 třívstupového součinového hradla 3, jehož třetí vstup 33 je spojen ,s výstupem druhého zpožďovacího obvodu 6. Interfáceová karta 2 je dále spojena s periférií 9. Druhý vstup. 132 dvouvstupového součtového hradla 13 je spojen s výstupem prvého zpožďovacího obvodu 12 a. jeho výstup 133 je spojen s optoelektronickým spojovacím členem 14, jehož výstup je spojen s nulovým spínačem 16 spojeným dále s polovodičovým výkonovým spínačem 15, jenž je napojen na periférii 9.. Počítač, nulový spínač 16 a polovodičový; výkonový spínač 15 je svým vstupem napojen na síťovou zásuv, ku 11.
Funkce zapojení pro automatické zapnutí a vypnutí periférie počítače je patrná z časových průběhů schematicky znázorněných na obr. 2. Před začátkem každé komunikace s periférií vysílá počítač 1 tzv. „C“ bit, který vytváří interfaceová karta 2. Přes prvý vstup 131 dvouvstupového součtového hradla 13 se přivádí na optoelktronický spojovací člen 14 a způsobí, že nulový spínač 16 spíná a rozepíná pouze v okamžiku průchodu síťového napětí nulou, což je podstatné pro odstranění rušivých účinků proudových a napěťových špiček vznikajících na zátěži indukčního charakteru, kterou periférie 9 představuje. V okamžiku příchodu „C“ bitu na prvý vstup 41 dvouvstupového součinového hradla 4 je na jeho druhém vstupu 42 log. 1 po dobu než „C“ bit nahodí monostabilní klopný obvod 10, který je zapojen jako prodlužovač impulsu a než projde přes invertor 7. Po této době se na druhém vstupu 42 dvouvstupového součinového hradla 4 objeví log. 0. Na výstupu 43 dvouvstupového součinového hradla 4 se proto objeví krátký impuls, který nahodí monostabilní klopný obvod 5, jenž vyrobí impuls TI, který zablokuje na dobu ΔΤ1 třívstupové součinové hradlo 3, takže „C“ bit se po tuto dobu nedostane přes interfaceovou kartu 2 na periférii 9. Doba ΔΤ1 se dá nastavit tak, aby se během ní ustálilo napájecí napětí pro elektroniku periférie 9 po jejím napojení na síťové napětí. V okamžiku příchodu „C“ bitu na druhý vstup 32 třívstupového součinového hradla 3 je toto hradlo blokováno třetím vstupem 33, který je v log. 0 po dobu T3, což je doba během níž se na prvém vstupu 31 objeví log. 0. Za dobu ΔΤ3 od příchodu prvního „C“ bitu se na třetí vstup 33 dostane log. 1 z prodlužovače impulsu 10 přes druhý zpožďovací obvod 6. Za tuto dobu ΔΤ1 od příchodu prvního „C“ bitu se tedy třívstupové součinové hradlo 3 obklopuje a řídí impulsy mohou procházet přes interfaceovou kartu 2 na periférii 9, Pokud nepřijde ,,C‘ bit po dobu delší než ΔΤ2, třívstupové součinové hradlo.3 se zablokuje log. 0, přivedenou z prcdlužovače impulsu 10. Tato log. 0 se přes prvý zpožďovací obvod 12 dostane na druhý vstup 132 dvouvstupového sučtového hradla 13 a způsobí odpojení periférie 9 od síťového napětí. Doba ΔΤ2 se dá nastavit tak,, aby nedocházelo k okamžitému vypínání periférie 9 při krátkodobých přestávkách v její činnosti. Přepínač 8 slouží k. vyřazení automatického spínání z provozů. Optoelektronický spojovací člen 14 slouží ke galvanickému oddělení síťové části od signálové.
Zapojení pro automatické zapnutí a vypnutí periférie počítače lze s výhodou využít zejména pro periférie typu snímač děrné pásky nebo štítků, děrovač, elektronický psací stroj, dálnopis, tiskárny a magnetopáskové jednotky a všude tam, kde periférie počítače jsou trvale využívány.
Claims (1)
- pRedmEtZapojení pro automatické zapnutí a vypnutí periférie počítače, vyznačující se tím, že interfaceová karta (2) je připojena prvým vstupem k počítači (1) a prvým výstupem přes periférii (9) k polovodičovému spínači (15), zatím co druhým výstupem je připojena na prvý vstup (41) dvouvstupového součinového hradla (4j, na druhý vstup (32) třívstupového součinového hradla (3), na vstup prodlužovače (10) impulsu, na prvý vstup (131) dvouvstupového součtového hradla (13) a na přepínač (8), jehož prvý výstup je spojen s druhým vstupem interfaceové karty (2) a současně s výstupem (34) třívstupového součinového hradla (3), jehož třetí vstup (33] je připojen přes druhý zpožďovací obvod (6) k invertoru (7), jehož výstup je připojen k druvynAlezu hému vstupu (42) dvouvstupového součinového hradla (4), připojeného výstupem (43) ke vstupu monostabilního klopného obvodu (5), přičemž vstupy druhého zpožďovacího obvodu (6) a invertoru (7) jsou společně připojeny k prodlužovači (10) impulsů a přes prvý zpožďovací obvod (12) k druhému vstupu (132) dvouvstupového součtového hradla (13), jehož'výstup (133) je spojen přes optoelektronický spojovací člen (14) a nulový spínač (16) k polovodičovému výkonovému spínači (15), jehož druhý vstup společně s druhým vstupem nulového spínače (16) jsou připojeny k počítači (1) a síťové zásuvce (11), přičemž druhý výstup přepínače (8) je připojen na druhý vstup optoelektronického spojovacího Členu (14).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS1004682A CS229841B1 (cs) | 1982-12-30 | 1982-12-30 | Zapojení pro automatické zapnutí a vypnutí periférie počítače |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS1004682A CS229841B1 (cs) | 1982-12-30 | 1982-12-30 | Zapojení pro automatické zapnutí a vypnutí periférie počítače |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS229841B1 true CS229841B1 (cs) | 1984-06-18 |
Family
ID=5447736
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS1004682A CS229841B1 (cs) | 1982-12-30 | 1982-12-30 | Zapojení pro automatické zapnutí a vypnutí periférie počítače |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS229841B1 (cs) |
-
1982
- 1982-12-30 CS CS1004682A patent/CS229841B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS60112320A (ja) | トライステ−トゲ−トの保護方式 | |
| US5089948A (en) | High speed optoisolator switching apparatus | |
| US5721458A (en) | Single phase or three-phase field configurable power assembly | |
| CN109062392A (zh) | 一种自动切换服务器板卡供电的设备、方法及系统 | |
| US6066900A (en) | Computer system with multiple switchable power zones | |
| CS229841B1 (cs) | Zapojení pro automatické zapnutí a vypnutí periférie počítače | |
| ATE268941T1 (de) | Busfähiger verstärkerbaustein für antriebsanordnungen elektromagnetischer schaltgeräte | |
| JPS57185501A (en) | Power supply circuit for electronic controller for car | |
| JPH0785562B2 (ja) | 通信装置間の障害検出方式 | |
| US6529032B1 (en) | Methods and apparatus for full I/O functionality and blocking of backdrive current | |
| ES8206115A1 (es) | Un circuito de control de carga libre de fallos | |
| EP0169028B1 (en) | Control system for remote control of an electrical power supply switching circuit | |
| JP3228843B2 (ja) | 並列電源システム | |
| AU3714595A (en) | Switching device | |
| EP0197707A2 (en) | Electronic circuit breaker | |
| KR19990000903A (ko) | 이중화된 전원 분배 장치 | |
| KR0140075Y1 (ko) | 다원 절체구조의 이중화 회로 | |
| CS251808B1 (cs) | Zapojení napájecího zdroje | |
| JP2657698B2 (ja) | 監視制御装置 | |
| KR100241775B1 (ko) | 이중화회로의 절체 안정화장치 | |
| JPH04116783A (ja) | Icカードの電源回路装置及びicカード | |
| KR0133719Y1 (ko) | 노이즈 방지회로 | |
| KR19990086921A (ko) | 유니버설 시리얼 버스의 허브장치 | |
| JP2580047Y2 (ja) | スイッチ入力回路 | |
| JPH0411433A (ja) | 信号入出力装置 |