CS228621B1 - Zapojení číslicového počítače - Google Patents

Zapojení číslicového počítače Download PDF

Info

Publication number
CS228621B1
CS228621B1 CS488782A CS488782A CS228621B1 CS 228621 B1 CS228621 B1 CS 228621B1 CS 488782 A CS488782 A CS 488782A CS 488782 A CS488782 A CS 488782A CS 228621 B1 CS228621 B1 CS 228621B1
Authority
CS
Czechoslovakia
Prior art keywords
bus
instruction
emulator
digital computer
processor unit
Prior art date
Application number
CS488782A
Other languages
English (en)
Inventor
Ivoj Ing Csc Ruzicka
Jiri Ing Vitinger
Original Assignee
Ruzicka Ivoj
Jiri Ing Vitinger
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ruzicka Ivoj, Jiri Ing Vitinger filed Critical Ruzicka Ivoj
Priority to CS488782A priority Critical patent/CS228621B1/cs
Publication of CS228621B1 publication Critical patent/CS228621B1/cs

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)
  • Debugging And Monitoring (AREA)

Abstract

Vynález spadá do oboru výpočetní techniky a řeší problém zjištění, která část instrukce se přenáší po sledované systémové sběrnici při simulování její činnosti. Podle podstaty vynálezu byl problém vyřešen tím, že na synchronizační vystup dekodéru instrukce procesorové jednotky je zapojen sledovací vstup sběrnicového emulátoru. Zapojení dekodéru 8 instrukce procesorové jednotky s emulátorem 4 nejlépe charakterizuje vynález. Vynálezu lze využít v oboru výpočetní techniky při simulování činnosti sběrnic.

Description

Vynález se týká číslicového počítače vybaveného procesoro vou jednotkou s dekodérem instrukce a sběrnioovým emulátorem·
Některé číslicové počítače, zejména mikropočítačové systémy, se vyznačují těsnou vazbou mezi jejich fyzikální strukturou a programovým vybavením. Tato vazba působí potíže při oživování systému a při ladění základních programů. Proto byly vyvinuty speciální programovatelné elektronické přístroje, z nichž jednu skupinu tvoří emulátory. Jsou to složitá zařízení dovolující simulovat mikroprocesor a jeho činnost po stránce elektrické i funkční a často i testování a simulování jeho chování v reálném čase. I když jsou emulátory značně univerzální, neumožňují přímo emulování celého systému ani sledování komunikace probíhající po systémové sběrnici. Při komunikaci mezi procesorovou jednotkou, programovou pamětí a stykovou jednotkou, řízené pomocí signálů řídící sběrnice· lze při sledování toku adres a dat po adresové a datové sběrnici určit okamžitý stav a obsah sběrnice, nelze však jednoznačně určit, která část instrukce se právě přenáší.
Vpředu uvedené nevýhody odstraňuje zapojení číslicového počítače podle vynálezu, jehož podstata spočívá v tom, že na synchronizační výstup dekodéru instrukce procesorové jednotky je zapojen sledovací vstup sběrnicového emulátoru.
Příklad zapojení podle vynálezu je dále popsán s pomocí výkresu, na němž je blokově znázorněna procesorová jednotka 1 s dekodérem 8 instrukce programová paměť 2, styková jednotka 2 a sběrnicóvý emulátor £· Tyto jednotky jsou navzájem
228 621 propojeny systémovou sběrnicí sestávající z adresové sběrnice 2» datové sběrnice 6 a řídící sběrnice 7·
Podle vynálezu je synchronizační výstup dekodéru 8 instrukce procesorové jednotky 1 zapojen na sledovací vstup sběrnicového emulátoru £·
Tímto zapojením se zjišíuje» která část instrukce se právě přenáší, tj· přenáší-li se právě první část instrukce, která je k správnému sledování sběrnice, které emulátor provádí, nezbytná·

Claims (1)

  1. Zapojení číslicového počítače vybaveného procesorovou jednotkou s dekodérem instrukce a sběrnicovým emulátorem, vyznačené tím, žena synchronizační výstup dekodéru (8) instrukce procesorové jednotky (1) je zapojen sledovací vstup sběrnicového emulátoru (4)·
CS488782A 1982-06-29 1982-06-29 Zapojení číslicového počítače CS228621B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS488782A CS228621B1 (cs) 1982-06-29 1982-06-29 Zapojení číslicového počítače

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS488782A CS228621B1 (cs) 1982-06-29 1982-06-29 Zapojení číslicového počítače

Publications (1)

Publication Number Publication Date
CS228621B1 true CS228621B1 (cs) 1984-05-14

Family

ID=5392617

Family Applications (1)

Application Number Title Priority Date Filing Date
CS488782A CS228621B1 (cs) 1982-06-29 1982-06-29 Zapojení číslicového počítače

Country Status (1)

Country Link
CS (1) CS228621B1 (cs)

Similar Documents

Publication Publication Date Title
US5228039A (en) Source-level in-circuit software code debugging instrument
US5581695A (en) Source-level run-time software code debugging instrument
EP0165517A2 (en) Emulator for non-fixed instruction set VLSI devices
US4231087A (en) Microprocessor support system
US5493723A (en) Processor with in-system emulation circuitry which uses the same group of terminals to output program counter bits
US6393588B1 (en) Testing of USB hub
EP0479230A3 (en) Recovery method and apparatus for a pipelined processing unit of a multiprocessor system
US5047926A (en) Development and debug tool for microcomputers
JPH02235149A (ja) 試験システムおよび命令実行シーケンス判定方法
CS228621B1 (cs) Zapojení číslicového počítače
JPS61112247A (ja) デ−タ処理装置
JPS56145441A (en) Microcomputer development device
JPH0399334A (ja) プログラム・ダウンロード式エミュレータ
JPS57164347A (en) Undefined instruction detector for one chip microcomputer
CS212193B1 (cs) Zapojení emulátoru mikropočítačového systému s hostitelským počítačem
KR100205036B1 (ko) 동기식 전송장치 감시제어용 자동 장애 및 성능정보 발생장치
JPS61188637A (ja) インサ−キツトエミユレ−タ
KR0146660B1 (ko) 병렬 신경망 시스템
JPS6180069A (ja) プログラムromエミユレ−タ
CS224732B1 (cs) Zapojení pro testování mikropočítačového systému v režimu přeruěení
JPS56129960A (en) Input and output test device for computer
Buono et al. Fast digital parallel processing module software development
JPH04160650A (ja) マイクロプロセッサ
CS215750B1 (cs) Zapojení pro zakončení komunikační sběrnice
KR920013088A (ko) 디버깅 터미널 기능을 갖는 컴퓨터 시스템 및 그 수행방법