CS212193B1 - Zapojení emulátoru mikropočítačového systému s hostitelským počítačem - Google Patents

Zapojení emulátoru mikropočítačového systému s hostitelským počítačem Download PDF

Info

Publication number
CS212193B1
CS212193B1 CS907280A CS907280A CS212193B1 CS 212193 B1 CS212193 B1 CS 212193B1 CS 907280 A CS907280 A CS 907280A CS 907280 A CS907280 A CS 907280A CS 212193 B1 CS212193 B1 CS 212193B1
Authority
CS
Czechoslovakia
Prior art keywords
output
host computer
microcomputer
data
command
Prior art date
Application number
CS907280A
Other languages
English (en)
Inventor
Ivoj Ruzicka
Jiri Vitinger
Original Assignee
Ivoj Ruzicka
Jiri Vitinger
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ivoj Ruzicka, Jiri Vitinger filed Critical Ivoj Ruzicka
Priority to CS907280A priority Critical patent/CS212193B1/cs
Publication of CS212193B1 publication Critical patent/CS212193B1/cs

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

Zapojení emulátoru mikropočítačového systému se týká simulování činnosti jednotek mikropočítačů zejména při stavbě průmyslových regulátorů a zjišlování obsahu systémové sběrnice mikropočítače. K povelovému výstupu hostitelského počítače je zapojen v sérii povelový registr a povelový kodér, na jehož výstupu jsou zapojeny vstupní a výstupní brány datovými vstupy a výstupy zapojenými mezi datovaoí vstupy a výstupy počítače a systémovou sběrnici tak, že otevřením brány lze číst obsah systémové sběrnice nebo na ni vyslat libovolné data. Činnost emulátoru ovládá synchronizační klopný obvod připojený k výstupu dekodéru. Lze ho použít pro simulování činnosti jednotek mikropočítačů při oživování a nastavování průmyslových regulátorů.

Description

Vynález se týká zapojení emulátoru mikropočítačového systémv s hostitelským počítačem k simulování činnosti mikropočítačem řízených jednotek.
Mikropočítačové systémy se vyznačuji velmi těsnou vazbou mezi jejich fyzikální strukturou a programovým vybavením. Tato vazba způsobuje potíže při oživování systému a při ladění základních programů. Proto byly vyvinuty speciální programovatelné elektronické přístroje, z nichž jednu skupinu tvoří emulátory. Jsou to složité zařízeni, které umožňují simulovat mikroprocesor a jeho činnost po stránce elektrické i po stránce funkční. Často umožňují testování mikroprocesoru a simulování jeho chování v reálném čase. I když jsou značně universální, čemuž odpovídá i jejich vysoká cena, neumožňuji přímo emulování celého systému nebo jeho jednotek, ani sledování komunikací probíhajícího po systémové sběrnici, což je nezbytné při oživování a nastavováni průmyslových regulátorů.
Úkolem vynálezu bylo zjednodušit emulátor, vypustit některé jeho méně důležité schopnosti jako například možnost testování mikroprocesoru a nahradit je jinými, při stavbě průmlyslových regulátorů nezbytnými, zejména možností sledování stavu systémové sběrnice, čehož se podle podstaty vynálezu docílilo tím, že k povelovému výstupu hostitelského počítače je zapojen povelový registr v sérii s povelovým koderem, k jehož výstupům jsou paralelně zapojeny otevírací vstupy vstupních a výstupních bran a nulovací vstup synchronizačního klopného obvodu, přičemž datové vstupy vstupních bran, datové výstupy výstupních bran, řídicí výstup a nastavovací vstup synchronizačního klopného obvodu jsou připojeny k systémové sběrnici emulovaného systému, zatímco datové výstupy vstupních bran jsou zapojeny na datové vstupy hostitelského počítače a datové vstupy výstupních bran na jeho datové výstupy.
Příklad zapojení podle vynálezu je déle popsán pomocí výkresu na jehož levé straně je vyznačen hostitelský počítač J a na straně pravé emulovaný systém 2 s neoznačenými jednotkami mikropočítače, zapojenými na systémovou sběrnici 21. Mezi povelový výstup 12 hostitelského počítače J a systémovou sběrnicí 21 emulovaného systému 2 je zapojen povelový registr J v sérii s povelovým kodérem J, ne jehož výstupy 41 jsou paralelně připojeny otevírací vstupy 51 vstupních bran J, otevírací vstupy 61 výstupních bran 6 a nulovací vstup 71 synchronizačního klopného obvodu J. Datové vstupy 52 vstupních bran J, datové výstupy 62 výstupních bran 6, řídicí výstup 72 a nastavovací vstupy 73 synchronizačního klopného obvodu 2 jsou paralelně připojeny na společnou sběrnici spojenou se systémovou sběrnici 21 emulovaného systému 2. Datové výstupy 53 vstupních bran J jsou zapojeny na datové vstupy JJ hostitelského počítače J a datové vstupy 63 výstupních bran 6 jsou připojeny k jeho datovým výstupům JJ.
Činnost emulovaného systému 2 je na okamžik zastavena signálem ze synchronizačního klopného obvodu J. Povelem s povelového výstupu 12 hostitelského počítače J přes povelový registr J a povelový kodér J se otevřou vstupní brány J a přes datový vstup JJ hostitelského počítače J lze číst obsah systémové sběrnice 21 emulovaného systému 2. Obdobně je možno z datového výstupu JJ hostitelského počítače J vyslat přes výstupní brány 6 na systémovou sběrnici 21 libovolné data. Pomocí synchronizačního klopného obvodu J je pak možno původní činnost emulovaného systému 2 obnovit.
Zapojením sběrnicového emulátoru mikropočítačového systému lze s pomocí hostitelského počítače provádět trasování programu krokování, testování jednotek systému, emulaci periferních zařízení, paměti, procesorové jednotky atd.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení emulátoru mikropočítačového systému a hostitelským počítačem k simulování činnosti mikropočítačem řízených jednotek, vyznačené tím, že k povelovému výstupu (12) hostitelského počítače (1) je zapojen povelový registr (3) v sérii s povelovým kodérem (4) k jehož výstupům (41) jsou paralelné zapojeny otevírací vstupy (51, 61) vstupních a výstup nich bran (5, 6) a nulovací vstup (71) synchronizačního klopného obvodu (7), přičemž datové vstupy (52) vstupních bran (5), datové výstupy (62) výstupních bran (6), řídicí vstupy (72) a nastavovací vstup (73) synchronizačního klopného obvodu (7) jsou připojeny k systémové sběrnici (21) emulovaného systému (2), zatímco datové výstupy (53) vstupních bran (5) jsou zapojeny na datové vstupy (11) hostitelského počítače (1) a datové vstupy (63) výstupních bran (6) na jeho datové výstupy (13).
CS907280A 1980-12-19 1980-12-19 Zapojení emulátoru mikropočítačového systému s hostitelským počítačem CS212193B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS907280A CS212193B1 (cs) 1980-12-19 1980-12-19 Zapojení emulátoru mikropočítačového systému s hostitelským počítačem

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS907280A CS212193B1 (cs) 1980-12-19 1980-12-19 Zapojení emulátoru mikropočítačového systému s hostitelským počítačem

Publications (1)

Publication Number Publication Date
CS212193B1 true CS212193B1 (cs) 1982-02-26

Family

ID=5442021

Family Applications (1)

Application Number Title Priority Date Filing Date
CS907280A CS212193B1 (cs) 1980-12-19 1980-12-19 Zapojení emulátoru mikropočítačového systému s hostitelským počítačem

Country Status (1)

Country Link
CS (1) CS212193B1 (cs)

Similar Documents

Publication Publication Date Title
CN107886821B (zh) 面向plc教学实验室的仿真试验台及其数据通信方法
CN106774118B (zh) 机器人操作盒及操作系统
Breivold et al. Virtualize for test environment in industrial automation
CS212193B1 (cs) Zapojení emulátoru mikropočítačového systému s hostitelským počítačem
CN106527342A (zh) 基于pc运行的多种plc功能控制卡及其使用方法
CN105388799A (zh) 一种实时的自动化控制装置的仿真平台设计方法
CN102135762A (zh) 时间触发型实时仿真控制系统
US4853891A (en) Memory-programmable controller
JP2854248B2 (ja) プログラマブルコントローラ
CS228621B1 (cs) Zapojení číslicového počítače
Delgado et al. Remote Laboratory for Industrial Automation.
JPH0120779B2 (cs)
SU1111193A1 (ru) Тренажер операторов систем управлени
JPS62103738A (ja) プログラマブルコントロ−ラ
Kleinert et al. Hardware-software co-simulation for medical x-ray control units.
Gonzalez et al. Developing a physical emulator for a flexible manufacturing system
JPS5875203A (ja) 二重化シ−ケンス制御装置
JPS63241643A (ja) デバツグ装置
CN1008563B (zh) 微机在线仿真器中用地址开关切换存贮器的方法及装置
SU832558A1 (ru) Устройство дл моделировани цифро-ВыХ Об'ЕКТОВ
JPS58182765A (ja) デ−タ処理装置
JP3456560B2 (ja) 制御プログラム検証用シミュレーション装置
SU962945A1 (ru) Устройство дл прерывани при отладке программ
JPS6446845A (en) Simulation system for microcomputer
JPH0424834A (ja) 切り換え装置