CS221318B1 - Zapojení systému pro sběr dat v paralelních kódech - Google Patents
Zapojení systému pro sběr dat v paralelních kódech Download PDFInfo
- Publication number
- CS221318B1 CS221318B1 CS818252A CS825281A CS221318B1 CS 221318 B1 CS221318 B1 CS 221318B1 CS 818252 A CS818252 A CS 818252A CS 825281 A CS825281 A CS 825281A CS 221318 B1 CS221318 B1 CS 221318B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- multiplexer
- data
- output
- input
- inputs
- Prior art date
Links
- 239000004020 conductor Substances 0.000 claims description 18
- 238000012545 processing Methods 0.000 claims description 11
- 238000011156 evaluation Methods 0.000 claims description 10
- 238000013502 data validation Methods 0.000 claims description 7
- 238000010200 validation analysis Methods 0.000 claims description 7
- 238000013461 design Methods 0.000 claims description 3
- 238000000926 separation method Methods 0.000 claims description 3
- 238000012790 confirmation Methods 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 description 3
- 230000004913 activation Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000002474 experimental method Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000011157 data evaluation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
Description
! Vynález se týká zapojení systému pro sběr dat v paralelních kódech, které je použitelné ve výrobním procesu nebo při experimentu, například pro řízení nebo pro hodnocení výsledků, kdy je zapotřebí řady převodníků mechanických nebo elektrických veličin pro převod původních informací na číslicovou informaci, která je vyjádřena okamžitým stavem logických signálů na datových vodičích.
Výrobní procesy nebo například experimenty prováděné na výzkumných pracovištích je zapotřebí z důvodů řízení nebo hodnocení výsledků sledovat pomocí celé řady převodníků mechanických nebo elektrických nelbo fyzikálních veličin. Tyto převodníky převádějí původní informace, jako je například tlak, teplota, elektrické napětí atd. na informace číslicové, které jsou vyjádřeny okamžitým stavem logických signálů na . datových vodičích, jednotlivé převodníky veličin nebo digitální měřicí zařízení, jako například číslicové voltmetry, měřiče frekvence a podobné přístroje, jsou na své výstupní straně vybavovány v nejjednodušším případě výstupem dat v některém paralelním kódu, například v BCD-kódu, a minimálním zajištěním spolehlivého přenosu dat, obvykle formou styku po dvou vodičích, z i
nichž jeden je určen pro výzvu· k předání dat a druhý pro potvrzení platnosti dat.
. Obvyklý paralelní přenos dat se potom provádí po mnoha vodičích, například po 4 vodičích na 1 digit dekadické číslicové informace, které je nutno přivést do systému pro sběr dat. Hlavním článkem tohoto systému je číslicový multiplexer pro postupné přepojování mnohavodičových informací z jednotlivých digitálních řádů připojených zařízení. Takto je vytvořen složitý systém, který je značně specializován na stávající .konfiguraci připojených digitálních zařízení.
Navrhované zapojení, kterým se odstraňuje hlavní nevýhoda spočívající u známých systémů ve složitosti specializovaného připojení digitálních .zařízení na jediný centralizovaný multiplexer pro sběr dat, je zapojení systému pro sběr dat v paralelních kódech, například z kódu BCD, z výstupů alespoň dvou digitálních zařízení, přičemž tento systém je vytvořen z elektronických prvků · číslicových multiplexerů s nejméně jedním řídicím vstupem, a tyto řídicí vstupy jsou navzájem paralelně spojeny a připojeny k alespoň jednomu vodiči řídicí sběrnice, zavedené do ústředního vyhodnocovacího zařízení. Podstatou zapojení podle vyná221318 lezu je zaprvé zapojení systému vytvořeno z alespoň dvou multiplexerů, z nichž každý má alespoň dva první vstupy dat, alespoň dva druhé vstupy dat, alespoň dva třetí vstupy dat a alespoň dva čtvrté vstupy dat, které jsou umístěny bezprostředně u odpovídajících výstupů digitálních dat každého z alespoň dvou digitálních zařízení. Dále má každý multiplexer jednak alespoň čtyři vstupy dat připojené jednotlivě k odpovídajícím alespoň čtyřem vodičům sběrnice výstupních dat zavedené do ústředního vyhodnocovacího zařízení, jednak výstup signálu výzvy připojený k odpovídajícímu povelovému vstupu příslušného digitálního zařízení, jednak vstup signálu potvrzení platnosti výstupních dat připojený k odpovídajícímu výstupu příslušného digitálního zařízení, jednak výstup signálu potvrzení platnosti výstupních dat připojený ke společné sběrnici zavedené do ústředního vyhodnocovacího zařízení, jednak první adresový vstup, druhý adresový vstup a napájecí vstup.
Podle vynálezu je za druhé multiplexer vytvořen z alespoň čtyř multiplexních obvodů, přičemž alespoň dva vstupy dat prvního multiplexního obvodu jsou připojeny k alespoň dvěma prvním vstupům dat multiplexeru, alespoň dva vstupy dat druhého multiplexního obvodu jsou připojeny k alespoň dvěma druhým vstupům dat multiplexeru, alespoň dva vstupy dat třetího multiplexního obvodu jsou připojeny k alespoň dvěma třetím vstupům dat multiplexeru a konečně alespoň dva vstupy dat čtvrtého multiplexního obvodu jsou připojeny k alespoň dvěma čtvrtým vstupům dat multiplexeru. Vždy alespoň jeden řídicí vstup každého z alespoň čtyř multiplexních obvodů je připojen k odpovídajícímu alespoň jednomu řídicímu multiplexního olbvodu je připojen k prvnímu výstupu dat multiplexeru. Výstup dat druhého multiplexního obvodu je připojen ke druhému výstupu dat multiplexeru, výstup dat třetího multiplexního obvodu je připojen ke třetímu výstupu dat multiplexeru a výstup dat čtvrtého multiplexního obvodu je připojen ke čtvrtému výstupu dat multiplexeru. Napájecí vstupy alespoň čtyř multiplexních obvodů jsou spolu spojeny a připojeny k prvnímu adresovému vstupu multiplexeru, k němuž je zároveň připojen jednak výstup signálu výzvy multiplexeru, jednak napájecí vstup oddělovacího stupně, jednak přes spínač napájecí vstup multiplexeru, přičemž ovládací vstup spínače je připojen ke druhému adresovému vstupu multiplexeru a vstup multiplexeru pro signály potvrzení platnosti výstupních dat je přes oddělovací stupeň spojen s výstupem multiplexeru pro signál potvrzení platností výstupních dat.
Podle vynálezu je za třetí první adresový vstup každého z alespoň dvou multiplexerů připojen k odpovídajícímu jednomu z nejméně dvou vodičů adresové sběrnice zavedené do ústředního vyhodnocovacího zařízení.
Podle vynálezu je za Čtvrté druhý adresový vstup každého z nejméně dvou multiplexerů připojen k odpovídajícímu jednomu z nejméně dvou vodičů adresové sběrnice zavedené do ústředního vyhodnocovacího zařízení a zároveň napájecí vstup každého z nejméně dvou multiplexerů je připojen ke společné napájecí sběrnici zavedené do ústředního napájecího zdroje.
Podle vynálezu je za páté každý z alespoň dvou multiplexerů opatřen alespoň jednou první částí spojovací zásuvky, vytvořenou alespoň jedním polem například kolíčkových kontaktů a/nebo alespoň jedním polem například dutinkových kontaktů, přičemž provedení obou druhů jednotlivých kontaktů sobě odpovídá. Na kontakty obou druhů polí jsou stejným způsobem umístěny a připojeny alespoň jeden řídicí vstup multiplexeru, alespoň čtyři výstupy dat multiplexeru, první adresový vstup multiplexeru nebo druhý adresový vstup multiplexeru, napájecí vstup multiplexeru a výstup multiplexeru pro signál potvrzení platnosti výstupních dat. Vzájemné propojení alespoň jedné první části spojovací zásuvky alespoň prvního multiplexeru s alespoň jednou první částí spojovací zásovky alespoň druhého multiplexeru je provedeno pohyblivým spojovacím prostředkem například vícežilovým kabelem opatřeným na obou koncích vždy alespoň jednou druhou částí spojovací zásuvky, vytvořenou alespoň jedním polem například dutinkových kontaktů a/nebo alespoň jedním polem například kolíčkových kontaktů, přičemž provedení a umístění obou druhů jednotlivých kontaktů této druhé části spojovací zásuvky jednak odpovídají sobě, jednak odpovídají provedením a umístěním obou druhů jednotlivých kontaktů první části spojovací zásuvky, a zároveň sobě odpovídající stejnolehlé kontakty obou druhů polí druhé části spojovací zásuvky jsou navzájem propojeny.
Vyšší a nové účinky, jakož i výhody zapojení systému pro sběr dat v paralelních kódech lze charakterizovat následujícím způsobem: jednotlivé multiplexní obvody, které jsou použity k realizaci multiplexerů, jsou zcela běžně komerčně dosažitelné obvody, které na svých výstupech nemusí mít charakter obvodu s tak zvaným otevřeným kolektorem. Naopak je výhodné použít běžné výkonové provedení výstupu TTL. Na ovládacích vstupech řízení multiplexních obvodů se předpokládají běžné vlastnosti obvodů TTL. Jestliže napájecí vstupy multiplexních obvodů nejsou připojeny na napájecí napětí, to znamená je-li ovládací spínač rozpojen, pak jednotlivé výstupy multiplexních obvodů jeví vysoký vnitřní odpor obdobně jako je tomu u takzvaného třístavového obvodu. Obdobně vstupy pro řízení multiplexních obvodů zatěžují řídicí sběrnici systému jen velmi vysokým vstupním odporem. V důsledku toho, co uvedeno, lze na každou sběrnici systému připojit velký počet multiplexeru bez zvláštních oddělovacích členů nebo jiných opatření. Vzniká tudíž úspora napájení energie, takže zdroje mohou být dimenzovány slaběji, ale také zatížení řídicí sběrnice je minimální, takže může být napájena obvody s poměrně malým logickým ziskem. Další výhodou zapojení podle vynálezu je skutečnost, že multiplexer se stává integrální součástí připojovaného digitálního zařízení a jeho výstup je unifikován, takže může být libovolně řazen na sběrnice systému.
Zapojení podle vynálezu odstraňuje hlavní nevýhodu známých zapojení, to znamená složitost specializovaného připojení digitálních zařízení na jediný centralizovaný multiplexer pro sběr dat tím způsobem, že je multiplexer detašován na výstupy jednotlivých připojovaných digitálních zařízení, přičemž je vytvořen jednoduchý systém sběrnic o více vodičích, které všechna takto vybavená digitální zařízení umožňuje jednoduše a pružně spojovat do potřebných celků.
Toto jednoduché a pružné spojování do potřebných celků je snadno proveditelné použitím spojovacích zásuvek a alespoň jednoho. vícežilového kabelu. Odpovídající první části těchto spojovacích zásuvek jsou upevněny na multiplexerech, zatímco druhé části těchto spojovacích zásuvek jsou namonto' vány na obou koncích alespoň jednoho vícežilového kabelu. Potřebné spojení lze tedy provést rychle, snadno a spolehlivě, přičemž jsou vyloučena nesprávná spojení vlivem nezáměnncsti zásuvek. Při rozšíření počtu multiplexerů, anebo naopak při redukci jejich počtu se snadno a rychle realizuje nové potřebné propojení multiplexerů s příslušnými sběrnicemi, které jsou realizovány zmíněným alespoň jedním vícežilovým kabelem.
Systém podle vynálezu dosahuje popsaných účinků komerčně dosažitelnými a nejjednoduššími obvodovými prvky. Při ovládání systému a při jeho napájení vznikají ještě další úspory.
Naproti tomu je určitou nevýhodou zapojení systému podle vynálezu skutečnost, že je nutno realizovat multiplexer teprve vně obvyklého paralelního výstupu připojovaného digitálního zařízení, ačkoliv by multiplexer mohl tvořit přímo nesložitou a levnou část paralelního stykového zařízení, které by mohlo být dodáváno přímo výrobcem digitálního zařízení.
Podstata předmětu vynálezu je dále vysvětlena pomocí připojeného výkresu, na němž je z důvodu jednoduchosti a názornosti znázorněn příklad zapojení systému podle vynálezu pro dvě digitální zařízení, vytvořené dvěma multlplexery vždy se čtyřmi multiplexnímo obvody. Každé z obou digitálních zařízení má celkem čtyři páry výstupů dat. Na obraze jsou podrobně znázorněny první digitální zařízení a první multiplexer v návaznosti na příslušné sběrnice, zatímco druhé digitální zařízení a druhý multiplexer jsou znázorněny a naznačeny pouze zčásti. Příklad zapojení systému podle vynálezu by mohl sloužit pro realizaci přenosu a vyhodnocení dat, vytvořených v každém z obou digitálních zařízení dvoumístným číslem, k čemuž postačí, aby řídicí sběrnice byla vytvořena jediným vodičem.
První multiplexer 1 má dva první vstupy 1101, 1102 dat, které jsou připojeny jednak k odpovídajícím dvěma prvním výstupům dat prvního digitálního zařízení 01, jednak ke dvěma vstupům dat prvního multiplexního obvodu 11 prvního multiplexeru 1. Obdobně jsou připojeny dva druhé vstupy 1201, 1202 dat, dva třetí vstupy 1301, 1302 dat a dva čtvrté vstupy 1401, 1402 dat prvního multiplexeru k odpovídajícím výstupům prvního digitálního zařízení 01 a k odpovídajícím vstupům druhého až čtvrtého multiplexního obvodu 12, 13, 14. Výstupy dat všech čtyř multiplexních obvodů 11, 12, 13, 14 jsou připojeny k odpovídajícím výstupům 101, 102, 103, 104 prvního multiplexeru 1 a tyto výstupy jsou dále připojeny k odpovídajícím — prvnímu až čtvrtému — vodičům 011, 012, 013, 014 sběrnice dat, zavedené do ústředního vyhodnocovacího zařízení. Řídicí sběrnice obsahuje v tomto minimálním provedení jediný vodič 021, který je připojen k řídicímu vstupu 1001 prvního mul tiplexeru 1 a obdobně k řídicímu vstupu druhého multplexeru 2. Uvnitř prvního multiplexeru 1 jsou řídicí vstupy všech čtyř multiplexních obvodů 11, 12, 13, 14 spolu jednotlivě spojeny a připojeny k odpovídá jícímu řídicímu vstupu 1001 prvního multiplexeru 1. Obdobně je tomu také u druhého multiplexeru 2.
Výstup 1501 signálu výzvy prvního multiplexeru 1 je spojen s odpovídajícím povelovým vstupem prvního digitálního zařízení 01. Obdobně je tomu u druhého multiplexeru 2, jehož výstup signálu výzvy je spojen s odpovídajícím povelovým vstupem druhého digitálního zařízení 12.
Vstup 1502 signálu potvrzení platnosti dat do prvního multiplexeru 1 je přes oddělovací obvod 17 uvnitř multiplexeru 1 připojen k jeho výstupu 107, který je připojen ke společné sběrnici 020 singálu potvrzení platnosti výstupních dat.
Výstup 1501 signálu výzvy prvního multiplexeru 1 je spojen s napájecím vstupem 18 oddělovacího vstupně 17 a zároveň s prvním adresovým vstupem 105 prvního multiplexeru 1, k němuž jsou ještě připojeny jednak napájecí vstupy 111, 121, 131, 141 multiplexních obvodů 11, 12, 13, 14, jednak přes spínač 15 napájecí vstup 108 prvního multiplexeru 1. Ovládací vstup 16 spínače 15 je připojen ke druhému adresovému vstupu 106 prvního multiplexeru 1.
Při první alternativě je první adresový vstup IBS prvního multiplexeru spojen s prvním vodičem B31 adresové sběrnice zavedené do ústředního vyhodnocovacího zařízení. Druhý adresový vstup 106 a napájecí vstup 108 prvního multiplexeru 1 nejsou připojeny k žádné sběrnici.
Při druhé alternativě je napájecí vstup 108 prvního multiplexeru 1 spojen s napájecí sběrnicí 040 zavedenou do ústředního vyhodnocovacího zařízení a ústředního napájecího zdroje. Druhý adresový vstup 100 prvního multiplexeru 1 je spojen s prvním vodičem 031 adresové sběrnice zavedené do ústředního vyhodnocovacího zařízení. První adresový vstup 105 prvního multiplexeru není připojen k žádné sběrnici. Druhý vodič 032 adresové sběrnice je obdobně spojen s druhým adresovým vstupem druhého multiplexeru 2.
Činnost systému zapojeného podle vynálezu je následující: ústřední vyhodnocovací zařízení dat připojí při první alternativě adresování na jeden z vodičů 031 032 adresové sběrnice, například na vodič 031 adresový signál, který se převede adresovým vstupem 105 prvního multiplexeru 1 na napájecí vstupy 111, 121, 131, 141 všech čtyř multiplexních obvodů prvního multiplexeru 1 a tím je provedeno napájení těchto multiplexních obvodů a dána možnost aktivního ovládání stavu logických úrovní signálů na vodičích 011, 012, 013, 014 sběrnice výstupních dat pomocí odpovídajících výstupů 101, 102, 103, 104 dat prvního multiplexeru 1. Zároveň se připojí řídicí vstup 1001 prvního multiplexeru 1 a tím řídicí vstupy všech čtyř multiplexních obvodů 11, 12, 13, 14 na vodič 021 řídicí sběrnice zavedené do ústředního vyhodnocovacího zařízení. Současně se generuje signál výzvy na výstupu 1501 prvního multiplexeru 1 pro první digitální zařízení 01, které provede měření a ukončí je. Když jsou. data v paralelním kódu připravena na výstupech prvního digitálního zařízení 01, to znamená na vstupech 1101 a 1102, 1201 a 1202, 1301 a 1302, 1401 a 1402 prvního multiplexeru 1, je to oznámeno signálem potvrzení platnosti dat na vstupu 1502 prvního multiplexeru 1, který se převede přes oddělovací stupeň 17 v prvním multiplexeru 1 a přes jeho výstup 107 na společnou sběrnici 020 zavedenou do ústředního vyhodnocovacího zařízení, které vhodnou úrovní signálu na vodiči 021 řídicí sběrnice ovládá první multiplexer 1 tak, aby data jím připojovaná na vodiče 011, 012, 013, 014 sběrnice výstupních dat odpovídala postupně příslušnému formátu čtení dat z prvního digitálního zařízení 01.
Po vyčerpání formátu zruší ústřední vyhodnocovací zařízení signál na prvním vodiči 031 adresové sběrnice a tím se první multiplexer 1 odpojí od ústředního napájecího zdroje, takže se celý systém uvede do klidového stavu. Zcela obdobná je činnost systému při generování dat ve druhém digitálním zařízení 02 a činnost druhého multiplexeru 2 při první alternativě adresování.
Při druhé alternativě adresování je adresový signál v ústředním vyhodnocovacím zařízení přiveden na první vodič 031 adresové sběrnice, který je však připojen ke druhému adresovému vstupu 106 prvního multiplexeru 1, připojenému k ovládacímu vstupu 16 spínače 15, přes nějž se přivede napájení napětí z napájecího vstupu 108 prvního multiplexeru 1 na napájecí vstupy 111,121,131, 141 multiplexních obvodů 11, 12, 13, 14 prvního multiplexeru 1. Společný vodič napájecí sběrnice 040 je připojen k napájecímu vstupu 108 prvního multiplexeru 1. První adresový vstup 105 prvního multiplexeru 1, určený pro užití při první alternativě adresování, je odpojen od prvního vodiče 031 adresové sběrnice.
Je patrné, že při druhé alternativě adresování jsou zapotřebí: jednak napájecí sběrnice 040, jednak dva vodiče 031, 032 adresové sběrnice, tedy o jednu sběrnici 040 více.
Na napájecí vstup 18 oddělovacího stupně 17 je signál aktivace přiváděn při první alternativě zapojení a adresování z prvního adresového vstupu 105 prvního multiplexeru 1 a při druhé alternativě zapojení a adresování je signál aktivace přiváděn z napájecího vstupu 108 prvního multiplexeru 1 přes spínač 15.
Pomocí oddělovacího stupně 17 je převeden signál potvrzení platnosti dat ze vstupu 1502 prvního multiplexeru 1 na jeho výstup 107, připojený ke společné sběrnici 020 signálů potvrzení platnosti výstupních dat.
V celém systému jsou, jak patrno z předchozího popisu, aktivní vždy pouze čtyři multiplexní obvody v jednom z obou multiplexerů 1, 2 a jeden z obou oddělovacích obvodů, které jsou napájeny vpředu popsaným způsobem. Na svých vstupech a výstupech jeví normální vlastnosti integrovaných obvodů TTL a mohou přenášet ze vstupů na příslušné výstupy logické signály. Ostatní multiplexní obvody ve druhém multiplexeru 2 a obecně v dalších multiplexerech nejsou připojeny k napájecí sběrnici, to znaméná, že nejsou aktivní a tudíž jeví v systému jak na svých vstupech, tak na svých výstupech vysoké vnitřní odpory a nepřenášejí žádné logické signály.
Rozhodnutí o tom, zda se spínač 15 umístí přímo u multiplexeru 1 a vytvoří se celkem tři vodiče, to znamená napájecí sběrnice 040 a 2 vodiče 031, 032 adresové sběrnice nebo zda se spínač 15 umístí v ústředním vyhodnocovacím zařízení a vytvoří se celkem pouze dva vodiče 031, 032 adresové sběrnice, závisí na konkrétních okolnostech a podmínkách, v nichž má systém pracovat.
Z hlediska možných obměn je účelné uvést následující upozornění: z důvodu jednoduchosti je zapojení systému podle vynálezu vyobrazeno a vysvětleno na příkladu provedení, v němž jsou užita dvě digitální za221318 řízení 01, 02 a dva multiplexery 1, 2, přičemž každý z obou multiplexerů 1, 2 obsahuje čtyři multiplexní obvody 11, 12, 13, 14. Takové zapojení je prakticky použitelné, ovšem splňuje minimální požadavky, to znamená, že je schopno vyhodnotit pouze dvoumístný číslicový výstup u obou digitálních zařízení, přičemž každé číslicové místo je vyjádřeno ve čtyřbitovém paralelním kódu. Vyobrazené zapojení tedy znázorňuje příklad minimální varianty.
V případě další varianty lze uvést příklad zapojení, kdy každé z obou digitálních zapojení má celkem čtyři šestnáctimístné výstupy, to znamená, že každý z obou multi10 plexerů má taktéž čtyři šestnáctimístné vstupy, čtyři multiplexní obvody, čtyři řídicí vstupy a čtyři výstupy dat. Adresová sběrnice má opět dva vodiče, sběrnice dat má čtyři vodiče. Kromě toho je jedna společná sběrnice signálu potvrzení platnosti dat a případně napájecí sběrnice. Toto zapojení má taktéž jeden spínač a jeden oddělovací stupeň pro každý multiplexer. Zapojení multiplexerů je obdobné jako v případě vyobrazeném na výkrese. Zapojení této další varianty je schopno vyhodnotit čtyři šestnáctimístné výstupy u obou digitálních zařízení, přičemž každé číslicové místo je vyjádřeno ve čtyřbitovém paralelním kódu.
Claims (5)
- PŘEDMĚT1. Zapojení systému pro sběr dat v paralelních kódech, například v kódu BCD, z výstupů alespoň dvou digitálních zařízení, přičemž tento systém je vytvořen z elektronických prvků číslicových multiplexerů s nejméně jedním řídicím vstupem, a tyto řídicí vstupy jsou navzájem paralelně spojeny a připojeny k alespoň jednomu vodiči řídicí sběrnice, zavedené do ústředního vyhodnocovacího zařízení, vyznačené tím, že je vytvořeno z alespoň dvou multiplexerů (1, 2), z nichž každý má alespoň dva první vstupy (1101, 1102) dat, alespoň dva druhé vstupy (1201, 1202) dat, alespoň dva třetí vstupy (1301, 1302] dat a alespoň dva čtvrté vstupy (1401, 1402) dat, jež jsou umístěny bezprostředně u odpovídajících výstupů digitálních dat každého z alespoň dvou digitálních zařízení (01, 02), dále má každý multiplexer jednak alespoň čtyři výstupy (101, 102, 103, 104) dat připojené jednotlivě k odpovídajícím alespoň čtyřem vodičům (011, 012, 013, 014) sběrnice výstupních dat zavedené do ústředního vyhodnocovacího zařízení, jednak výstup (1501) signálu výzvy připojený k odpovídajícímu povelovému vstupu příslušného digitálního zařízení (01), jednak vstup (1502) signálu potvrzení platnosti výstupních dat připojený k odpovídajícímu výstupu příslušného digitálního zařízení (01), jednak výstup (107) signálu potvrzení platnosti výstupních dat připojený ke společné síběrnici (020) zavedené do ústředního vyhodnocovacího zařízení, jednak první adresový vstup (105), druhý adresový vstup (106) a napájecí vstup (108).
- 2. Zapojení podle bodu 1 vyznačené tím, že multiplexer (1) je vytvořen z alespoň čtyř multiplexních obvodů (11, 12, 13, 14), přičemž alespoň dva vstupy dat prvního multiplexního obvodu (11) jsou připojeny k alespoň dvěma prvním vstupům (1101, 1102) dat multiplexerů (1), alespoň dva vstupy dat druhého multiplexního obvodu (12) jsou připojeny k alespoň dvěma druhým vstupům (1201, 1202) dat multiplexerů (1), alespoň dva vstupy dat třetího multiVYNÁLEZU plexního obvodu (13) jsou připojeny k alespoň dvěma třetím vstupům (1301, 1302) dat multiplexerů (1) a konečně alespoň dva vstupy dat čtvrtého multiplexního obvodu (14) jsou připojeny k alespoň dvěma čtvrtým vstupům (1401, 1402) dat multiplexerů (1), dále pak vždy alespoň jeden řídicí vstup každého z alespoň čtyř multiplexních obvodů (11, 12, 13, 14) je připojen k odpovídajícímu alespoň jednomu řídicímu vstupu (1001) multiplexerů (1), výstup dat prvního multiplexního obvodu (11) je připojen k prvnímu výstupu (101) dat multiplexerů (1), výstup dat druhého multiplexního obvodu (12) je připojen ke. druhému výstupu (102) dat multiplexerů (1), výstup dat třetího multiplexního obvodu (13) je připojen ke třetímu výstupu (103) dat multiplexerů (1) a konečně výstup dat čtvrtého multiplexního obvodu (14) je připojen ke čtvrtému výstupu (104) dat multiplexerů (1), zatímco napájecí vstupy (111, 121, 131, 141] alespoň čtyř multiplexních obvodů (11, 12, 13, 14) jsou spolu spojeny a připojeny k prvnímu adresovému vstupu (105) multiplexerů (1), k němuž je zároveň připojen jednak výstup (1501) signálu výzvy multiplexerů (1), jednak napájecí vstup (18) oddělovacího stupně (17), jednak přes spínač (15) napájecí vstup (108) multiplexerů (1), přičemž ovládací vstup (16) spínače (15) je připojen ke druhému adresovému vstupu (106] multiplexeru (1) a vstup (1502) multiplexerů (1) pro signály potvrzení platnosti výstupních dat je přes oddělovací stupeň (17) spojen s výstupem (107) multiplexerů (1) pro signály potvrzení platnosti výstupních dat.
- 3. Zapojení podle bodů 1 a 2 vyznačené tím, že první adresový vstup (105) každého z nejméně dvou multiplexerů (1, 2) je připojen k odpovídajícímu jednomu z nejméně dvou vodičů (031, 032) adresové sběrnice zavedené do ústředního vyhodnocovacího zařízení.
- 4. Zapojení podle bodů 1 a 2 vyznačené tím, že druhý adresový vstup (106) každého z nejméně dvou multlplexerů (1, 2) je připojen k odpovídajícímu jednomu z nejméně dvou vodičů (031, 032) adresové sběrnice zavedené do ústředního vyhodnocovacího zařízení a zároveň napájecí vstup (108) každého z nejméně dvou multiplexerů (1, 2) je připojen ke společné napájecí sběrnici (040) zavedené do ústředního napájecího zdroje.
- 5. Zapojení podle bodů 1, 2, 3, 4 vyznačené tím, že každý z alespoň dvou multiiplexerů (1, 2) je opatřen alespoň jednou první částí spojovací zásuvky, vytvořenou alespoň jedním polem například kolíčkových kontaktů a/nebo alespoň jedním polem například dutinkových kontaktů, přičemž provedení obou druhů jednotlivých kontaktů sobě odpovídá, a na kontakty obou druhů polí jsou stejným způsobem umístěny a připojeny alespoň jeden řídicí vstup (1001) multiplexeru (1), alespoň čtyři výstupy (101,102, 103, 104) dat multiplexeru (1), první adresový vstup (105) multiplexeru (1) nebo druhý adresový vstup (106) multiplexeru (1) a napájecí vstup (108) multiplexeru (1), výstup (107) multiplexeru (1) pro signál potvrzení platnosti výstupních dat, zatímco vzájemné propojení alespoň jedné první části spojovací zásuvky alespoň prvního multiplexeru (1) s alespoň jednou první částí spojovací zásuvky alespoň druhého multiplexeru (2) je provedeno pohyblivým spojovacím prostředkem, například vícežilovým kabelem opatřeným na obou koncích vždy alespoň jednou druhou částí spojovací zásuvky, vytvořenou alespoň jedním polem například dutinkových kontaktů a/nebo alespoň jedním polem například kolíčkových kontaktů, přičemž provedení a umístění obou druhů jednotlivých kontaktů této druhé části spojovací zásuvky, jednak odpovídají sobě, jednak odpovídají provedením a umístěním obou druhů jednotlivých kontaktů první části spojovací zásuvky a zároveň sobě odpovídající stejnolehlé kontakty obou druhů polí druhé části spojovací zásuvky jsou navzájem propojeny.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS818252A CS221318B1 (cs) | 1981-11-10 | 1981-11-10 | Zapojení systému pro sběr dat v paralelních kódech |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS818252A CS221318B1 (cs) | 1981-11-10 | 1981-11-10 | Zapojení systému pro sběr dat v paralelních kódech |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS221318B1 true CS221318B1 (cs) | 1983-04-29 |
Family
ID=5432858
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS818252A CS221318B1 (cs) | 1981-11-10 | 1981-11-10 | Zapojení systému pro sběr dat v paralelních kódech |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS221318B1 (cs) |
-
1981
- 1981-11-10 CS CS818252A patent/CS221318B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4672529A (en) | Self contained data acquisition apparatus and system | |
| US4217647A (en) | Process control valve apparatus | |
| US6275881B1 (en) | Device for inherently safe signal matching | |
| US4777607A (en) | Interface device for control and monitoring of distribution panelboards | |
| US4789792A (en) | Feeding of matching circuit | |
| JPH03500402A (ja) | 車両用多重化装置 | |
| CN108351628A (zh) | 电流分配器 | |
| US6097303A (en) | Modular input/output system with redundancy and testing | |
| HU206657B (en) | Electrical cabling system for motor vehicles | |
| JPH0665087B2 (ja) | インタフェース装置 | |
| US6411866B1 (en) | Digital transmission and control system for vehicles | |
| CN100428874C (zh) | 带有模块化sps集成和扩展的工艺板 | |
| CS221318B1 (cs) | Zapojení systému pro sběr dat v paralelních kódech | |
| EP0660259A2 (en) | Joy stick type operating lever device | |
| US6157185A (en) | Miltiple bus switching and testing system | |
| JP2564740Y2 (ja) | 端末アダプタ | |
| SE452872B (sv) | Anordning for att undersoka en korrekt funktionering hos ett slirningsreglerat bromssystem | |
| KR100351060B1 (ko) | 피씨 기반 입출력 카드의 고장진단 시스템 구조에서의 고장진단 시험신호 발생방법 | |
| KR102803609B1 (ko) | 차량용 전원분배유닛의 전자식 퓨즈 장치 | |
| JP5253436B2 (ja) | 入出力ユニットの試験装置 | |
| US20050083640A1 (en) | Distributor means for connecting electrical apparatus with a plurality of voltage sources | |
| RU2260835C2 (ru) | Расширяемая автоматическая система | |
| SU901946A1 (ru) | Устройство дл контрол межразъемного монтажа радиоэлектронных изделий | |
| JPH05225129A (ja) | 装着可能な構造グループ支持体用のバスシステム | |
| JPS6026407A (ja) | 試験端子付ジヤンクシヨンボツクス |