CS205546B1 - Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu - Google Patents

Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu Download PDF

Info

Publication number
CS205546B1
CS205546B1 CS679778A CS679778A CS205546B1 CS 205546 B1 CS205546 B1 CS 205546B1 CS 679778 A CS679778 A CS 679778A CS 679778 A CS679778 A CS 679778A CS 205546 B1 CS205546 B1 CS 205546B1
Authority
CS
Czechoslovakia
Prior art keywords
transistor
terminal
base
pnp
emitter
Prior art date
Application number
CS679778A
Other languages
English (en)
Slovak (sk)
Inventor
Igor Zlatovsky
Original Assignee
Igor Zlatovsky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Igor Zlatovsky filed Critical Igor Zlatovsky
Priority to CS679778A priority Critical patent/CS205546B1/cs
Publication of CS205546B1 publication Critical patent/CS205546B1/cs

Links

Landscapes

  • Control Of Electrical Variables (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Description

205 546 (Π) (Bl) Χ7Λ=αλ popis vynálezu
REPUBLIKA
< <9> K AUTORSKÉMU OSVEDČENIU
(61) (23) Výstavná priorita(22) Přihlášené 19 10 78(21) PV 6797-78 (51)Int.Cl3 H 03 K 3/09
ÚŘAD PRO VYNÁLEZY
A OBJEVY (40) Zverejnené 29 08 80(45) Vydané Q1 g3 (75)
Autor vynálezu ZLÁT0VSKÝ IGOR ing., BRATISLAVA (54) Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu 1
Vynález sa týká zapojenia parametrického stabilizátora jednosměrného elektrickéhoprúdu ako elektrického dvojpolu, ktorého schopnosťou je v určitom rozsahu připojeného elek-trického napbtia stabilizovat prúd v okruhu.
Doteraz známe zapojenia používali polovodičové súčiastky z rozdielnych polovodičovýchmateriálov, diody z kremíka a tranzistory z germánia. Táto skutočnosť znemožňuje výrobutakého to obvodu pomocou techniky integrovaných obvodov a súčasne znemožňuje přesné nastave-nie, resp. vykompenzovánie vplyvov teploty na vlastnosti zapojenia.
Uvedené nedostatky odstraňuje předmětný vynález, ktorého účelom je vytvorenie elek-trického dvojpolu, ktorý v určitom rozsahu připojeného napgtia U stabilizuje prúd I prete-kajúci okruhom, pričom vhodnou voTbou hodnčt súčiastok se nastavuje požadovaná velkost sta-bilizovaného prúdu a jeho teplotného koeficienta.
Podstata vynálezu spočívá v tom, že emitor PNP prvého tranzistore je připojený na sé-riový odpor, spoločný vývod báze prvého PNP tranzistore a emitora druhého PNP tranzistoreje připojený na druhý sériový odpor, vývod kolektore prvého PNP tranzistore spolu s vývo-dom báze druhého PNP tranzistore je spojený s kolektorovým vývodom prvého NPN tranzistorea kolektorový vývod druhého PNP tranzÍ3tora spolu s vývodom báze prvého NPN tranzistora jespojený s kolektorovým vývodom druhého NPN tranzistora, súčasne emitorový vývod prvéhoNPN tranzistora spolu s vývodom báze druhého NPN tranzistora je připojený na třetí sériový 205 546
205 S4B odpor a emitorový vývod druhého NPN tranzistore je připojený na štvrtý sériový odpor, pri-čom kladný pól přiloženého elektrického napStia je připojený na spoločný vývod prvého a druhého sériového odporu a záporný pól tohto napgtia je připojený na spoločný vývod tretiehoa štvrtého sériového odporu.
Zapojenie je jednoduché, je vhodné pre výrobu pomocou techniky integrovaných obvodov,oproti doteráz známým obvodom prinááa řádové 100-krát vyáěí stabilizačný dčinok a umožňujepomocou vhodnej velkosti teplotného súčinitela použitých odporov nastaviť teplotnú závis-lost stabilizovaného prúdu požadovaná podlá spOsobu použitia a připadne takto kompenzovatvplyvy teploty na zariadenie, v ktorom je zapojenie použité, takisto hodnotu stabilizované-ho prúdu možno volbou velkosti hodnoty týehto odporov nastaviť v určitom rozsahu.
Na připojených výkresoch, a to na obr. 1 je znázorněná schéma zapojenia uvedeného sta-bilizačného dvojpólu, na obr. 2 je znázorněný typický priebeh jeho voltampérovej charakte-ristiky.
Zapojenie podlá obr. 1 pozostáva z aktívnej časti tvorenej dvorná tranzistormi T^ aT2 s vodivostou typu PNP a dvoma tranzistormi Tj a s vodivostou typu NPN, pričom vgzbamedzi tranzistormi T^ až T^ je priama. Na vstup tejto aktívnej časti sú připojené odporyBei a Rj,!» na výstup aktívnej časti sú připojené odpory Re2 a Rb2* prvého tran-zistore T-^ je připojený na prvý sériový odpor spoločný vývod báze prvého PNP tranzisto ra Tj a emitora druhého PNP tranzistore T2 je připojený na druhý sériový odpor Rbl· Vývodkolektore prvého PNP tranzistore T^ spolu s vývodom báze druhého tranzistore T2 je spojenýa kolektorovým vývodom prvého tranzistore Tj. Kolektorový vývod druhého PNP tranzistore T2spálu s vývodom báze prvého NPN tranzistore Tj je spojený s kolektorovým vývodom druhéhoNPN tranzistore T^. Emitorový vývod prvého NPN tranzistore T^ spolu s vývodom báze druhéhoNPN tranzistore je připojený na štvrtý sériový odpor Bg2, pričom kladný pól přiloženéhoelektrického napgtie U je připojený na spoločný vývod prvého a druhého sériového odporu®el’ Rbl’ záporný pól tohto napgtia U je připojený na spoločný vývod tretieho a štvrté-ho sériového odporu Re2, R^· Činnost zapojenia na obr. 1 spočívá v tom, že po připojení napgtia U vo vyznačenéjpolaritě, prúd I vtekajúci do kladnéj svorky + sa dělí na dve časti, ktoré na odporochEel a Ebl vytvoria napgtia a ieh rozdiel polarizuje přechod báza-emitor PNP tranzistore Tj.v priepustnom smere. Tento tranzistor sa stává vodivým a súčasne vytvářa potřebné napgtiepre přechod báza-emitor PNP tranzistora T2. Obdobné prúdy, protékájúce cez odpory Rg2 a Rfa2vytvoria napgtia potřebné pre polarizáciu přechodu báza-emitor NPN tranzistora T^, ktorý vytvára potřebné napgtie pře přechod báza-emitor NPN tranzistora Tj. Pře správnu činnost za-pojenia je nevyhnutné, aby připojené napgtie U spínalo podmienku tak, aby všetky tranzistory zapojenia pracovali v tzv. aktívnej oblasti svojich charakteristik, čomu od-povedá část charakteristiky vyznačená plnou čierou na obr. 2, Velkost napgtia U je obme-dzená zhora dovoleným výkonovým zatažením a dovoleným napgtím prechodov báza-kolektor tran-zistorov τ2 a T^. Velkost hodnoty odporov Rel, R02, Rbl a Rb2 ovplyvnuje velkost stabilizo-vaného prúdu a závislost týehto odporov od teploty spolu s teplotnou závislosťou na precho-doch báza-emitor tranzistorov určuje změnu hodnoty stabilizovaného prúdu s teplotou, 5o

Claims (1)

  1. možno využit pře získanie požadovanéj kladnéj, nulovéj alebo zápornéj hodnoty, teplotně-ho koeficientu změny stabilizovaného prúdu. Odpory a Rg2 mdžu principiálně nadobudnúťi nulovú hodnotu, avšak tým sa obmedzí možnost nastavenia požadovaného teplotného súčinitě-la. Obvod možno použit pre přišinu stabilizáciu prúdu, Sálej ako súčasť deličov napgtiaalebo prúdu, ako súčasť obvodov referenčného napgtia rĎznych stabilizátorov elektrických ve-ličin, v stabilizačných, regulačných, meracích a automatizačných zariadeniach a možno hotiež použit ako čidlo teploty s prúdovým výstupom. PREDMET VYNÁLEZU Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu ako elektric-kého dvojpolu, vyznačujíce sa tým, že emitor PNP prvého tranzistore je připojený na prvý sériový odpor (RglJ, spoločný vývod báze prvého PNP tranzistore ijp a emitora druhé-ho PNP tranzistore (T2) je připojený na druhý sériový odpor (Rfal), v^vod kolektore prvéhoPNP tranzistore (Tp spolu s vývodom báze druhého PNP tranzistore kT2) Je spojený s kolek-torovým yývodom prvého NPN tranzistore (Ij) a kolektorový vývod druhého PNP tranzistora<T2) spolu s vývodom báze prvého NPN tranzistore (Ij) je spojený s kolektorovým vývodomdruhého NPN tranzistore súčasne emitorový vývod prvého NPN tranzistore spolu s vývodom báze druhého NPN tranzistore je připojený na štvrtý sériový odpor (Re2), pričoa kladný pol přiloženého elektrického napgtia (U) je připojený na spoločný vývodprvého a druhého sériového odporu kRel) a \Rbl) a záporný po*l tohto napgtia (U) je připo-jený na spoločný vývod tretieho a štvrtého sériového odporu (Re2) 8 2 výkresy
CS679778A 1978-10-19 1978-10-19 Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu CS205546B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS679778A CS205546B1 (cs) 1978-10-19 1978-10-19 Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS679778A CS205546B1 (cs) 1978-10-19 1978-10-19 Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu

Publications (1)

Publication Number Publication Date
CS205546B1 true CS205546B1 (cs) 1981-05-29

Family

ID=5415827

Family Applications (1)

Application Number Title Priority Date Filing Date
CS679778A CS205546B1 (cs) 1978-10-19 1978-10-19 Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu

Country Status (1)

Country Link
CS (1) CS205546B1 (cs)

Similar Documents

Publication Publication Date Title
US4521727A (en) Hall effect circuit with temperature compensation
US3848139A (en) High-gain comparator circuit
KR940017155A (ko) 기준 전압 발생기
US3508081A (en) Circuit arrangement for supplying a current signal to one or two loads
KR860007748A (ko) 개선된 부하 구동특성을 갖는 반도체 집적회로
KR950010341A (ko) 온도 변화에 대해 일정하게 유지되는 출력 신호 진폭을 갖는 ic
KR930017307A (ko) 고속 집적 회로용 기준 회로
JPH05218837A (ja) 負荷電流の反転時におけるクロスオーバー期間に対する保護を有するh形状ブリッジ回路
EP0255172A2 (en) Switching circuit with hysteresis
US3747006A (en) High speed amplifier for use with an inductive load
JPH0666600B2 (ja) 電流検出回路
JPS6223494B2 (cs)
KR20000075637A (ko) 전류 리미터 회로
CS205546B1 (cs) Zapojenie parametrického stabilizátore jednosměrného elektrického prúdu
KR0157672B1 (ko) 포토 커플러 장치
US3412306A (en) Circuit arrangement for controlling the speed of battery-fed electric motors
KR880005501A (ko) 열 전류 공급원 및 집적 전압 조절기
US7142436B1 (en) Reliable bi-directional driving circuit for wide supply voltage and output range
JPS632889Y2 (cs)
JPH06120784A (ja) ウインドウコンパレータ
JPH0616572B2 (ja) 半導体回路装置
JPS59144209A (ja) 演算増幅器のオフセツト電圧トリミング回路
SU1398056A1 (ru) Мостовой транзисторный инвертор
KR830001898B1 (ko) 전류원 트랜지스터 제어용 회로
JPS61116410A (ja) 出力トランジスタの電流制限回路