CS202736B1 - Zapojení obvodu tvorby synchronizačních průběhů - Google Patents
Zapojení obvodu tvorby synchronizačních průběhů Download PDFInfo
- Publication number
- CS202736B1 CS202736B1 CS427478A CS427478A CS202736B1 CS 202736 B1 CS202736 B1 CS 202736B1 CS 427478 A CS427478 A CS 427478A CS 427478 A CS427478 A CS 427478A CS 202736 B1 CS202736 B1 CS 202736B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- frequency
- synchronization
- block
- Prior art date
Links
- 238000011156 evaluation Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
Landscapes
- Power Conversion In General (AREA)
Description
Vynález se týká zapojení obvodu tvorby synchronizačních průběhů pro zdroj zapalovacích impulsů tyristorového měniče.
Dosavadní způsob řešení používá paralelního zpracování synchronizačních frekvencí. Pro tvorbu zapalovacích impulsů je nutno získat průběhy, které mají daný fázový a frekvenční vztah k základní harmonické synchronizační frekvenci. Při změně parametrů některého z paralelně řazených bloků dojde k fázově různému přenosu jednotlivých synchronizačních větví a v důsledku toho i k nesymetrickému vytváření zapalovacích impulsů.
Nevýhody dosavadního řešení odstraňuje zapojení obvodu podle vynálezu, jehož podstatou je, že výstup zdroje synchronizační frekvence je připojen na vstup bloku filtru a jeho výstup na první vstup fázově citlivého členu, jehož výstup je připojen na vstup fázově citlivého členu a jehož výstup je připojen ne vstup dolnofrekvenčního filtru. Výstup dolnofrekvenčního filtru je připojen na vstup řízeného oscilátoru a jeho výstup je připojen na vstup řadiče. Výstup řadiče je připojen na druhý vstup zpožďovacího bloku, jehož výstup je připojen na vstup fázově citlivého členu. Výstup zdroje synchronizační frekvence je připojen na vstup bloku vyhodnoceni ztráty synchronizační frekvence, jehož výstup je připojen na druhý vstup fázově citlivého členu. Výstup bloku vyhodnocení Ztráty synchronizační frekvence je připojen na vstup bloku zpracování ztráty synchron!202 736
202 730 zace. Jeden výstup řadiče je připojen na druhý vstup zdroje zapalovacích impulsů. Druhý výstup řadiče je připojen na vatup časovačlho členu, jehož jeden výstup je připojen na vstup zdroje zapalovacích impulsů a druhý výstup časovacího členu je připojen na prvni vstup zpožďovacího bloku.
Zapojení obvodu podle vynálezu zpracovává pouze jednu synchronizační frekvenci, přičemž při časová nebo teplotní změně parametrů, při zpracování analogových signálů, se nezmění symetrie zapalovacích impulsů. Zpracováni synchronizační frekvence pouze v jediném kanále umožňuje řešit obvod filtru velmi kvalitně, což vede k možnosti použít přímo silovou část měniče jako zdroje synchronizace. Zapojení obvodu podle vynálezu umožňuje správnou činnost zdroje zapalovacích impulsů ještě určitou dobu po ztrátě synchronizační frekvence.
Na přiloženém výkrese je zobrazeno zapojení obvodu tvorby synchronizačních průběhů podle vynálezu.
Výstup 13 zdroje 1 synchronizační frekvence je připojen na vstup 21 bloku filtru 2, jehož výstup 22 je připojen na vstup 31 fázově citlivého členu 2· Výstup 12 zdroje 1 synchronizační frekvence je připojen na vstup 61 bloku vyhodnocení ztráty synchronizační frekvence 6, jehož výstup 63 je připojen na vstup 32 fázově citlivého členu 2» a výstup 62 bloku vyhodnocení ztráty synchronizační frekvence 6 na vstup 91 bloku zpracování ztráty synchronizace 2,. Výstup 34 fázově citlivého členu J je připojen na vatup 41 dolnofrekvenčního filtru i, jehož výstup 42 je připojen na vstup 51 řízeného oscilátoru 2» jehož výstup 52 je připojen na vstup 84 řadiče 8. Výstup 81 řadiče 8 je připojen na vstup 73 zpožďovacího bloku 7, jehož výstup 71 je připojen na vstup 33 fázově citlivého členu 1· Výstup 82 řadiče 8 je připojen na vstup 102 časovacího členu 10, jehož výstup 103 je připojen na vstup 111 zdroje zapalovacích impulsů 11, přičemž výstup 83 řadiče 8 je připojen na vstup 112 zdroje zapalovacích impulsů 11. Výstup 101 časovacího členu 10 je připojen na vstup 72 zpožďovacího bloku χ.
Funkce zapojení obvodu podle vynálezu je následující: Frekvence z výstupu 13 zdroje synchronizační frekvence je po filtraci zavedena na první vstup JI fázově citlivého členu J, jeho druhá vstupní frekvence je přivedena z výstupu 71 zpožďovacího bloku χ.
Ze zdroje 1 synchronizační frekvence je také přivedena frekvence na vstup 61 bloku vyhodnocení ztráty synchronizační frekvence 6, který signálem z výstupu £J blokuje činnost fázově citlivého členu J v okamžiku výpadku synchronizační frekvence. Signál o ztrátě synchronizační frekvence je rovněž zaveden do bloku zpracování ztráty synchronizace g.
Signál z výstupu 34 fázově citlivého členu J je filtrován v dolnofrekvenčním filtru £ a je přiveden na vstup 51 řízení oscilátoru g. Podle odchylky frekvence na vstupu 33 od frekvence na vstupu 31 fázově citlivého členu J se ovlivňuje činnost řízeného oscilátoru tak, aby mezi oběma frekvencemi byla frekvenční i fázová shoda, ňadič 8, připojený na výstup 52 řízeného oscilátoru 2, vytváří na výstupu 83 požadovaný systém frekvencí pro zdroj zapalovacích impulsů 11. Výběr jedné nebo několika z nich na vstup 112 zdroje zapa202 736 lovacích impulsů 11 je umožněno nafázovérií systému. Jedna z výstupních frekvencí řadiče 8, které je při průchodu zpožďovacím blokem χ zpožděna o dobu určenou časovacím členem 10, je použita jako vstupní signál fázově citlivého členu J. Signál z výstupu 103 časovacího členu 10 je dalěím synchronizačním průběhem pro zdroj zapalovacích impulsů 11. Použití zpožďovacího bloku χ a časovacího členu 10 umožňuje fázové posunutí celého synchronizačního systému na výstupu 83 řadiče 8 směrem dopředu. V následujícím bloku zdroje zapalovacích impulsů 11 je tedy možno srovnávat informace z časovacího členu 10 na vstupu 111 a fázové informace na vstupu 112 a vytvořit synchronizační průběh, jehož fáze mé správně definovaný vztah k průběhu na prvním vstupu 31 fázově citlivého členu χ, který je nezávislý na době časování časovacího členu 10.
Claims (1)
- Zapojení obvodu tvorby synchronizačních průběhů, sestávající ze zdroje synchronizační frekvence, bloku filtru, fázově citlivého členu, dolnofrekvehčního členu, řízeného oscilátoru, zpožďovacího bloku, řadiče, časovacího členu a zdroje zapalovacích impulsů, vyznačené tím, že výstup (13) zdroje (1) synchronizační frekvence je připojen na vstup (21) bloku filtru (2), jehož výstup (22) je připojen na první vstup (31) fázově citlivého členu (3), jehož výstup (34) je připojen na vstup (41) dolnofrekvenčního filtru (4), jehož výstup (42) je připojen na vstup (51) řízeného oscilátoru (5), jehož výstup (52) je připojen na vstup (84) řadiče (8), jehož výstup (81) je připojen na druhý vstup (73) zpožďovacího bloku (7), jehož výstup (71) je připojen na vstup (33) fázově citlivého členu (3), přičemž výstup (12) zdroje (1) synchronizační frekvence je připojen na vstup (61) bloku (6) vyhodnocení ztráty synchronizační frekvence, jehož výstup (63) je připojen na druhý vstup (32) fázově citlivého členu (3) a jehož výstup (62) je připojen na vstup (91) bloku zpracování ztráty synchronizace (9), přičemž jeden výstup (83) řadiče (8) je připojen na druhý vstup (112) zdroje zapalovacích impulsů (11) a druhý výstup (82) řadiče (8) je připojen na vstup (102) časovacího členu (10), jehož jeden výstup (103) je připojen na vstup (111) zdroje zapalovacích impulsů (11) a jehož druhý výstup (101) je připojen na první vstup (72) zpožďovacího bloku (7).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS427478A CS202736B1 (cs) | 1978-06-29 | 1978-06-29 | Zapojení obvodu tvorby synchronizačních průběhů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS427478A CS202736B1 (cs) | 1978-06-29 | 1978-06-29 | Zapojení obvodu tvorby synchronizačních průběhů |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS202736B1 true CS202736B1 (cs) | 1981-01-30 |
Family
ID=5385099
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS427478A CS202736B1 (cs) | 1978-06-29 | 1978-06-29 | Zapojení obvodu tvorby synchronizačních průběhů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS202736B1 (cs) |
-
1978
- 1978-06-29 CS CS427478A patent/CS202736B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR890001296A (ko) | 입력 클럭과 회로의 출력 펄스를 동기시키기 위한 장지 | |
| KR940006348A (ko) | D/a 변환장치 및 a/d 변환장치 | |
| US3660766A (en) | Sinusoidal waveform generator | |
| CS202736B1 (cs) | Zapojení obvodu tvorby synchronizačních průběhů | |
| SU1501247A1 (ru) | Генератор случайных сигналов | |
| SU1012417A1 (ru) | Резервированный генератор | |
| JPS564938A (en) | Phase synchronizing circuit | |
| SU653578A1 (ru) | Фазозадающее устройство | |
| SU997243A2 (ru) | Импульсный детектор | |
| SU1450074A1 (ru) | Фазовый дискриминатор | |
| SU718842A2 (ru) | Многоканальное устройство ввода информации | |
| SU365012A1 (ru) | УСТРОЙСТВО дл КОНТРОЛЯ ИСПРАВНОСТИ СИСТЕМЫ ФАЗОВОЙ АВТОПОДСТРОЙКИ ЧАСТОТЫ | |
| SU1437956A1 (ru) | Управл емый задающий генератор дл тиристорного инвертора | |
| SU575768A2 (ru) | Устройство дл формировани импульсов | |
| SU705653A1 (ru) | Генератор псевдослучайной последовательности импульсов | |
| SU758478A2 (ru) | Частотно-фазовый компаратор | |
| SU1221715A1 (ru) | Генератор импульсов | |
| SU785979A1 (ru) | Селектор импульсов по периоду следовани | |
| SU1401577A1 (ru) | Импульсный генератор | |
| SU1559397A1 (ru) | Управл емый формирователь импульсов | |
| JPS5652427A (en) | Synchronous logical unit | |
| SU995303A1 (ru) | Многофункциональный генератор | |
| SU1441329A1 (ru) | Калибратор фазовых сдвигов | |
| SU1197083A1 (ru) | Преобразователь частоты в напр жение | |
| SU499654A1 (ru) | Генератор синхроимпульсов |