SU758478A2 - Частотно-фазовый компаратор - Google Patents

Частотно-фазовый компаратор Download PDF

Info

Publication number
SU758478A2
SU758478A2 SU782616232A SU2616232A SU758478A2 SU 758478 A2 SU758478 A2 SU 758478A2 SU 782616232 A SU782616232 A SU 782616232A SU 2616232 A SU2616232 A SU 2616232A SU 758478 A2 SU758478 A2 SU 758478A2
Authority
SU
USSR - Soviet Union
Prior art keywords
phase
frequency
inputs
trigger
input
Prior art date
Application number
SU782616232A
Other languages
English (en)
Inventor
Юрий Васильевич Левочкин
Валентина Ивановна Левочкина
Original Assignee
Предприятие П/Я М-5783
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5783 filed Critical Предприятие П/Я М-5783
Priority to SU782616232A priority Critical patent/SU758478A2/ru
Application granted granted Critical
Publication of SU758478A2 publication Critical patent/SU758478A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к радиотехнике и может использоватьс  в устройствах автоматической подстройки частоты и фазы импульсных сигналов. По основному авт. св. № 484621 известен частотно-фазовый компаратор, содержащий элементы И-НЕ, фазовый и два блокировочных триггера, причем входы фазового триггера подключены к входам двух элементов И-НЕ, к выходам которых подключены первые входы блокировочных триггеров, нулевые выходы которых соедга1ены с их вторыми входами через третий элемент И-НЕ,а единичные выходы бло кировочных триггеров подключены соответственно к первым входам четвертого и п того элементов И-НЕ, при этом второй вход п того элемента И-НЕ соединен с выходом четвертого элемента И-НЕ, второй вход которого подключен к нулевому выходу фазового триггера 1 Однако такой компаратор работает при срав нительно небольшом диапазоне шттельностей входных сигналов. Цель изобретени  - расш1фение диапазона длительностей входных сипчалов. Это достигаетс  тем, что в частотно-фазовом компараторе, содержащем элементы И-НЕ, фазовый и два блокирово1шых триггера, причем входьг фазового триггера подключены к входам двух элементов И-НЕ, к вьходам которых подключены первые входы блокироночных триггеров , нулевые выходы которых соединены с их вторыми входами через третий И-НЕ, а ед1шичные выходы блокировочных триггеров подключены соответственно к первым входам четвертого и п того элел{ентов И-НЕ, при этом второй вход п того элемента И-НЕ соединен с выходом четвертого элемента И-НЕ, второй вход которого подключен к нулевому выходу фазового триггера, единичный и нулевой выходы фазового триггера нодключены соответственно к вторым входам двух элементов И-НЕ через устройства задержки. На чертеже приведена структурна  электрическа  схема предлагаемого компаратора. Частотно-фазовый компаратор содержит фазовый триггер I, два блокировочных триггера 2 и 3, элементы И-НЕ 4-8 и два устройства 9 и 10 задержки. На чертеже оПозначен.1 также входы II и 12 компаратора,  вл ющиес  входами фазового триггера I.
Компаратор работает следующим образом.
При превышении частоть;, этало1шого сигнала, поступающего на вход 12, над контролируемым сигналом, поступающим на вход 11, об зательно возникает стуат , при которой в промежутке между двум  соседними импульсами контролируемой частоты на вход 12 компаратора подаютс  два импульса эталонной частотыПервый импульс устанавливает нулевой выход фазового триггера 1 в состо ние 1, и одновременно этот импульс проходит на элемент И-НЕ 5.
Однако совпадени  в элементе И-НЕ 5 не происходит, так как включение разрешающего уровн  с фазового триггера 1 задерживаетс  в устройстве 9 на величину, равную или более д; ительности входного сигнала. Таким образом первый импульс эталонной частоты подготовл ет элемент И-ИЕ 5 к прохождению второго импульса. Второй импульс с выхода элемента И-НЕ 5 поступает на первый вход блокировочного триггера 3 и опрокидывает его. При этом единичный, выход блокировочного трипера 3 устанавливаетс  в состо ние О, блокиру  работу элемента И-НЕ 8. В результате на выходе компаратора устанавливаетс  состо ние Г , что соответствует превышению эталонной частоты над- контролируемой. В этом состо нии омпаратор находитс  до тех пор, пока в промежутке между поступлени ми двух имнульсов эталонного сигнала на вход 11 не поступает два импульса контролируемого сигнала. При этом происходит опрокидывание блокироВО1ЩОГО триггера 2 и сигналы с нулевых выходов блокировочных триггеров 2 и 3 через
элемент И-НЕ 6 устанавливают блокировочные триггеры 2 и 3 в исходное состо ние, при котором на их едитиных выходах по вл етс  уровень 1. Компаратор переходит от режима
сравнени  частот к режиму сравнени  фаз. Поскольку при этом на элементы И-НЕ 7 и 8 с единичных выходов блокировочных триггеров 2 и 3 подаетс  разрешающий уровень 1, то выход компаратора повтор ет состо ние
нулевого выхода фазового триггера 1, длительность импульса на котором пропорциональна фазовому сдвигу сравниваемых частот.
При превышении в исходном состо нии частоты контролируемого сигнала над этатюнным,
компаратор работает аналогично, начина  с установки единичного выхода фазового триггера 1 в состо ние 1.
Предлагаемый компаратор позвол ет расширить диапазон длительностей входных сигналов
и не требует спедиальных формирователей входного сигнала.

Claims (1)

  1. Формула изобретени 
    Частотно-фазовый компаратор по авт. св. № 484621, отличающийс  тем, что, с делью расширени  диапазона длительностей входных сигналов, единичный и нулевой выходы фазового триггера подключены соответственно к вторым входам двух элементов И-НЕ через устройства задержки.
    Источники информации, прин тые во внимание при экспертизе
    I. Авторское свидетельство СССР N 484621, кл. Н 03 D 13/00, 1974 (прототип).
SU782616232A 1978-05-15 1978-05-15 Частотно-фазовый компаратор SU758478A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782616232A SU758478A2 (ru) 1978-05-15 1978-05-15 Частотно-фазовый компаратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782616232A SU758478A2 (ru) 1978-05-15 1978-05-15 Частотно-фазовый компаратор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU484621 Addition

Publications (1)

Publication Number Publication Date
SU758478A2 true SU758478A2 (ru) 1980-08-23

Family

ID=20764848

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782616232A SU758478A2 (ru) 1978-05-15 1978-05-15 Частотно-фазовый компаратор

Country Status (1)

Country Link
SU (1) SU758478A2 (ru)

Similar Documents

Publication Publication Date Title
JPS57164620A (en) Phase comparator
SU758478A2 (ru) Частотно-фазовый компаратор
SU566301A2 (ru) Частотно-фазовый компаратор
SU746862A1 (ru) Фазовый дискриминатор
SU531244A1 (ru) Устройство дл автоматической подстройки частоты
SU951679A1 (ru) Селектор импульсов по длительности
SU568979A2 (ru) Реле частоты
SU1401553A1 (ru) Цифровой управл емый генератор
SU788346A1 (ru) Фильтр нижних частот дл импульсных сигналов
SU714632A1 (ru) Генератор синхроимпульсов
SU785979A1 (ru) Селектор импульсов по периоду следовани
SU798773A2 (ru) Устройство дл формировани временныхиНТЕРВАлОВ
SU604177A1 (ru) Частотный манипул тор
SU531245A1 (ru) Устройство дл автоматической подстройки частоты
SU1721530A1 (ru) Частотный дискриминатор
SU647876A1 (ru) Устройство синхронизации
SU834856A2 (ru) Генератор синхроимпульсов
SU1501247A1 (ru) Генератор случайных сигналов
SU1193786A1 (ru) Устройство дл формировани временных интервалов
SU801225A1 (ru) Импульсно-фазовой детектор
SU884075A1 (ru) Имульсно-фазовый детектор
SU720666A1 (ru) Устройство автоподстройки частоты гетеродина
SU936413A1 (ru) Селектор импульсов по длительности
SU832699A1 (ru) Генератор сигналов с дискретнымизМЕНЕНиЕМ чАСТОТы
SU982114A1 (ru) Реле частоты