CS201947B1 - Zapojení stykové jednotky číslicového počítače - Google Patents

Zapojení stykové jednotky číslicového počítače Download PDF

Info

Publication number
CS201947B1
CS201947B1 CS189479A CS189479A CS201947B1 CS 201947 B1 CS201947 B1 CS 201947B1 CS 189479 A CS189479 A CS 189479A CS 189479 A CS189479 A CS 189479A CS 201947 B1 CS201947 B1 CS 201947B1
Authority
CS
Czechoslovakia
Prior art keywords
digital computer
peripheral device
input
interface unit
output
Prior art date
Application number
CS189479A
Other languages
English (en)
Inventor
Ivoj Ruzicka
Original Assignee
Ivoj Ruzicka
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ivoj Ruzicka filed Critical Ivoj Ruzicka
Priority to CS189479A priority Critical patent/CS201947B1/cs
Publication of CS201947B1 publication Critical patent/CS201947B1/cs

Links

Landscapes

  • Information Transfer Systems (AREA)
  • Communication Control (AREA)

Abstract

Zapojení stykové jednotky číslicového počítače pro serioparalelní přenos informace z periferního zařízení. Úkolem vynálezu je odstranění časových ztrát adresováním při sérioparalelním přenosu a vysokých nákladů při použití jednotky přímého vstupu do paměti počítače. Styková jednotka je tvořena vyrovnávacím registrem vřazeným mezi číslicový počítač a periferní zařízení. K řídícímu výstupu vyrovnávacího registru je připojen nastavovací vstup čítače, k jehož stavovému výstupu je připojen adresovací vstup demultiplexeru. Jeho datový vstup je připojen k datovému výstupu periferního zařízení a jeho datový výstup je spojen s datovým vstupem číslicového počítače. Před každým čtením každého slova není třeba periferní zařízení znovu adresovat, dosáhne se tím výrazné úspory .strojního času číslicového počítače. Použití,stykové jednotky je méně nákladné než použití jednotky přímého vstupu do paměti.

Description

Zapojení stykové jednotky číslicového počítače pro serioparalelní přenos informace z periferního zařízení.
Úkolem vynálezu je odstranění časových ztrát adresováním při sérioparalelním přenosu a vysokých nákladů při použití jednotky přímého vstupu do paměti počítače. Styková jednotka je tvořena vyrovnávacím registrem vřazeným mezi číslicový počítač a periferní zařízení. K řídícímu výstupu vyrovnávacího registru je připojen nastavovací vstup čítače, k jehož stavovému výstupu je připojen adresovací vstup demultiplexeru. Jeho datový vstup je připojen k datovému výstupu periferního zařízení a jeho datový výstup je spojen s datovým vstupem číslicového počítače.
Před každým čtením každého slova není třeba periferní zařízení znovu adresovat, dosáhne se tím výrazné úspory .strojního času číslicového počítače. Použití,stykové jednotky je méně nákladné než použití jednotky přímého vstupu do paměti.
201 947
Vynález se týká stykové jednotky číslicového počítače pro sérioparalelní přenos informace z periferního zařízení,
V některých aplikacích číslicového počítače, například při přesnem měření analogové veličiny, kdy počet bitů vstupní informace je vyšší než počet bitů který může počítač přijmout paralelně, je nutné použít sérioparalelního přenosu. Tento způsob přenosu informace mezi periferním zařízením a číslicovým počítačem se běžné používá, má však značný nedostatek spočívající v tom, že před každým čtením každého slova je třeba periferní zařízení adresovat, takže často vznikají nepřijatelně velké časové ztráty. Jiným možným, avšak velmi nákladným řešením přenosu je použití jednotky přímého vstupu do paměti počítače.
Úkolem vynálezu je odstranění nedostatků známých způsobů přenosu informace do číslicového počítače, to je odstranění časových ztrát adresováním při sérioparalelním přenosu a vysokých nákladů při použití jednotky přímého vstupu do paměti počítače,,
Uvedený úkol je vyřešen zapojením styxove jednotky číslicového počítače pro sérioparalelní přenos informace z periferního zařízení, která je tvořena vyrovnávacím registrem vřazeným mezi Číslicový počítač a periferní zařízehí podle vynálezu, jehož podstata spočívá v tom, že k řídícímu výstupu vyrovnávacího registru je připojen nastavovací vstup čítače, k jehož stavovému výstupu je připojen adresovací vstup demultiplexeru, jehož datový vstup je připojen k datovému výstupu periferního zařízeni, a jehož datový výstup je spojen s datovým vstupem číslicového počítače.
Nový vyšší účinek zapojení stykové jednotky podle vynálezu spočívá v tom, že před každým čtením každého slova není třeba periferní zařízení znovu adresovat, čímž se doeáhne výrazné úspory strojního času číslicového počítače. Použití stykové jednotky podle vynálezu je také podstatně méně nákladné než použití jednotky přímého vstupu do paměti.
Vynález je dále objasněn na neomezujícím příkladu jeho provedení, který je popsán pomocí připojeného výkresu, na kterém je znázorněn číslicový počítač propojený stykovou jednotkou s periferním zařízením.
Styková jednotka 2 sestává z vyrovnávacího registru £, jehož spouštěcí vstup £1 je připojen k výstupu 11 číslicového počítače 1. Další součástí stykové jednotky 2 je čítač 2» jehož nastavovací vstup 51 je připojen k řídicímu výstupu 42 vyrovnávacího registru £, a jehož stavový výstup 52 je připojen k adresovacímu vstupu 61 demultiplexeru 6. Datový vstup 62 demultiplexeru 6 je připojen k datovému výstupu periferního zařízení 2 8 datový výstup 63 k davovému vstupu 12 číslicového počítače 1. Přerušovací vstup 13 číslicového počítače 1 je připojen k výstupu 43 vyrovnávacího registru £, jehož spouštěcí výstup 44 je spojen spouštěcím výstupem periferního zařízení 2» jehož výstup 33 je spojen se vstupem 45 vyrovnávacího registru £.
Činnost zapojení podle vynálezu je v souladu s popsaným příkladem provedení následující:
Vyrovnávací registr 4 je svým spouštěcím vstupem 41 připojen k výstupu 11 číslicového počítače 1. Před zahájením přenosu informace je tímto spouštěcím vstupem 41 přes vyrovnávací registr £ aktivováno periferní zařízení 3, a nastaven čítač 2· Připravenost periferního zařízení 2 & přenosu informace je signalizována na přerušovací vstup 13 číslicového počítače 1. Po příchodu tohoto signálu je přes demultiplexer 6, který je adresován ze stavového vstupu 52 čítače 2 zahájeno čtení informace. Po každém přečtení jednoho slova je z řídicího výstupu 42 vyslán impuls, kterým se obsah čítače 2 zvětší o jedničku a demultiplexer 2 vybere další slovo0
Zapojení stykové jednotky podle vynálezu je vhodné pro eérioparalelní přenos většího množství informací, a to nejen mezi periferním zařízením a číslicovým počítačem, ale také mezi jednotlivými funkčními celky číslicového počítače.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení stykové jednotky číslicového počítače pro sérioparalelní přenos informace z periferního zařízení, která je tvořena vyrovnávacím registrem vřazeným mezi číslicový počítač a periferní zařízení, vyznačené tím, že k řídicímu výstupu (42) vyrovnávacího registru (4) je připojen nastavovací vstup (5D čítače (5), k jehož stavovému výstupu (52) je připojen adresovací vstup (61) demultiplexeru (6), jehož datový vstup (62), je připojen k datovému výstupu (31) periferního zařízení (3), a jehož datový výstup (63) je spojen s datovým vstupem (12) číslicového počítače (1),
CS189479A 1979-03-22 1979-03-22 Zapojení stykové jednotky číslicového počítače CS201947B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS189479A CS201947B1 (cs) 1979-03-22 1979-03-22 Zapojení stykové jednotky číslicového počítače

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS189479A CS201947B1 (cs) 1979-03-22 1979-03-22 Zapojení stykové jednotky číslicového počítače

Publications (1)

Publication Number Publication Date
CS201947B1 true CS201947B1 (cs) 1980-12-31

Family

ID=5354453

Family Applications (1)

Application Number Title Priority Date Filing Date
CS189479A CS201947B1 (cs) 1979-03-22 1979-03-22 Zapojení stykové jednotky číslicového počítače

Country Status (1)

Country Link
CS (1) CS201947B1 (cs)

Similar Documents

Publication Publication Date Title
US4158227A (en) Paged memory mapping with elimination of recurrent decoding
US4359771A (en) Method and apparatus for testing and verifying the operation of error control apparatus within a memory
JPS6462743A (en) Memory access controller
JPH0516060B2 (cs)
KR850003615A (ko) 분할 메모리셀 블록에 대한 동시검사기능을 가진 다이나믹형 반도체 메모리장치
US3956738A (en) Control unit for a microprogrammed computer with overlapping of the executive and interpretative phase of two subsequent microinstructions
US4651298A (en) Selection of data from busses for test
US4183086A (en) Computer system having individual computers with data filters
GB1423409A (en) Input/output system for a microprogramme digital computer
GB1449229A (en) Data processing system and method therefor
KR900015008A (ko) 데이터 프로세서
ES8104591A1 (es) Procedimiento mejorado de tratamiento de los datos de entra-da binarios de un ordenador digital
EP0057096B1 (en) Information processing unit
KR890010914A (ko) 시리얼 액세스 메모리로 이루어진 반도체 기억장치
US4706214A (en) Interface circuit for programmed controller
KR900008517A (ko) 다이나믹형 반도체기억장치와 그 기능 테스트장치 및 테스트 방법
CS201947B1 (cs) Zapojení stykové jednotky číslicového počítače
US3351913A (en) Memory system including means for selectively altering or not altering restored data
US4788642A (en) Data control system allowing simultaneous communication between a host and a plurality of peripherals over predetermined bit lines
JPS5758280A (en) Method for making memory address
JPS5798028A (en) Logical circuit
JPS57196334A (en) Memory interface
KR940007479Y1 (ko) 복수 프로세서 간의 데이타 전송회로
US5175846A (en) Clock device for serial bus derived from an address bit
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации