CS201947B1 - Connection of the digital computer interface unit - Google Patents
Connection of the digital computer interface unit Download PDFInfo
- Publication number
- CS201947B1 CS201947B1 CS189479A CS189479A CS201947B1 CS 201947 B1 CS201947 B1 CS 201947B1 CS 189479 A CS189479 A CS 189479A CS 189479 A CS189479 A CS 189479A CS 201947 B1 CS201947 B1 CS 201947B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- digital computer
- peripheral device
- input
- interface unit
- output
- Prior art date
Links
Landscapes
- Information Transfer Systems (AREA)
- Communication Control (AREA)
Abstract
Zapojení stykové jednotky číslicového počítače pro serioparalelní přenos informace z periferního zařízení. Úkolem vynálezu je odstranění časových ztrát adresováním při sérioparalelním přenosu a vysokých nákladů při použití jednotky přímého vstupu do paměti počítače. Styková jednotka je tvořena vyrovnávacím registrem vřazeným mezi číslicový počítač a periferní zařízení. K řídícímu výstupu vyrovnávacího registru je připojen nastavovací vstup čítače, k jehož stavovému výstupu je připojen adresovací vstup demultiplexeru. Jeho datový vstup je připojen k datovému výstupu periferního zařízení a jeho datový výstup je spojen s datovým vstupem číslicového počítače. Před každým čtením každého slova není třeba periferní zařízení znovu adresovat, dosáhne se tím výrazné úspory .strojního času číslicového počítače. Použití,stykové jednotky je méně nákladné než použití jednotky přímého vstupu do paměti.Connection of the interface unit of a digital computer for serial-parallel transmission of information from a peripheral device. The object of the invention is to eliminate time losses due to addressing during serial-parallel transmission and high costs when using a direct input unit into the computer memory. The interface unit is formed by a buffer register inserted between the digital computer and the peripheral device. The control output of the buffer register is connected to the setting input of the counter, to whose status output the addressing input of the demultiplexer is connected. Its data input is connected to the data output of the peripheral device and its data output is connected to the data input of the digital computer. Before each reading of each word, there is no need to re-address the peripheral device, which results in significant savings in the machine time of the digital computer. The use of the interface unit is less expensive than the use of a direct input unit into the memory.
Description
Zapojení stykové jednotky číslicového počítače pro serioparalelní přenos informace z periferního zařízení.Connection of a digital computer interface unit for seri-parallel transmission of information from a peripheral device.
Úkolem vynálezu je odstranění časových ztrát adresováním při sérioparalelním přenosu a vysokých nákladů při použití jednotky přímého vstupu do paměti počítače. Styková jednotka je tvořena vyrovnávacím registrem vřazeným mezi číslicový počítač a periferní zařízení. K řídícímu výstupu vyrovnávacího registru je připojen nastavovací vstup čítače, k jehož stavovému výstupu je připojen adresovací vstup demultiplexeru. Jeho datový vstup je připojen k datovému výstupu periferního zařízení a jeho datový výstup je spojen s datovým vstupem číslicového počítače.SUMMARY OF THE INVENTION It is an object of the present invention to eliminate addressing time losses by serial-parallel transmission and high cost using a direct memory input unit. The interface unit consists of a buffer register interposed between the digital computer and the peripheral device. A counter setting input is connected to the control output of the buffer register, and a demultiplexer addressing input is connected to its status output. Its data input is connected to the data output of the peripheral device and its data output is connected to the data input of the digital computer.
Před každým čtením každého slova není třeba periferní zařízení znovu adresovat, dosáhne se tím výrazné úspory .strojního času číslicového počítače. Použití,stykové jednotky je méně nákladné než použití jednotky přímého vstupu do paměti.There is no need to re-address the peripheral device each time you read each word, as this saves significant time on the computer. Using the interface unit is less expensive than using a direct memory input unit.
201 947201 947
Vynález se týká stykové jednotky číslicového počítače pro sérioparalelní přenos informace z periferního zařízení,The invention relates to a digital computer interface unit for the serial-parallel transmission of information from a peripheral device,
V některých aplikacích číslicového počítače, například při přesnem měření analogové veličiny, kdy počet bitů vstupní informace je vyšší než počet bitů který může počítač přijmout paralelně, je nutné použít sérioparalelního přenosu. Tento způsob přenosu informace mezi periferním zařízením a číslicovým počítačem se běžné používá, má však značný nedostatek spočívající v tom, že před každým čtením každého slova je třeba periferní zařízení adresovat, takže často vznikají nepřijatelně velké časové ztráty. Jiným možným, avšak velmi nákladným řešením přenosu je použití jednotky přímého vstupu do paměti počítače.In some digital computer applications, for example, when measuring analog quantities accurately, where the number of bits of the input information is greater than the number of bits that the computer can receive in parallel, serial-parallel transmission must be used. This method of transmitting information between a peripheral device and a digital computer is commonly used, but it has the considerable drawback of addressing the peripheral device before each reading of each word, so that unacceptably large time losses are often incurred. Another possible, but very costly transmission solution is to use a direct memory input unit.
Úkolem vynálezu je odstranění nedostatků známých způsobů přenosu informace do číslicového počítače, to je odstranění časových ztrát adresováním při sérioparalelním přenosu a vysokých nákladů při použití jednotky přímého vstupu do paměti počítače,,SUMMARY OF THE INVENTION It is an object of the present invention to overcome the shortcomings of the known methods of transferring information to a digital computer, i.e., to eliminate addressing time losses in serial-parallel transmission and high costs using a direct memory access unit.
Uvedený úkol je vyřešen zapojením styxove jednotky číslicového počítače pro sérioparalelní přenos informace z periferního zařízení, která je tvořena vyrovnávacím registrem vřazeným mezi Číslicový počítač a periferní zařízehí podle vynálezu, jehož podstata spočívá v tom, že k řídícímu výstupu vyrovnávacího registru je připojen nastavovací vstup čítače, k jehož stavovému výstupu je připojen adresovací vstup demultiplexeru, jehož datový vstup je připojen k datovému výstupu periferního zařízeni, a jehož datový výstup je spojen s datovým vstupem číslicového počítače.This object is achieved by connecting a digital computer styx unit for serial-parallel transmission of information from a peripheral device comprising a buffer register interposed between a digital computer and a peripheral device according to the invention, characterized in that a counter setting input is connected to the control output of the buffer register. the status output of which is connected to the address input of the demultiplexer, the data input of which is connected to the data output of the peripheral device, and the data output of which is connected to the data input of the digital computer.
Nový vyšší účinek zapojení stykové jednotky podle vynálezu spočívá v tom, že před každým čtením každého slova není třeba periferní zařízení znovu adresovat, čímž se doeáhne výrazné úspory strojního času číslicového počítače. Použití stykové jednotky podle vynálezu je také podstatně méně nákladné než použití jednotky přímého vstupu do paměti.A new higher effect of engaging the interface unit according to the invention is that it is not necessary to re-address the peripheral device before each reading of each word, thereby achieving considerable savings in the computer time of the computer. The use of the interface unit according to the invention is also considerably less expensive than the use of a direct memory input unit.
Vynález je dále objasněn na neomezujícím příkladu jeho provedení, který je popsán pomocí připojeného výkresu, na kterém je znázorněn číslicový počítač propojený stykovou jednotkou s periferním zařízením.The invention is further elucidated by a non-limiting example of its embodiment, which is described by means of the accompanying drawing, in which a digital computer interconnected by a interface unit with a peripheral device is shown.
Styková jednotka 2 sestává z vyrovnávacího registru £, jehož spouštěcí vstup £1 je připojen k výstupu 11 číslicového počítače 1. Další součástí stykové jednotky 2 je čítač 2» jehož nastavovací vstup 51 je připojen k řídicímu výstupu 42 vyrovnávacího registru £, a jehož stavový výstup 52 je připojen k adresovacímu vstupu 61 demultiplexeru 6. Datový vstup 62 demultiplexeru 6 je připojen k datovému výstupu periferního zařízení 2 8 datový výstup 63 k davovému vstupu 12 číslicového počítače 1. Přerušovací vstup 13 číslicového počítače 1 je připojen k výstupu 43 vyrovnávacího registru £, jehož spouštěcí výstup 44 je spojen spouštěcím výstupem periferního zařízení 2» jehož výstup 33 je spojen se vstupem 45 vyrovnávacího registru £.The interface unit 2 consists of a buffer register 8, the trigger input of which is connected to the output 11 of the digital computer 1. Another component of the interface unit 2 is a counter 2 whose adjusting input 51 is connected to the control output 42 of the buffer register and 52 is connected to the address input 61 of the demultiplexer 6. The data input 62 of the demultiplexer 6 is connected to the data output of the peripheral device 28, the data output 63 to the crowd input 12 of the digital computer 1. whose trigger output 44 is connected to the trigger output of the peripheral device 2, whose output 33 is connected to the input 45 of the buffer register 6.
Činnost zapojení podle vynálezu je v souladu s popsaným příkladem provedení následující:In accordance with the described embodiment, the operation of the circuit according to the invention is as follows:
Vyrovnávací registr 4 je svým spouštěcím vstupem 41 připojen k výstupu 11 číslicového počítače 1. Před zahájením přenosu informace je tímto spouštěcím vstupem 41 přes vyrovnávací registr £ aktivováno periferní zařízení 3, a nastaven čítač 2· Připravenost periferního zařízení 2 & přenosu informace je signalizována na přerušovací vstup 13 číslicového počítače 1. Po příchodu tohoto signálu je přes demultiplexer 6, který je adresován ze stavového vstupu 52 čítače 2 zahájeno čtení informace. Po každém přečtení jednoho slova je z řídicího výstupu 42 vyslán impuls, kterým se obsah čítače 2 zvětší o jedničku a demultiplexer 2 vybere další slovo0 The buffer register 4 is connected to the output 11 of the digital computer 1 by its trigger input 41. Before the transmission of the information 41, the peripheral device 3 is activated via the buffer register 41 and the counter 2 is set. input 13 of the digital computer 1. Upon receipt of this signal, information reading is initiated via the demultiplexer 6, which is addressed from the state input 52 of the counter 2. Each time one word is read, a pulse is sent from control output 42, which increases the content of counter 2 by one and the demultiplexer 2 selects the next word 0
Zapojení stykové jednotky podle vynálezu je vhodné pro eérioparalelní přenos většího množství informací, a to nejen mezi periferním zařízením a číslicovým počítačem, ale také mezi jednotlivými funkčními celky číslicového počítače.The interface of the interface unit according to the invention is suitable for the serial-parallel transmission of large amounts of information, not only between the peripheral device and the digital computer, but also between individual functional units of the digital computer.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS189479A CS201947B1 (en) | 1979-03-22 | 1979-03-22 | Connection of the digital computer interface unit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS189479A CS201947B1 (en) | 1979-03-22 | 1979-03-22 | Connection of the digital computer interface unit |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS201947B1 true CS201947B1 (en) | 1980-12-31 |
Family
ID=5354453
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS189479A CS201947B1 (en) | 1979-03-22 | 1979-03-22 | Connection of the digital computer interface unit |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS201947B1 (en) |
-
1979
- 1979-03-22 CS CS189479A patent/CS201947B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4158227A (en) | Paged memory mapping with elimination of recurrent decoding | |
| US4694394A (en) | Microprocessor system having a multiplexed address/data bus which communicates with a plurality of memory and input/output devices including TTL output gates | |
| US4359771A (en) | Method and apparatus for testing and verifying the operation of error control apparatus within a memory | |
| JPS6462743A (en) | Memory access controller | |
| JPH0516060B2 (en) | ||
| US4651298A (en) | Selection of data from busses for test | |
| US4183086A (en) | Computer system having individual computers with data filters | |
| KR840001731A (en) | Addressing device with sequential word order | |
| GB1423409A (en) | Input/output system for a microprogramme digital computer | |
| GB1449229A (en) | Data processing system and method therefor | |
| ES8104591A1 (en) | Digital Computer comprising input circuitry for a plurality of input lines. | |
| KR890010914A (en) | Semiconductor memory consisting of serial access memory | |
| US4706214A (en) | Interface circuit for programmed controller | |
| EP0057096A2 (en) | Information processing unit | |
| KR900008517A (en) | Dynamic semiconductor memory device and its functional test device and test method | |
| CS201947B1 (en) | Connection of the digital computer interface unit | |
| JPS5758280A (en) | Method for making memory address | |
| JPS5798028A (en) | Logical circuit | |
| JPS57196334A (en) | Memory interface | |
| US4916601A (en) | Means for transferring firmware signals between a control store and a microprocessor means through a reduced number of connections by transfer according to firmware signal function | |
| KR940007479Y1 (en) | Data transfer circuit between multiple processors | |
| US5175846A (en) | Clock device for serial bus derived from an address bit | |
| SU1026163A1 (en) | Information writing/readout control device | |
| US5542063A (en) | Digital data processing system with facility for changing individual bits | |
| KR19980026617A (en) | Serial data communication system |