SU1026163A1 - Information writing/readout control device - Google Patents

Information writing/readout control device Download PDF

Info

Publication number
SU1026163A1
SU1026163A1 SU823393533A SU3393533A SU1026163A1 SU 1026163 A1 SU1026163 A1 SU 1026163A1 SU 823393533 A SU823393533 A SU 823393533A SU 3393533 A SU3393533 A SU 3393533A SU 1026163 A1 SU1026163 A1 SU 1026163A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
counter
Prior art date
Application number
SU823393533A
Other languages
Russian (ru)
Inventor
Анатолий Георгиевич Вольвич
Григорий Яковлевич Коновалов
Евгений Николаевич Ковалев
Original Assignee
Всесоюзный Научно-Исследовательский,Проектно-Конструкторский И Технологический Институт Электровозостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский,Проектно-Конструкторский И Технологический Институт Электровозостроения filed Critical Всесоюзный Научно-Исследовательский,Проектно-Конструкторский И Технологический Институт Электровозостроения
Priority to SU823393533A priority Critical patent/SU1026163A1/en
Application granted granted Critical
Publication of SU1026163A1 publication Critical patent/SU1026163A1/en

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ЗАПИСЬЮ И СЧИТЫВАНИЕМ ИНФОРМАЦИИ, содержащее первый и второй регистры , входы которых  вл ютс  информационными входами устройства, выХС5ДЫ первого и второго регистров подключены к одним из входов соответственно первого и второго блоков сравнени , другие входы первого и второго блоков сравнени  подключены к выходам соответственно первого и второго счетчиков, выход nep- вого блока сравнени  подключен к входу первого элемента НЕ и к одно ,му из входов первого элемента И, .выход второго блока сравнени  под включен к одному из входов второго элемента И,, установочный вход первого счетчика подключен к выходу первого элемента ИЛИ и к первому входу второго элемента ИЛИ, второй вход которого подключен к счетному входу первого счетчика, к установочному входу второго счетчика и к выходу третьего элемента ИЛИ, счет:Ный вход второго счетчика подключен к выходу четвертого элемента ИЛИ и к третьему входу второго элемента ИЛИ, четвертый вход которого  вл етс  управл ющим входом-выходом устройства , выход второго элемента ИЛИ подключен к входу элемента задержки, выход которого подключен к одному из входов второго-третьего элемента И, другой вход второго элемента И подключен к выходу второго элемента НЕ. С S выходы первого элемента НЕ, первого второго и третьего элементов И под (Л ключены к управл ющим входам первого и второго коммутаторов, одни выходы которых подключены к входам первого третьего и четвертого элементов ИЛИ, другие выходы коммутаторов  вл ютс  выходами устройства, отличающеес  тем, что, с целью упро .щени  и повышени  надежности устройства , оно содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, один из входов которого подключен к выходу первого блока сравнени , другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу второго блока сравнени , выход эле-, мента ИСКЛЮЧАЮЩЕЕ ИЛИ поДключен Другому выходу первого элемента И, . к входу второго элемента НЕ и к другому входу второго элемента И.A DEVICE FOR CONTROLLING THE RECORDING AND READING OF INFORMATION, containing the first and second registers, whose inputs are the information inputs of the device, the first and second registers of the first and second registers are connected to one of the first and second comparison blocks, respectively, the other inputs of the first and second comparison blocks are connected to the outputs, respectively the first and second counters, the nep comparison unit is connected to the input of the first element NOT and to one of the inputs of the first element I, the output of the second comparison unit under on Yuchen to one of the inputs of the second element AND ,, the installation input of the first counter is connected to the output of the first element OR, and to the first input of the second element OR, the second input of which is connected to the counting input of the first counter, to the installation input of the second counter and to the output of the third element OR, counting: The second input of the second counter is connected to the output of the fourth element OR, and to the third input of the second element OR, the fourth input of which is the control input-output of the device, the output of the second element OR is connected to the input element The delay device, the output of which is connected to one of the inputs of the second and third element AND, the other input of the second element AND is connected to the output of the second element NOT. With S, the outputs of the first element NOT, the first second and third elements AND under (L are connected to the control inputs of the first and second switches, one outputs of which are connected to the inputs of the first third and fourth elements OR, the other outputs of the switches are device outputs, characterized by that, in order to simplify and increase the reliability of the device, it contains an EXCLUSIVE OR element, one of the inputs of which is connected to the output of the first comparison unit, another input of the EXCLUSIVE OR element connected to the output of the second the element, EXCLUSIVE OR element, is connected to the other output of the first element AND, to the input of the second element NOT and to the other input of the second element I.

Description

Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам.The invention relates to computing, in particular, to storage devices.

Известно устройство дл  управлени  записью и считыванием информации , содержащее числовые регистры, к которым подключены числовые шины и, формирователи. Каждый разр д содержит четыре элемента И, блок приоритета записи информации, блок приоритета считывани  информации, блок коммутации, соединенные с числовым регистром. Код числа заноситс  в числовой регистр и в зависимостиот режима работы, записи или считывани  обрабатываетс  блоками приоритета записи или считывани  и блоком коммутации., соответственно, записыва  информацию в запоминающее устрой ство или считыва  информацию из запоминающего устройства 1.A device for controlling the writing and reading of information is known, which contains numerical registers to which the numeric buses are connected and the drivers. Each bit contains four AND elements, a priority block for writing information, a priority block for reading information, a switching block connected to a numeric register. The code of the number is entered into a numerical register and, depending on the mode of operation, writing or reading, is processed by the write or read priority blocks and the switching unit, respectively, writing information to the memory or reading information from the memory 1.

Однако в устройстве при увеличении числа разр дов числовых шин увеличиваетс  число св зей в разр дных цеп х пам ти, соответственно увеличиваетс  количество элезментов дл  записи считывани  информации из блоков пам ти. Все это увеличивает габариты и существенно усложн ет устройство . За счет большого числа жгутов и разъемов ухудшаетс  надежность устройства, т.е. ухудшаютс  его основные характеристики.However, in the device, as the number of numeric tire bits increases, the number of links in the bit memory circuits increases, and the number of cells for writing read information from memory blocks increases accordingly. All this increases the dimensions and significantly complicates the device. Due to the large number of harnesses and connectors, the reliability of the device deteriorates, i.e. its basic characteristics are deteriorating.

Наиболее близким по технической сущности к предлагаемому  вл етс  .устройство, содержащее первый регистр и счетчик, подключенные к первой схеме сравнени , второй регистр и счетчик, подключенные к второй схеме сравнени , два коммутатора , первые входы которых- подключены к выходу первого элемента НЕ, вход которого соединен с выходом первой схемы сравнени  и первым входом первого элемента И, .выход которого соединен с вторыми входами коммутаторов , второй вход с выходом первого элемента задержки, вход которого подключен к счетному входу первого счетчика, первому входу первого элемента ИЛИ, выходу второго элемента задержки и входу сброса второго счетчика, счетный вход которого :соединен с вторым входом первого элемента ИЛИ, выходом третьего элемента задержки и входом четвертого элемента задержки, выход которого соединен с первым входом второго элемента И,выход которого св зан с третьими выходами Коммутаторов, .второй вход второго элемента И соединен с выходом второй схемы сравнени  и входом второго элемента НЕ, выход которого подключен к гтервому входу третьего элемента И, второй вход ко торого соединен с выходом п того .элемента задержки, выход третьего элемента И св зан с четвертыми входами коммутаторов, соединенных через второй, третий и четвертый элементы ИЛИ соответственно с третьим, вторым и шестым элементами задержки , выход шестого элемента задержки соединен с третьими входами первого элемента ИЛИ и входом сброса первог счетчика 2.The closest in technical essence to the proposed is a device comprising a first register and a counter connected to the first comparison circuit, a second register and a counter connected to the second comparison circuit, two switches, the first inputs of which are connected to the output of the first element NOT, the input which is connected to the output of the first comparison circuit and the first input of the first element And, the output of which is connected to the second inputs of the switches, the second input to the output of the first delay element whose input is connected to the counting input the first counter, the first input of the first element OR, the output of the second delay element and the reset input of the second counter, the counting input of which is connected to the second input of the first OR element, the output of the third delay element and the input of the fourth delay element whose output is connected to the first input of the second AND element , the output of which is connected to the third outputs of the Switches, the second input of the second element I is connected to the output of the second comparison circuit and the input of the second element NOT, the output of which is connected to the main input of the third ele And, the second input of which is connected to the output of the fifth delay element, the output of the third element AND is connected to the fourth inputs of the switches connected through the second, third and fourth elements OR to the third, second and sixth delay elements, respectively, the output of the sixth delay element connected to the third inputs of the first OR element and the reset input of the first counter 2.

Это устройство сложно и недостаточно надежно, так как содержит бол шое количество элементов задержки, которые должны работать синхронно со схемами сравнени , коммутаторами и между собой, что создает трудности при их настройке и поддержании стабильной работы всего устройства. В случае рассогласовани  хот  бы по одной из шести линий задержки возникают сбойные ситуации, которые привод т к получению ложной информации .This device is complicated and not reliable enough, since it contains a large number of delay elements that must work synchronously with the comparison circuits, switches, and with each other, which makes it difficult to set them up and maintain stable operation of the entire device. If at least one of the six delay lines is mismatched, then faulty situations arise that lead to receiving false information.

Цель изобретени  - упрощение и повышение надежности устройства.The purpose of the invention is to simplify and increase the reliability of the device.

Поставленна  цель достигаетс  тем, что в устройство дл  управлени записью и считыванием информации, с держащее первый и второй регистры, входы которых  вл ютс  информационными входами устро.йства, выходы первого и второго регистров подключены к одним из входов соответственно первого и второго блоков сравнени , другие входы первого и второго блоков сравнени  подключены к выходам соответственно первого и второго счетчиков, выход первого блока сравнени  подключен к входу первого элемента НЕ и к одному из входов первого элемента И , выход второго блока сравнени  подключен к одному из входов второго элемента И, установочный вход первого счечика подключен к выходу первого элемента ИЛИ и к первому входу второго элемента ИЛИ, второй вход которого подключен к счетному входу первого счетчика, к установочному входу второго счетчика и к выходу третьег элемента ИЛИ, счетный вход второго счетчика подключен к выходу четвертого элемента ИЛИ и к третьему вход второго элемента ИЛИ, четвертый вхо которого  вл етс  управл ющим входом - выходом устройства, выход второго элемента ИЛИ подключен к входу элемента задержки, выход которого подключен к одному из входов второго-третьего элемента И, другой вход второго элемента И подключен к выходу второго элемента НЕ, выходы первого элемента НЕ, первого, второго и третьего элементов И подключены к управл ющим входам первого и второго комглутаторов, одни выходы которых подключены к входам первого, третьего и четвертого элементов ИЛИ другие выходы коммутаторов  вл ютс  выходами устройства,дополнительно введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, один из входов которого подключен выходу первого блока сравнени , др гой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу второго блока сравнени , выход элемента ИСКЛЮЧАЮ ЩЕЕ ИЛИ подключен к другому выходу первого элемента И, к входу второг элемента НЕ и к другому входу втор го элемента И, На чертеже изображена блок-схем предлагаемого устройства. Устройство содержит регистр 1, счетчик 2, блок 3 сравнени , регистр 4, счетчик 5, блок 6 сравнени , коммутаторы 7 и 8, элементы И 9-11, входы 12. коммутаторов 7 и элемент НЕ 13/ элемент И 14, входы 15.и 16 коммутаторов 7 и 8, элемен И 17, элемент НЕ 18, элемент 19 задержки, элемент ИЛИ 20, элемент 21, входы 22 коммутаторов 7 и 8 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 23. Коммутаторы 7 и 8 содержат элементы И 24-29 управл ющие входы 30 и 31 выборки режима записи и считы вани  и элементы 32 и 33 задержки. Устройство работает следующим образом, В начале процесса записи или счи тывани  сбрасываютс  счетчики 2 и В регистры 1 и 4 занос тс  соответ ственно число кодов в слове и длин кода в битах. При этом на выходах блоков 3 и 6 сравнени  устанавливаю с  нулевые сигналы. Запуск устройства производитс  единичным сигналом, подаваемым на четвертый вход элемента ИЛИ 20. По даваемый сигнал, пройд  через элемент 19 задержки и элемент И 17, по тупает на входы 16 коммутаторов 7 и 8. На выходе элемента НЕ 13 имеетс  единичный уровень, так как инвертируетс  нулевой потенциал блока 3 сравнени , а на других управл ющих входах коммутаторов - нулевой . Выходные сигналы коммутаторов 7 и 8 в качестве внешних сигналов дл  запоминающего устройства управл ют сдвигом в регистре запоминающего устройства и соответственно записью и считыванием информации в нем ( не показано) . Режим записи или считыва ни  устанавливаетс  подачей единичного уровн  на вход (32 и 33) выбор ки коммутаторов 7 и 8. В зависимост от режима работы Запись или Считывание один из коммутаторов формирует импульсы на своем выходе, задающие сдвиг информации на разр д влево или вправо соответственно при записи или считывании и, кроме того, по вл етс  импульс на одном из входов элемента ИЛИ, который поступает на счетный вход счетчика 5, наращива  его содержимое на единицу , и на вход элемента ИЛИ 20, вновь запуска  устройство на выпол„нение вышеописанной операции. Эта операци  повтор етс  до тех пор, пока содержимое регистра 4 и содержимое счетчика 5 не станут равны, В этом случае образуетс  на выходе блока 6 сравнени  импульс, который через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 23 и элемент И 21, поступает на входы 22 коммутаторов 7 и 8, в результате чего коммутатор 8 при считывании выдает импульс разрешени  выдачи информации из регистра, а коммутатор 7 при записи выдает импульс разрешени  записи информации в запоминающее устройство и в обоих режимах импульс. который поступает через элемент ИЛИ 10 на вход сброса счетчика 5, сбрасывает его содержимое, и на счетный вход счетчика 2 увеличивает его . содержимое на единицу, а также на вход элемента ИЛИ 20, вновь запускает устройство на формирование им .пульсов управлени  записью или считыванием информации. Така  последовательность опера .ций повтор етс  до момента, когда содержимое регистра 1 не станет равно содержимому счетчика 2, т,е. ;не -закончитс  обработка слова. При . равенстве их содержимых через элемент И 14 на входы 15 коммутаторов 1 и 8 поступает единичный импульс, а на входах 12 коммутаторов устанавливаетс  нулевой уровень, причем в режиме,записи коммутатор 7 выдает импульс, разрешающий запись в запоминающее устройство с последующим наращиванием адреса. В режиме считывани  коммутатор 8 выходным сигналом производит наращивание адреса запоминающего устройства и считывание нового слова из запоминающего устройства , и в обоих режимах через элёмент ИЛИ 11 происходит сброс счетчика 2 и запуск устройства дл  выполнени  записи или считывани  по входу элемента ИЛИ 20, Таким об- разом, в устройстве начинаетс  управление обработкой следующего слова По сравнению с известными устройствами предлагаемое  вл етс  более простым и имеет повышенную надежность работы, так как в нем исключены шесть элементов задержек, в результате чего полностью устранены, сбойные ситуации во врем  осущест- влени  устройством упаковки и распаковки потока информации при обращении к запоминающед1у устройству.The goal is achieved by the fact that in the device for managing the recording and reading of information, holding the first and second registers, whose inputs are the information inputs of the device, the outputs of the first and second registers are connected to one of the inputs of the first and second comparison blocks, respectively. the inputs of the first and second comparison blocks are connected to the outputs of the first and second counters, respectively; the output of the first comparison block is connected to the input of the first element NOT and to one of the inputs of the first element I, O The second comparison unit is connected to one of the inputs of the second element AND, the installation input of the first meter is connected to the output of the first element OR, and to the first input of the second element OR, the second input of which is connected to the counting input of the first counter, to the installation input of the second counter and to the third output. the OR element, the counting input of the second counter is connected to the output of the fourth OR element and to the third input of the second OR element, the fourth input of which is the control input — the device output; the output of the second OR element connected to the input of the delay element, the output of which is connected to one of the inputs of the second and third element AND, the other input of the second element AND connected to the output of the second element NOT, the outputs of the first element NOT, the first, second and third elements AND are connected to the control inputs of the first and the second commutator, some outputs of which are connected to the inputs of the first, third and fourth elements OR the other outputs of the switches are outputs of the device, the element EXCLUSIVE OR is additionally introduced, one of the inputs of which is connected to the first block of comparison, the other input of the EXCLUSIVE element OR is connected to the output of the second comparison block, the element output is EXCLUSIVE THE ALSE or is connected to another output of the first AND element, to the input of the second element NOT and to the other input of the second element AND, the drawing shows the block schemes of the proposed device. The device contains a register 1, a counter 2, a block 3 of comparison, a register 4, a counter 5, a block 6 of comparison, switches 7 and 8, elements AND 9-11, inputs 12. of switches 7 and element HE 13 / element 14, inputs 15. and 16 switches 7 and 8, elements 17, element 18, delay element 19, element OR 20, element 21, inputs 22 of switches 7 and 8, and element EXCLUSIVE OR 23. Switches 7 and 8 contain elements AND 24-29 controlling inputs 30 and 31 of the sampling mode of the recording and readings of vani and elements 32 and 33 of the delay. The device operates as follows. At the beginning of the recording or reading process, counters 2 and B are reset, and registers 1 and 4 are written respectively to the number of codes in the word and the code lengths in bits. At the same time, at the outputs of blocks 3 and 6, I set zero signals with. The device is started by a single signal supplied to the fourth input of the element OR 20. By the given signal, having passed through the delay element 19 and the AND element 17, it goes to the inputs 16 of switches 7 and 8. At the output of the HE element 13 there is a unit level, as it is inverted the zero potential of unit 3 is compared, and zero on the other control inputs of the switches. The output signals of the switches 7 and 8 as external signals for the storage device control the shift in the register of the storage device and, accordingly, the writing and reading of information in it (not shown). The write or read mode is set by feeding a single level to the input (32 and 33) of a selection of switches 7 and 8. Depending on the operation mode Write or Read, one of the switches generates pulses at its output that set the information to shift to the left or right. when writing or reading and, in addition, a pulse appears at one of the inputs of the OR element, which enters the counting input of counter 5, increasing its contents by one, and the input of the OR element 20, restarting the device to perform the above description this operation. This operation is repeated until the contents of register 4 and the contents of counter 5 become equal. In this case, a pulse is generated at the output of the comparison unit 6, which through the EXCLUSIVE OR 23 element and the AND 21 element enters the inputs 22 of the switches 7 and 8 as a result, when the switch 8 reads, it issues a pulse of information release from the register, and the switch 7, when written, gives a pulse of writing information into the memory and in both modes a pulse. which enters through the element OR 10 at the reset input of the counter 5, resets its contents, and at the counting input of the counter 2 increases it. the contents per unit, as well as the input of the element OR 20, restarts the device to form pulses to control the recording or reading of information. This sequence of operations is repeated until the moment when the contents of register 1 become equal to the contents of counter 2, i, e. ; not-processing word. At. the equality of their contents through the element And 14 to the inputs 15 of switches 1 and 8 receives a single impulse, and the inputs 12 of the switches sets a zero level, and in the write mode, the switch 7 issues a pulse allowing writing to the storage device and then increasing the address. In the read mode, the switch 8 by the output signal increases the memory address and reads a new word from the memory device, and in both modes through the OR 11 cell, counter 2 is reset and the device starts to perform writing or reading on the input of the OR 20 element. The following word processing control starts in the device. Compared with the known devices, the proposed one is simpler and has an increased reliability of operation, since it eliminates six elements. delays, as a result of which completely eliminated faulty situations during the implementation of the packing device and unpacking the flow of information when accessing the storage device.

Claims (1)

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ЗАПИСЬЮ И СЧИТЫВАНИЕМ ИНФОРМАЦИИ, содержащее первый и второй регистры, входа которых являются информационными входами устройства, выходы первого и второго регистров подключены к одним из входов соответственно первого и второго блоков сравнения, другие входа первого и второго блоков сравнения подключены к выходам соответственно первого и второго счетчиков, выход nepJ вого блока сравнения подключен к входу первого элемента НЕ и к одно- ,му из входов первого элемента И, ,выход второго блока сравнения под включен к одному из входов второго ' ‘элемента И,. установочный вход пер ’вого счетчика подключен к выходу I первого элемента ИЛИ и к первому входу второго элемента ИЛИ, второй ι вход которого подключен к счетному входу первого счетчика, к установочному входу второго счетчика и к выходу третьего элемента ИЛИ, счёт ный вход второго счетчика подключен к выходу четвертого элемента ИЛИ и к третьему входу второго элемента ИЛИ, четвертый вход которого является управляющим входом-выходом устройства, выход Второго элемента ИЛИ подключен к входу элемента задержки, выход которого подключен к одному из входов второго-третьего элемента И, другой вход второго элемента И подключен к выходу второго элемента НЕ. выхода первого элемента НЕ, первого tg второго и третьего элементов И подключены к управляющим входам первого и второго коммутаторов, одни выхода которых подключены к входам первого третьего и четвертого элементов ИЛИ, другие выхода коммутаторов являются выходами устройства, отличающееся тем, что, с целью упрощения и повышения надежности устройства, оно содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, один из входов которого подключен к выходу первого блока сравнения, другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен к выходу второго блока сравнения, выход эле-, мента ИСКЛЮЧАЮЩЕЕ ИЛИ подключен К другому выходу первого элемента И, . к входу второго элемента НЕ и к другому входу второго элемента И.DEVICE FOR MANAGING RECORDING AND READING INFORMATION, containing the first and second registers, the inputs of which are the information inputs of the device, the outputs of the first and second registers are connected to one of the inputs of the first and second comparison blocks, the other inputs of the first and second comparison blocks are connected to the outputs of the first, respectively and the second counters, the output of nep J of the comparison unit is connected to the input of the first element NOT and to one of the inputs of the first element AND, the output of the second comparison unit is turned on to to the bottom of the inputs of the second the installation input of the first counter is connected to the output I of the first OR element and to the first input of the second OR element, the second ι input of which is connected to the counting input of the first counter, to the installation input of the second counter and to the output of the third OR, the counting input of the second counter is connected to the output of the fourth OR element and to the third input of the second OR element, the fourth input of which is the control input-output of the device, the output of the Second OR element is connected to the input of the delay element, the output of which is connected to one inputs of the second and third AND gate, the other input of the second AND gate connected to the output of the second NOT member. the outputs of the first element NOT, the first tg of the second and third elements AND are connected to the control inputs of the first and second switches, some outputs of which are connected to the inputs of the first third and fourth elements OR, the other outputs of the switches are device outputs, characterized in that, in order to simplify and to increase the reliability of the device, it contains an EXCLUSIVE OR element, one of the inputs of which is connected to the output of the first comparison unit, the other input of the EXCLUSIVE OR element is connected to the output of the second comparison unit, output d element, the exclusive OR ment connected to another output of the first AND gate,. to the input of the second element NOT and to another input of the second element I. SU„„ 1026163 >SU „„ 1026163>
SU823393533A 1982-02-11 1982-02-11 Information writing/readout control device SU1026163A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823393533A SU1026163A1 (en) 1982-02-11 1982-02-11 Information writing/readout control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823393533A SU1026163A1 (en) 1982-02-11 1982-02-11 Information writing/readout control device

Publications (1)

Publication Number Publication Date
SU1026163A1 true SU1026163A1 (en) 1983-06-30

Family

ID=20996417

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823393533A SU1026163A1 (en) 1982-02-11 1982-02-11 Information writing/readout control device

Country Status (1)

Country Link
SU (1) SU1026163A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство ССС 733016, кл. G 11 С 7/00, 1978. : 2. Авторское свидетельство СССР № 607274, кл. G 11 С 7/00, 1974 (прототип). *

Similar Documents

Publication Publication Date Title
US4479180A (en) Digital memory system utilizing fast and slow address dependent access cycles
EP0057096A2 (en) Information processing unit
SU1026163A1 (en) Information writing/readout control device
SU1536366A1 (en) Device for information input/output device
SU1215137A1 (en) Storage with information correction
SU1257700A2 (en) Storage
SU1550561A1 (en) Device for collecting and registration of data
SU1513440A1 (en) Tunable logic device
SU1264239A1 (en) Buffer storage
SU1179348A1 (en) Device for automatic checking of units
SU1277215A1 (en) Storage with error direction
SU1339653A1 (en) Memory
SU1234827A1 (en) Device for ordering array of numbers
SU1319077A1 (en) Storage
SU1483491A1 (en) Memory control unit
SU1531160A1 (en) Memory unit
SU760076A1 (en) Interface
SU1709293A2 (en) Device for information input
SU557504A1 (en) Telegraph code combinations accumulator
SU1040526A1 (en) Memory having self-check
SU1575188A1 (en) Device for addressing memory
SU1677866A1 (en) Bidirectional counting device
SU809345A1 (en) Storage unit control device
SU733016A1 (en) Device for writing and reading data in programmable read only memory units
SU822298A1 (en) Device for monitoring fixed storage unit