CS201774B1 - Analogue computing member with memory - Google Patents

Analogue computing member with memory Download PDF

Info

Publication number
CS201774B1
CS201774B1 CS569978A CS569978A CS201774B1 CS 201774 B1 CS201774 B1 CS 201774B1 CS 569978 A CS569978 A CS 569978A CS 569978 A CS569978 A CS 569978A CS 201774 B1 CS201774 B1 CS 201774B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
analog
memory
relay
Prior art date
Application number
CS569978A
Other languages
English (en)
Inventor
Jiri Zubkovsky
Original Assignee
Jiri Zubkovsky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Zubkovsky filed Critical Jiri Zubkovsky
Priority to CS569978A priority Critical patent/CS201774B1/cs
Publication of CS201774B1 publication Critical patent/CS201774B1/cs

Links

Landscapes

  • Feedback Control In General (AREA)
  • Electronic Switches (AREA)

Description

ČESKOSLOVENSKÁ SOCIALISTICKÁ POPIS VYNÁLEZU 201774 REPUBLIKA (11) (Bl) ( 19 ) K AUTORSKÉMU OSVĚDČENÍ (51) Int. Cl.3 G 05 F 3/00 ÚŘAD PRO VYNÁLEZY A OBJEVY (22) Přihlášeno 04 09 78(21) (PV 5699-78) (40) Zveřejněno 31 03 80 (45) Vydáno 15 08 82 (75)
Autor vynálezu ZUBKOVSKÝ JlRl ing., PLZEŇ (54) Analogový zadávací člen s pamětí
Vynález se týká zapojení elektronickéhoanalogového zadávacího členu s pamětí prozadávání napětí s nastavitelnou rychlostí pří-růstku zadávaného napětí a vysokou stabili-tou zadané hodnoty napětí.
Dosud známé systémy, které pro pamato-vání zadané hodnoty, používají potenciometr,který je poháněn přes převodovku élektro-motorkem, a kde rychlost přírůstku zadanéhonapětí je úměrná rychlosti otáčení motorku.Hodnota zadaného napětí je u těchto systé-mů dána polohou jezdce na potenciometru astabilitou napájecího napětí potenciometru.Jiný způsob je s binární pamětí, ve kterýchse napětí přivádí do analogově binárního pře-vodníku napětí, kde binárně zakódované seuloží do binární paměti, například feritové ado výstupu systému jde informace z pamětipřes binárně analogový převodník. Rychlostpřírůstku zadaného napětí se určuje speciál-ním obvodem. Nevýhody dosud používanýchsystémů s mechanismy a potenciometremjsou v krátké životnosti, malé otřesuvzdor-ností současně s vysokými nároky na přesnéprovedení mechanických dílů. Elektronickésystémy s analogově binárními a binárněanalogovými převodníky při daných požadav-cích na odolnost proti rušení od pulsních vý-konových zdrojů jsou velmi nákladné.
Uvedené nedostatky řeší analogový zadá- vací člen s pamětí, jehož podstata spočíváv tom, že výstup stabilizovaného kladnéhonapětí je připojen na vstup nastavitelnéhozdroje kladného napětí, jehož výstup je při-pojen na vstup nastavitelného zdroje proudu,jehož výstup je připojen přes spínací kontaktprvního relé na první vstup analogové pa-měti, a že výstup stabilizovaného zápornéhonapětí je připojen na vstup nastavitelnéhozdroje záporného napětí, jehož výstup je při-pojen na vstup nastavitelného zdroje proudu,jehož výstup je připojen přes spínací kontaktdruhého relé na druhý vstup analogové pa-měti, a že výstup sledovaného analogovéhosignálu je přiveden přes volitelný odpor naspínací kontakt třetího relé, jehož výstup jepřipojen na třetí vstup analogové paměti.Každé relé má vlastní ovládací tranzistor sedvěma oddělenými vstupy.
Zapojení podle vynálezu odstraňuje dosa-vadní výše uvedené nevýhody a má oprotiznámým systémům výhody. Největší výhodouje vysoká spolehlivost zapojení bez mechanic-kých prvků i při provozu v širokém rozsahuteplot. Další výhodou jsou rozměry a snadnápřipojitelnost na řídící logický systém, přiručním provozu tlačítky „více a méně“. Dálepři automatickém provozu výstupním členemřídícího logického systému, buď relé, nebospínací tranzistor. 201774

Claims (3)

  1. Zapojení analogického zadávacího členus pamětí je zřejmé z připojeného výkresu.Výstup -j-U stabilizovaného kladného napětí jepřipojen na vstup nastavitelného zdroje klad-ného napětí 1, jehož výstup je připojen navstup prvního nastavitelného zdroje proudu 2, jehož výstup je připojen přes spínací kon-takt prvního relé A na první vstup analogovépaměti 3. Výstup -U stabilizovaného zápor-ného napětí je připojen na vstup nastavitel-ného zdroje záporného napětí 4, jehož výstupje připojen na vstup druhého nastavitelnéhozdroje proudu 5, jehož výstup je připojenpřes spínací kontakt druhého relé B na dru-hý vstup analogové paměti 3, přičemž výstupa sledovaného analogového signálu je připo-jen přes volitelný odpor R na spínací kontakttřetího relé C, jehož výstup je připojen natřetí vstup analogové paměti 3. Zadávací člen s pamětí je realizován tak,že analogová paměť 3, která je tvořena sta-bilním kondenzátorem, jehož napětí se na vý-stup paměti 3 ve'de přes oddělovací zesilovačv paměti 3. Výstupní napětí analogové paměti 3, se mění pouze tehdy, je-li sepnuto jednoze tří relé A, B, C. Při sepnutí relé C se měnívýstupní napětí s časovou konstantou danouodporem R a kapacitou kondenzátoru podlehodnoty napětí na vstupu odporu R. Při se-pnutí relé A je na první vstup analogové PŘEDMĚT Analogový zadávací člen s pamětí, vyzna-čený tím, že výstup (+U) stabilizovanéhokladného napětí je připojen na vstup nasta-vitelného zdroje kladného napětí (1), jehožvýstup je připojen na vstup prvního nasta-vitelného zdroje proudu (2), jehož výstup jepřipojen přes spínací kontakt prvního relé(A) na první vstup analogové paměti (3), a ževýstup (—U) stabilizovaného záporného na-pětí je připojen na vstup nastavitelného paměti 3 připojen nastavitelný zdroj kon-stantního proudu
  2. 2. Napětí analogové paměti3 stoupá lineárně v závislosti na čase do klad-né polarity po dobu sepnutí relé A. Velikostnapětí do kladné polarity se omezuje nasta-vitelným zdrojem kladného napětí 1. Přisepnutí relé B je na druhý vstup analogovépaměti 3 připojen nastavitelný zdroj kon-stantního proudu 5. Napětí analogové paměti3 stoupá lineárně v závislosti na čase do zá-porné polarity po dobu sepnutí relé B. Veli-kost napětí do záporné polarity se omezujenastavitelným zdrojem záporného napětí 4.Při sepnutí relé C je na třetí vstup analogovépaměti 3 připojen přes nastavitelný odpor Rsledovaný analogový signál a. Rychlost, ja-kou analogová paměť 3 sleduje analogovýsignál, je určena velikostí volitelného odporuR a kapacity kondenzátoru v analogové pa-měti
  3. 3. Každé relé je ovládáno samostatnýmtranzistorem se dvěma oddělenými vstupy. Zapojení analogového zadávacího členus pamětí lze s výhodou použít všude tam, kdese předpokládá automatický provoz, neboruční řízení, zejména pro elektrárny, vodár-ny a chemické provozy, u kterých se před-pokládá vysoký stupeň nasazení použité auto-matizace a elektroniky do technologickéhoprocesu. VYNÁLEZU zdroje záporného napětí (4), jehož výstup jepřipojen na vstup druhého nastavitelnéhozdroje proudu (5), jehož výstup je připojenpřes spínací kontakt druhého relé (B) nadruhý vstup analogové paměti (3), při-čemž výstup (a) sledovaného analogovéhosignálu je připojen přes volitelný odpor (R)na spínací kontakt třetího relé (C), jehož vý-stup je připojen na třetí vstup analogové pa-měti (3). 1 výkres
CS569978A 1978-09-04 1978-09-04 Analogue computing member with memory CS201774B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS569978A CS201774B1 (en) 1978-09-04 1978-09-04 Analogue computing member with memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS569978A CS201774B1 (en) 1978-09-04 1978-09-04 Analogue computing member with memory

Publications (1)

Publication Number Publication Date
CS201774B1 true CS201774B1 (en) 1980-11-28

Family

ID=5402352

Family Applications (1)

Application Number Title Priority Date Filing Date
CS569978A CS201774B1 (en) 1978-09-04 1978-09-04 Analogue computing member with memory

Country Status (1)

Country Link
CS (1) CS201774B1 (cs)

Similar Documents

Publication Publication Date Title
CS201774B1 (en) Analogue computing member with memory
US4383245A (en) Digital servomotor drive apparatus
US3798529A (en) Tachometer circuit
US4209753A (en) Amplifier programmable in gain and output polarity
US4554428A (en) Electrospark machining control device
US3121054A (en) Electrical signal control system
KR0146893B1 (ko) 자동식 저항 가변회로
SU366781A1 (ru) Многоточечный пропорционально-интегральный
SU380244A1 (ru) Преобразователь параметров сложных электрических цепей в интервал времени
US3523227A (en) Control systems for machine tools
SU413609A1 (cs)
SU1073563A1 (ru) Преобразователь угла поворота во временной интервал
SU1626268A2 (ru) Устройство дл автоматического контрол N гальванически св занных аккумул торов
GB1267260A (cs)
SU743203A1 (ru) Отсчетное устройство
RU2024195C1 (ru) Преобразователь напряжения в частоту
SU1413652A1 (ru) Устройство дл моделировани механической самотормоз щейс передачи
SU392451A1 (ru) ~ изобретения
SU456253A1 (ru) Экстремальный шаговый регул тор
SU684458A1 (ru) Устройство допускового контрол напр жени
JPS61177504A (ja) 非常停止装置
SU640277A1 (ru) Устройство дл регулировани температуры
SU734620A1 (ru) Устройство дл программного управлени
SU362458A1 (ru) Преобразователь входной величины в частоту
SU430391A1 (ru) Кусочно-линейный аппроксиматор