CS201774B1 - Analogue computing member with memory - Google Patents

Analogue computing member with memory Download PDF

Info

Publication number
CS201774B1
CS201774B1 CS569978A CS569978A CS201774B1 CS 201774 B1 CS201774 B1 CS 201774B1 CS 569978 A CS569978 A CS 569978A CS 569978 A CS569978 A CS 569978A CS 201774 B1 CS201774 B1 CS 201774B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
analog
memory
relay
Prior art date
Application number
CS569978A
Other languages
Czech (cs)
Inventor
Jiri Zubkovsky
Original Assignee
Jiri Zubkovsky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Zubkovsky filed Critical Jiri Zubkovsky
Priority to CS569978A priority Critical patent/CS201774B1/en
Publication of CS201774B1 publication Critical patent/CS201774B1/en

Links

Landscapes

  • Feedback Control In General (AREA)
  • Electronic Switches (AREA)

Description

ČESKOSLOVENSKÁ SOCIALISTICKÁ POPIS VYNÁLEZU 201774 REPUBLIKA (11) (Bl) ( 19 ) K AUTORSKÉMU OSVĚDČENÍ (51) Int. Cl.3 G 05 F 3/00 ÚŘAD PRO VYNÁLEZY A OBJEVY (22) Přihlášeno 04 09 78(21) (PV 5699-78) (40) Zveřejněno 31 03 80 (45) Vydáno 15 08 82 (75)CZECHOSLOVAK SOCIALISTIC DESCRIPTION OF THE INVENTION 201774 REPUBLIC (11) (Bl) (19) CERTIFICATE OF CERTIFICATE (51) Int. Cl.3 G 05 F 3/00 OFFICE AND DISCOVERY OFFICE (22) Registered 04 09 78 (21) (PV 5699-78) (40) Published 31 03 80 (45) Published 15 08 82 (75)

Autor vynálezu ZUBKOVSKÝ JlRl ing., PLZEŇ (54) Analogový zadávací člen s pamětíAuthor of the invention ZUBKOVSKÝ JlRl ing., PLZEŇ (54) Analog input member with memory

Vynález se týká zapojení elektronickéhoanalogového zadávacího členu s pamětí prozadávání napětí s nastavitelnou rychlostí pří-růstku zadávaného napětí a vysokou stabili-tou zadané hodnoty napětí.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a wiring of an electronic analog input member with a voltage storage memory with adjustable input voltage increment and a high input voltage value.

Dosud známé systémy, které pro pamato-vání zadané hodnoty, používají potenciometr,který je poháněn přes převodovku élektro-motorkem, a kde rychlost přírůstku zadanéhonapětí je úměrná rychlosti otáčení motorku.Hodnota zadaného napětí je u těchto systé-mů dána polohou jezdce na potenciometru astabilitou napájecího napětí potenciometru.Jiný způsob je s binární pamětí, ve kterýchse napětí přivádí do analogově binárního pře-vodníku napětí, kde binárně zakódované seuloží do binární paměti, například feritové ado výstupu systému jde informace z pamětipřes binárně analogový převodník. Rychlostpřírůstku zadaného napětí se určuje speciál-ním obvodem. Nevýhody dosud používanýchsystémů s mechanismy a potenciometremjsou v krátké životnosti, malé otřesuvzdor-ností současně s vysokými nároky na přesnéprovedení mechanických dílů. Elektronickésystémy s analogově binárními a binárněanalogovými převodníky při daných požadav-cích na odolnost proti rušení od pulsních vý-konových zdrojů jsou velmi nákladné.The systems known so far use a potentiometer, which is driven by a gear motor, and where the increment rate given by the voltage is proportional to the speed of rotation of the motor. The value of the given voltage is given by the position of the slider on the potentiometer. Another method is with binary memory, in which the voltage is fed to the analog binary voltage transducer, where the binary encoded is stored in binary memory, for example, the ferrite and the system outputs the information from the memory via a binary analog converter. The speed of the specified voltage is determined by a special circuit. The drawbacks of the systems and potentiometers used so far are short-lived, low-impact, and high-precision mechanical parts. Electronic systems with analog-binary and binary-analogue converters are very costly, given the requirements for interference immunity from pulse power sources.

Uvedené nedostatky řeší analogový zadá- vací člen s pamětí, jehož podstata spočíváv tom, že výstup stabilizovaného kladnéhonapětí je připojen na vstup nastavitelnéhozdroje kladného napětí, jehož výstup je při-pojen na vstup nastavitelného zdroje proudu,jehož výstup je připojen přes spínací kontaktprvního relé na první vstup analogové pa-měti, a že výstup stabilizovaného zápornéhonapětí je připojen na vstup nastavitelnéhozdroje záporného napětí, jehož výstup je při-pojen na vstup nastavitelného zdroje proudu,jehož výstup je připojen přes spínací kontaktdruhého relé na druhý vstup analogové pa-měti, a že výstup sledovaného analogovéhosignálu je přiveden přes volitelný odpor naspínací kontakt třetího relé, jehož výstup jepřipojen na třetí vstup analogové paměti.Každé relé má vlastní ovládací tranzistor sedvěma oddělenými vstupy.The above mentioned drawbacks are solved by an analog input element with a memory, the principle of which is that the output of the stabilized positive voltage is connected to the input of an adjustable positive voltage source whose output is connected to the input of an adjustable current source whose output is connected via the first contact relay to the first analog memory input, and that the stabilized negative voltage output is connected to an input of an adjustable negative voltage source whose output is connected to an input of an adjustable current source whose output is connected via a switching contact to a second relay to a second analog memory input and that output the monitored analogue signal is brought via the optional resistor of the contact of the third relay, the output of which is connected to the third input of the analog memory. Each relay has its own control transistor with seven separate inputs.

Zapojení podle vynálezu odstraňuje dosa-vadní výše uvedené nevýhody a má oprotiznámým systémům výhody. Největší výhodouje vysoká spolehlivost zapojení bez mechanic-kých prvků i při provozu v širokém rozsahuteplot. Další výhodou jsou rozměry a snadnápřipojitelnost na řídící logický systém, přiručním provozu tlačítky „více a méně“. Dálepři automatickém provozu výstupním členemřídícího logického systému, buď relé, nebospínací tranzistor. 201774The circuitry according to the invention overcomes the above-mentioned disadvantages and has advantages for the oprotized systems. The greatest advantage is the high reliability of the wiring without mechanical elements even when operating in a wide range of applications. Another advantage is the size and ease of connection to the control logic system, the manual operation with the "more and less" buttons. The automatic operation of the output control logic system, either a relay, a non-switching transistor. 201774

Claims (3)

Zapojení analogického zadávacího členus pamětí je zřejmé z připojeného výkresu.Výstup -j-U stabilizovaného kladného napětí jepřipojen na vstup nastavitelného zdroje klad-ného napětí 1, jehož výstup je připojen navstup prvního nastavitelného zdroje proudu 2, jehož výstup je připojen přes spínací kon-takt prvního relé A na první vstup analogovépaměti 3. Výstup -U stabilizovaného zápor-ného napětí je připojen na vstup nastavitel-ného zdroje záporného napětí 4, jehož výstupje připojen na vstup druhého nastavitelnéhozdroje proudu 5, jehož výstup je připojenpřes spínací kontakt druhého relé B na dru-hý vstup analogové paměti 3, přičemž výstupa sledovaného analogového signálu je připo-jen přes volitelný odpor R na spínací kontakttřetího relé C, jehož výstup je připojen natřetí vstup analogové paměti 3. Zadávací člen s pamětí je realizován tak,že analogová paměť 3, která je tvořena sta-bilním kondenzátorem, jehož napětí se na vý-stup paměti 3 ve'de přes oddělovací zesilovačv paměti 3. Výstupní napětí analogové paměti 3, se mění pouze tehdy, je-li sepnuto jednoze tří relé A, B, C. Při sepnutí relé C se měnívýstupní napětí s časovou konstantou danouodporem R a kapacitou kondenzátoru podlehodnoty napětí na vstupu odporu R. Při se-pnutí relé A je na první vstup analogové PŘEDMĚT Analogový zadávací člen s pamětí, vyzna-čený tím, že výstup (+U) stabilizovanéhokladného napětí je připojen na vstup nasta-vitelného zdroje kladného napětí (1), jehožvýstup je připojen na vstup prvního nasta-vitelného zdroje proudu (2), jehož výstup jepřipojen přes spínací kontakt prvního relé(A) na první vstup analogové paměti (3), a ževýstup (—U) stabilizovaného záporného na-pětí je připojen na vstup nastavitelného paměti 3 připojen nastavitelný zdroj kon-stantního prouduThe connection of the analog input memory is shown in the attached drawing. The output of the positive positive voltage is connected to the input of the adjustable positive voltage source 1, the output of which is connected to the input of the first adjustable current source 2 whose output is connected via the switching contact of the first relay A to the first analog memory input 3. The stabilized negative voltage output -U is connected to an adjustable negative voltage source 4 whose output is connected to the input of a second adjustable current source 5, the output of which is connected via a second relay B to a second contact. the input of analog memory 3, wherein the output of the monitored analog signal is connected via an optional resistor R to a switching contact third relay C, the output of which is connected to the third input of the analog memory 3. The input member with the memory is implemented such that the analog memory 3 which is formed stable to ondensor whose voltage is applied to the memory output 3 through the isolating amplifier in memory 3. The analog memory output voltage 3 is changed only if one of the three relays A, B, C is closed. the voltage with the time constant given by the resistor R and the capacitor capacitance at the voltage input at the resistor R. When the relay A is energized, the analog input is analog to the first input, characterized in that the stabilized load voltage output (+ U) is connected to an input of an adjustable positive voltage source (1), the output of which is connected to the input of a first adjustable current source (2), the output of which is connected via a switching contact of the first relay (A) to the first input of the analog memory (3), and the output (- U) a stabilized negative voltage is connected to the adjustable memory input 3 an adjustable constant current source is connected 2. Napětí analogové paměti3 stoupá lineárně v závislosti na čase do klad-né polarity po dobu sepnutí relé A. Velikostnapětí do kladné polarity se omezuje nasta-vitelným zdrojem kladného napětí 1. Přisepnutí relé B je na druhý vstup analogovépaměti 3 připojen nastavitelný zdroj kon-stantního proudu 5. Napětí analogové paměti3 stoupá lineárně v závislosti na čase do zá-porné polarity po dobu sepnutí relé B. Veli-kost napětí do záporné polarity se omezujenastavitelným zdrojem záporného napětí 4.Při sepnutí relé C je na třetí vstup analogovépaměti 3 připojen přes nastavitelný odpor Rsledovaný analogový signál a. Rychlost, ja-kou analogová paměť 3 sleduje analogovýsignál, je určena velikostí volitelného odporuR a kapacity kondenzátoru v analogové pa-měti2. The voltage of the analog memory3 increases linearly over time to positive polarity for the time of relay A. The magnitude of the positive polarity is limited by an adjustable positive voltage source. Steady Current 5. The voltage of the analog memory 3 increases linearly over time to negative polarity for the duration of relay B. The voltage to negative polarity is limited by the adjustable negative voltage source 4. When relay C is closed, the third analog memory input 3 is connected via adjustable resistance Monitored analog signal a. The speed at which analog memory 3 monitors the analog signal is determined by the size of the selectable resistorR and capacitor capacitance in the analog memory. 3. Každé relé je ovládáno samostatnýmtranzistorem se dvěma oddělenými vstupy. Zapojení analogového zadávacího členus pamětí lze s výhodou použít všude tam, kdese předpokládá automatický provoz, neboruční řízení, zejména pro elektrárny, vodár-ny a chemické provozy, u kterých se před-pokládá vysoký stupeň nasazení použité auto-matizace a elektroniky do technologickéhoprocesu. VYNÁLEZU zdroje záporného napětí (4), jehož výstup jepřipojen na vstup druhého nastavitelnéhozdroje proudu (5), jehož výstup je připojenpřes spínací kontakt druhého relé (B) nadruhý vstup analogové paměti (3), při-čemž výstup (a) sledovaného analogovéhosignálu je připojen přes volitelný odpor (R)na spínací kontakt třetího relé (C), jehož vý-stup je připojen na třetí vstup analogové pa-měti (3). 1 výkres3. Each relay is controlled by a separate transistor with two separate inputs. The connection of the analog input memory can be advantageously used wherever it assumes automatic operation, non-professional control, especially for power plants, waterworks and chemical plants, where a high degree of use of the used automation and electronics in the technological process is assumed. SUMMARY OF THE INVENTION A negative voltage source (4), the output of which is connected to the input of a second adjustable current source (5), the output of which is connected via a switching contact of the second relay (B) to a second analog memory input (3), the output (a) of the monitored analog signal being connected via an optional resistor (R) to a switching contact of the third relay (C) whose output is connected to the third input of the analog memory (3). 1 drawing
CS569978A 1978-09-04 1978-09-04 Analogue computing member with memory CS201774B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS569978A CS201774B1 (en) 1978-09-04 1978-09-04 Analogue computing member with memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS569978A CS201774B1 (en) 1978-09-04 1978-09-04 Analogue computing member with memory

Publications (1)

Publication Number Publication Date
CS201774B1 true CS201774B1 (en) 1980-11-28

Family

ID=5402352

Family Applications (1)

Application Number Title Priority Date Filing Date
CS569978A CS201774B1 (en) 1978-09-04 1978-09-04 Analogue computing member with memory

Country Status (1)

Country Link
CS (1) CS201774B1 (en)

Similar Documents

Publication Publication Date Title
CS201774B1 (en) Analogue computing member with memory
US4383245A (en) Digital servomotor drive apparatus
US3798529A (en) Tachometer circuit
US4209753A (en) Amplifier programmable in gain and output polarity
US4554428A (en) Electrospark machining control device
US3121054A (en) Electrical signal control system
KR0146893B1 (en) Automatic resistance variable circuit
SU366781A1 (en) MULTIDODUS PROPORTIONAL AND INTEGRAL
SU380244A1 (en) Converter for converting parameters of complicated electric circuits into time interval
US3523227A (en) Control systems for machine tools
SU413609A1 (en)
SU1073563A1 (en) Turn angle to time interval converter
SU1626268A2 (en) Device for automatic testing of n conductively coupled cells
GB1267260A (en)
SU743203A1 (en) Reading device
RU2024195C1 (en) Voltage-to-frequency changer
SU1413652A1 (en) Device for simulating mechanical self-arresting transmission
SU392451A1 (en) ~ INVENTIONS
SU456253A1 (en) Extreme Step Controller
SU684458A1 (en) Arrangement for tolerance monitoring of voltage
JPS61177504A (en) Emergency stop device
SU640277A1 (en) Temperature regulator
SU734620A1 (en) Programme-control device
SU362458A1 (en) CONVERTER OF THE INPUT VALUE TO FREQUENCY
SU430391A1 (en) PIECE-LINEAR APPROXIMATOR