CS200905B1 - Zapojení obvodu pro sledování kroků pevného programu - Google Patents

Zapojení obvodu pro sledování kroků pevného programu Download PDF

Info

Publication number
CS200905B1
CS200905B1 CS667378A CS667378A CS200905B1 CS 200905 B1 CS200905 B1 CS 200905B1 CS 667378 A CS667378 A CS 667378A CS 667378 A CS667378 A CS 667378A CS 200905 B1 CS200905 B1 CS 200905B1
Authority
CS
Czechoslovakia
Prior art keywords
input
group
circuit
output
fixed
Prior art date
Application number
CS667378A
Other languages
English (en)
Inventor
Ivan Bartunek
Stanislav Drapal
Jan Kryska
Petr Stroner
Original Assignee
Ivan Bartunek
Stanislav Drapal
Jan Kryska
Petr Stroner
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ivan Bartunek, Stanislav Drapal, Jan Kryska, Petr Stroner filed Critical Ivan Bartunek
Priority to CS667378A priority Critical patent/CS200905B1/cs
Publication of CS200905B1 publication Critical patent/CS200905B1/cs

Links

Landscapes

  • Programmable Controllers (AREA)
  • Debugging And Monitoring (AREA)

Description

Vynález se týká zapojení obvodu pro sledování základních kroků pevného programu u číslicových zařízení.
Řada číslicových zařízení je vybavena pevnou pamětí, která obsahuje pevný program. Tento pevný program buď řídí činnost takového zařízení nebo slouží k provádějí opakujících se sekvenčních nebo, logických operací. Rychlost provádění úloh pevného programu je dána většinou rychlostí navazujících obvodů zařízení. Pevný program probíhá většinou synchronní frekvencí s tím, že za některých podmínek, například při navázání na operační parně? nebo aritmetickou jednotku se musí pozdržet na dobu nutnou pro vykonání některé funkce, kterou sám zadal. Tato asynclironnost spolu s nesouměřitelnou rychlostí cyklu pevné paměti a ostatních hardwarových Jílů zařízení přináší obtíže při sledování průběhu pevného programu. K tomu je možno použít buď osciloskopu nebo logického analyzátoru. Použití osciloskopu naráží na obtíže se synchronizováním průběhů a vyhodnocením získané informace. Logický analyzátor jako externí a poměrně drahé zařízení není vždy k dispozici a kromě toho umožňuje zachytit pouze proběhnuvší sekvenci, ale nedovolí její postupné uvolňování a provádění podle potřeb obsluhy.
Vzhledem k tomu, že není možno vždy stanovit pevný cyklus průběhu pevného programu a vzhledem k vysoké rychlosti jeho provádění, je pro obsluhu zařízení, která se chce z
200 905
200 aos
- 2 — důvodů diagnostiky ♦ převádění pevného programu orientovat, tato orientace velmi obtížné Zvláště při sledování více kontrolních bodů hardwarového celku současně s průběhem pevné ho programu je třeba přizpůsobit rychlost jeho provádění schopnosti obsluhy a oriento- vat se v něm*
Obtíže, které se při sledování průběhu pevného programu objevují, odstraňuje zapojení obvodu pro sledování kroků pevného programu, sestávající ze zdroje časových značek, vyhodnocovacího obvodu, synchronizačního obvodu, hradla časových značek, řadiče pevné paměti, z pevné paměti a displeje podle vynálezu, jehož podstata spočívá v tom, že první skupinový výstup zapojení je spojen s prvním skupinovým vstupem hradla časových značek a a prvním skupinovým výstupem zdroje časových značek. Druhý skupinový výstup zdroje časových značek je spojen se druhým skupinovým vstupem vyhodnocovacího obvodu a dále se třetím skupinovým vstupem synchronizačního obvodu, jehož druhý vstup je spojen s výstupem vyhodnocovacího obvodu. Třetí vstup vyhodnocovacího obvodu je spojen s prvním vstupem zapojení. Druhý vstup zapojení je spojen s prvním vstupem synchronizačního obvodu. Výstup synchronizačního obvodu je spojen se druhým vstupem hradla časových značek. Skupinový výstup hradla časových značek je spojen se skupinovým vstupem řadiče pevné paměti. Druhý skupinový výstup řadiče pevné paměti je spojen se skupinovým, vstupem pevné paměti. První skupinový výstup pevné paměti je spojen se druhým skupinovým vstupem displeje. První skupinový vstup displeje je spojen se třetím skupinovým výstupem řadičem pevné paměti, jehož první výstup je spojen s prvním vstupem vyhodnocovacího obvodu. Druhý skupinový výstup pevné paměti je spojen se druhým skupinovým výstupem zapojeni.
Zapojení obvodu pro sledování kroků pevného programu je zvláště výhodné, protože jednodušším způsobem s využitím stávajících obvodů umožňuje sledování elementárních kroků pevného programu při současném ovlivňování rychlosti jeho průběhu. Při využití popsaného zapojení zůstávají zachovány všechny funkce obvodů řízených pevným programem. Další výhodu je, že tento obvod může být pevnou součástí celku, jehož funkce je řízena pevným programem. To umožňuje sledování kroků pevného programu pro účely diagnostiky bez dalších přídavných zařízení a přístrojů.
Příklad zapojení podle vynálezu je na připojeném výkrese v blokovém schématu.
Technické prostředky, jimiž je zapojení realizováno, jsou vesměs známé obvody číslicové techniky a aejsou proto podrobně kresleny.
Zdroj 1 časových značek je synchronní generátor souboru impulsů. Vyhodnocovací obvod 2 je hradlovaný komparátor. Synchronizační obvod £ je sekvenční obvod, složený z klopných obvodů a hradel. Hradlo £ časových značek je vícekanálový hradlovací obvod. Řadič £ pevné paměti £ je sekvenční obvod, složený z klopných obvodů a hradel. Pevná paměť 6 je realizována například jako polovodičová. Displej 2 může být složen z libovolných alfaaumeriokých zobrazovacích prvků.
Vstupy a výstupy mající společný logický nebo funkční význam jsou shrnuty a nazvány skupinovými. Jednotlivé části zapojení obvodu podle vynálezu jsou vzájemně propo- 3 200 SOS jeny takto:
První skupinový výstup 83 zapojení je spojen s prvním skupinovým vstupem 41 hradla časových značek a a prvním skupinovým výstupem 11 zdroje 2 časových značek. Druhý skupinový výstup 12 zdroje 2 časových značek je spojen se druhým skupinovým vstupem 22 vyhodnocovacího obvodu 2 a se třetím skupinovým vstupem 33 synchronizačního obvodu 2» Druhý vstup 32 synchronizačního obvodu 2 je spojen s výstupem 24 vyhodnocovacího obvodu 2, Třetí vstup 23 vyhodnocovacího obvodu 2 je spojen s prvním vstupem 81 zapojení. Druhý vstup 82 zapojení je spojen s prvním vstupem 31 synchronizačního obvodu 2* Výstup 34 synchronizačního obvodu 2 je spojen se druhým vstupem 42 hradla 2 časových značek. Skupinový výstup 43 hradla 2 časových značek je spojen se skupinovým vstupem 51 řadiče 2 pevné paměti 6« Druhý skupinový výstup 53 řadiče 2 pevné paměti £ je spojen se skupinovým vstupem 61 pevné paměti G, První skupinový výstup 61 pevné paměti £ je spojen se druhým skupinovým vstupem 72 displeje 2· Displej 2 má svůj první skupinový vstup 72 spojen se třetím skupinovým výstupem 54 řadiče 2 pevné paměti £. První výstup 52 řadiče 2 pevné paměti 6 je spojen s prvním vstupem 21 vyhodnocovacího obvodu 2. Druhý skupinový výstup 62 pevné paměti £ je spojen se druhým skupinovým výstupem 84 zapojení.
Zapojení podle popisu zajištuje správnou sekvenci kroků pevného programu v závislosti na vnějších podmínkách, přičemž se kroky tohoto programu spolu s jejich adresováním zobrazují na displeji podle požadavků obsluhy.
Zdroj 2 časových značek vydává na svém prvním skupinovém výstupu 11 soubor časových značek, které jsou jednak nedotčeny k dispozici pro další obvody zařízení na prvním skupinovém výstupu 83 zapojení a jednak přicházení na první skupinový vstup 41 hradla 2 časových značek. Druhý vstup 42 hradla 2 časových značek ovlivňuje průchod časových značek hradlem 2» takže na jeho skupinovém výstupu 43 se objevují časové značky pro činnost řadiče 2 pevné paměti 6_ pouze za řádoucích podmínek. Řadič 2 pevné paměti £ pak vydává na svém druhém skupinovém výstupu 53 řídicí signály pro činnost pevné paměti £, k níž jsou tyto signály přivedeny jejím skupinovým vstupem £2. Za třetího skupinového výstupu 54 řadiče 2 pevné paměti £ se odebírají pro potřebu zobrazení na displeji 2 údaje o adrese pevného programu. Na displej 2 se přivádějí přes jeho první skupinový vstup 22. Na druhý skupinový vstup 72 displeje 2 vedou z prvního skupinového výstupu 62 pevné paměti £ pro zobrazení data pevného programu, která jsou dále k dispozici na druhém skupinovém výstupu 84 zapojení pro další obvody, s nimiž zapojení spolupracuje. Řadič 2 pevné paměti £ vydává dále na svém prvním výstupu 52 údaje o své činnosti, které vstupují přes první vstup 21 do vyhodnocovacího obvodu 2. V tomto vyhodnocovacím obvoduj? pak dochází k vyhodnocení požadavku na sledování pevného programu zadaného obsluhou zařízení přes první vstu 81 zapojení na třetí vstup 23 vyhodnocovacího obvodu 2, Správný časový průběh vyhodnocení zajištují časové značky, přivedené na druhý skupinový vstup 22 vyhodnocovacího obvodu 2, ze druhého skupinového výstupu 12 zdroje 2 časových značek. Oprávněný požadavek na sledování průběhu pevného programu je z výstupu 24 vy200 SOS hodnocovacího obvodu 2 přiveden na druhý vstup 32 synchronizačního obvodu uvolňuje za časových podmínek definovaných třetím skupihovým vstupem 33 vnějSí signál z druhého vstupu 82 zapojení· Tento signál zpracovaný synchronizačním obvodem 2 určuje přes druhý vstup 42 hradla £ časových značek činnost řadiče 5 pevné paměti 5 podle požadavku obsluhy· Pokud není na prvním vstupu 81 zapojení zvolen požadavek na sledování průběhu pevného programu, pracuje pevná parně? 5 nezávisle na signálu na druhém vstupu 82 zapojení·
Zapojení obvodu pro sledování kroků pevného programu se využije v oblasti číslicové techniky u zařízení s pevným programem·

Claims (1)

  1. Zapojení obvodu pro sledování kroků pevného programu, které obsahuje zdroj časových značek, vyhodnocovací obvod, synchronizační obvod, hradlo časových značek, řadič pevné paměti, pevnou parně? a displej, vyznačující se tím, že první skupinový výstup (83) zapojení je spojen s prvním skupinovým vstupem (41) hradla (4) časových značek a a prvním skupinovým výstupem (11) zdroje (1) časových značek, jehož druhý skupinový výstup (12) je spojen se druhým skupinovým vstupem (22) vyhodnocovacího obvodu (2) a se třetím skupinovým vstupem (33) synchronizačního obvodu (3), jehož druhý vstup (32) je spojen s výstupem (24) vyhodnocovacího obvodu (2), jehož třetí vstup (23) je spojen s prvním vstupem (81) zapojení, jehož druhý vstup (82) je spojen s prvním vstupem (31) synchronizačního obvodu (3), jehož výstup (34) je spojen se druhým vstupem (42) hradla (4) časových značek, jehož skupinový výstup (43) je spojen se skupinovým vstupem (51) řadiče (5) pevné paměti (6), jehož druhý skupinový výstup (53) je spojen se skupinovým vstupem (61) pevné paměti (6), jejíž první skupinový výstup (62) je spojen se druhým skupinovým vstupem (72) displeje (7), jehož první skupinový vstup (71) je spojen se třetím skupinovým výstuperii (54) řadiče (5) pevné paměti (6), jehož první výstup (52) je spojen s prvním vstupem (21) vyhodnocovacího obvodu (2), přičemž druhý skupinový výstup (63) pevné paměti (6) je spojen se druhým skupinovým výstupem (84) zapojení·
CS667378A 1978-10-13 1978-10-13 Zapojení obvodu pro sledování kroků pevného programu CS200905B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS667378A CS200905B1 (cs) 1978-10-13 1978-10-13 Zapojení obvodu pro sledování kroků pevného programu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS667378A CS200905B1 (cs) 1978-10-13 1978-10-13 Zapojení obvodu pro sledování kroků pevného programu

Publications (1)

Publication Number Publication Date
CS200905B1 true CS200905B1 (cs) 1980-10-31

Family

ID=5414334

Family Applications (1)

Application Number Title Priority Date Filing Date
CS667378A CS200905B1 (cs) 1978-10-13 1978-10-13 Zapojení obvodu pro sledování kroků pevného programu

Country Status (1)

Country Link
CS (1) CS200905B1 (cs)

Similar Documents

Publication Publication Date Title
US4484329A (en) Apparatus for the dynamic in-circuit element-to-element comparison testing of electronic digital circuit elements
US6363507B1 (en) Integrated multi-channel analog test instrument architecture providing flexible triggering
US3831149A (en) Data monitoring apparatus including a plurality of presettable control elements for monitoring preselected signal combinations and other conditions
IE843021L (en) Automatic test equipment
US5633879A (en) Method for integrated circuit design and test
JPH0541948B2 (cs)
US8144828B2 (en) Counter/timer functionality in data acquisition systems
KR19990088284A (ko) 반도체시험장치
JPH0440113A (ja) フリップフロップ回路及び半導体集積回路
CS200905B1 (cs) Zapojení obvodu pro sledování kroků pevného programu
JP3269060B2 (ja) Lsiテスタ
EP0093531A2 (en) Method of computerized in-circuit testing of electrical components and the like with automatic spurious signal suppression
RU2250565C2 (ru) Автоматизированная контрольно-проверочная аппаратура
US20040177303A1 (en) Analog-hybrid ic test system
SU627449A1 (ru) Устройство дл управлени стендовыми испытани ми
JP2002090421A (ja) 半導体試験装置
JPH0745029Y2 (ja) Ic試験装置
JP3159269B2 (ja) 特定用途向け集積回路
SU647695A1 (ru) Устройство дл контрол динамических параметров интегральных микросхем
KR100196526B1 (ko) 에뮬레이션을 위한 실시간 제어시스템
JPS6266175A (ja) 集積回路単体試験用回路
CA1197322A (en) Apparatus for the dynamic in-circuit testing of electronic digital circuit elements
SU1406589A1 (ru) Устройство дл ввода информации
SU864194A1 (ru) Устройство дл контрол и обнаружени неисправностей систем управлени тиристорными преобразовател ми
JP2815041B2 (ja) Lsi内部状態確認回路