CN86102476B - 减少双极器件的管道漏电和表面漏电的方法 - Google Patents
减少双极器件的管道漏电和表面漏电的方法 Download PDFInfo
- Publication number
- CN86102476B CN86102476B CN86102476A CN86102476A CN86102476B CN 86102476 B CN86102476 B CN 86102476B CN 86102476 A CN86102476 A CN 86102476A CN 86102476 A CN86102476 A CN 86102476A CN 86102476 B CN86102476 B CN 86102476B
- Authority
- CN
- China
- Prior art keywords
- base
- leakage
- emitter region
- layer
- gettering
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Images
Landscapes
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
Abstract
本发明提供一种简便易行的减少半导体器件的管道漏电流和表面漏电流的方法。本发明所提供的方法利用离子注入吸杂技术,在半导体基区表面附近的局部区域内和发射区表面附近的局部区域内形成远离eb结的吸杂缺陷。采用本发明所提供的方法不仅能有效地减少管道漏电和表面漏电,改善器件的性能,提高成品率,而且工艺简便,有利于降低成本。
Description
本发明与半导体器件的制造方法有关。
本发明作出之前,用常规半导体工艺制造半导体双极器件,由于硅单晶中的杂质和缺陷往往引起管道漏电和表面漏电,从而严重影响器件的性能,降低了成品率。一般用来制造集成电路或半导体器件的硅单晶片的厚度约300-400μm,而实际器件所在的区域,即有源区却只深入晶片正面10μm左右的深度,所以,为了把晶片中的有害杂质吸向晶片背面,使之离开有源区,可以在制备器件之前或工艺过程中用离子注入吸杂技术将高能粒子轰击晶片背面,造成严重损伤层,然后进行适当方式的退火,以此达到减少P-n结漏电的目的。
美国专利4069068,则把吸杂技术从晶片背面转移到晶片正面,在完成基区扩散后淀积一层SiO2层和一层Si3N4层,刻去发射区接触窗口和基区接触窗口的Si3N4层后,从窗口处注入非掺杂剂如氩离子,在基区表面附近和发射区表面附近形成吸杂缺陷,并且发射区内的吸杂缺陷转变为电无害的小位错环。采用这种方法制造双极器件能在一定程度上减少管道数量,达到减少管道漏电的目的。但是,由于将吸杂缺陷引进了发射区的整个表面附近,有相当数量的吸杂缺陷靠近eb结,反而增大了eb结的表面漏电,从而严重影响器件的性能,降低了成品率。而且,该方法采用了高温沉积Sio2层和Si3N4层的工艺,使整个制造工艺复杂化。
本发明的目的是克服上述缺点,提供一种简便易行的减少半导体双极器件的管道漏电和表面漏电的方法。
本发明的要点是利用离子注入吸杂技术在双极器件的基区表面附近的局部区域内和发射区表面附近的局部区域内形成远离eb结的吸杂缺陷从而减少管道漏电和表面漏电的方法。
现在结合附图对本发明进行详细说明。
附图1、附图2、附图3和附图4是按照本发明所提供的方法制备半导体双极器件的工艺流程示意图。
附图1表明,先在n+型衬底1上形成的N型外延层(即收集区)2上,经一次氧化形成一层Sio2层4,刻出基区窗口后进行基区扩散形成基区3,然后在基区扩散中形成的Sio2层5上刻出小基区窗口7(即在基区的局部区域刻出的窗口),刻出的小基区窗口7处要保留一薄层SiO2层,其余部位保留光刻胶6。
附图2和附图3表明,经高能粒子如氩离子注入8,在基区3表面附近的局部区域内及基区3内随后要成为发射区11的区域表面附近的局部区域内形成吸杂缺陷9,除去光刻胶6,经氧化形成Sio2层10并刻出发射区窗口后,引入相应的杂质经扩散形成发射区11。
附图4表明,在发射区扩散中形成的Sio2层12上刻出引线孔,经蒸A1形成发射极13和基极14。
从附图3可以明显看出,高能粒子如氩离子注入8所形成的吸杂缺陷9既处于基区3和发射区11的表面附近,又远离eb结15,这不仅切断了eb结漏电通道,而且阻止了c-e间管道的形成。
应用了本发明提供的方法的实施例表明,双极器件中50%以上的器件的漏电流小于1×10-4μA,采用常规半导体工艺制造的半导体双极器件中33%的器件的漏电流在4~5×10-4μA,漏电流在1×10-4μA的只占2~3%。这充分说明采用本发明所提供的方法制造半导体双极器件能有效地减少表面漏电流和管道漏电流,从而改善器件的性能,提高成品率。这是本发明的第一个优点。本发明的第二个优点是,工艺简便,省去了美国的专利4069068的高温沉积SiO2和Ni3H4的工艺。有利于降低成本。因而,本发明所提供的方法优于已为人知的半导体双极器件的制造方法。
Claims (3)
1、一种先形成半导体器件的基区,然后利用高能离子透过基区表面热氧化形成的SiO2层,在基区表面附近的基区接触的局部区域内和随后要形成发射区的局部区域内形成吸杂缺陷,随后形成所说发射区的利用离子注入吸杂技术减少管道漏电流和表面漏电流的制造半导体器件的方法,其特征在于进行离子注入形成吸杂缺陷〔9〕之前,在基区扩散中形成的SiO2层〔5〕上刻出保留一薄层所说SiO2层〔5〕的面积小于发射区〔11〕的小基区窗口〔7〕,其余部分保留光刻胶〔6〕。
2、根据权利要求1,其特征在于所说半导体器件是主要由发射区〔11〕,基区〔3〕和外延层(即收集区)〔2〕构成的双极型器件。
3、根据权利要求1,其特征在于所说高能离子是氩离子。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN86102476A CN86102476B (zh) | 1986-04-10 | 1986-04-10 | 减少双极器件的管道漏电和表面漏电的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN86102476A CN86102476B (zh) | 1986-04-10 | 1986-04-10 | 减少双极器件的管道漏电和表面漏电的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN86102476A CN86102476A (zh) | 1987-02-11 |
CN86102476B true CN86102476B (zh) | 1988-03-23 |
Family
ID=4801734
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN86102476A Expired CN86102476B (zh) | 1986-04-10 | 1986-04-10 | 减少双极器件的管道漏电和表面漏电的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN86102476B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100452305C (zh) * | 2006-06-09 | 2009-01-14 | 河北工业大学 | 硅单晶片器件制备区域表面完美性的控制方法 |
-
1986
- 1986-04-10 CN CN86102476A patent/CN86102476B/zh not_active Expired
Also Published As
Publication number | Publication date |
---|---|
CN86102476A (zh) | 1987-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4523370A (en) | Process for fabricating a bipolar transistor with a thin base and an abrupt base-collector junction | |
EP0134166B1 (en) | Wafer fabrication by implanting through protective layer | |
CA1090005A (en) | Semiconductor fabrication method for improved device yield | |
US4179312A (en) | Formation of epitaxial layers doped with conductivity-determining impurities by ion deposition | |
JPH1140633A (ja) | 半導体装置におけるマイノリティキャリアのライフタイム制御方法及び装置 | |
US3595716A (en) | Method of manufacturing semiconductor devices | |
JPH0878644A (ja) | 半導体集積回路装置の製造方法 | |
CN86102476B (zh) | 减少双极器件的管道漏电和表面漏电的方法 | |
US3660171A (en) | Method for producing semiconductor device utilizing ion implantation | |
CN111902911B (zh) | 半导体外延晶片的制造方法以及半导体器件的制造方法 | |
JPH09153466A (ja) | 半導体デバイスのキャリアの蓄積を減少させる方法 | |
ES466448A1 (es) | Un metodo perfeccionado de implantacion ionica en pastillas de material semiconductor, en la fabricacion de circuitos integrados. | |
US5556793A (en) | Method of making a structure for top surface gettering of metallic impurities | |
EP0594340A2 (en) | Method for forming a bipolar transistor | |
JP2730650B2 (ja) | 半導体装置の製造方法 | |
JPS6084813A (ja) | 半導体装置の製造方法 | |
JP2000068225A (ja) | 炭化珪素半導体へのイオン注入方法 | |
JPH05175190A (ja) | 半導体装置の製造方法 | |
JPS646537B2 (zh) | ||
JPS5984422A (ja) | 半導体装置の製造方法 | |
JPS59152665A (ja) | 半導体装置とその製造方法 | |
JPH04219928A (ja) | 半導体装置の製造方法 | |
SU527988A1 (ru) | Способ изготовлени омических контактов | |
JPS58153337A (ja) | 半導体装置の製造方法 | |
JP2003188110A (ja) | ドーピング方法およびイオン注入装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C13 | Decision | ||
GR02 | Examined patent application | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CE01 | Termination of patent right |