CN220913880U - 扫描驱动器和包括扫描驱动器的显示装置 - Google Patents
扫描驱动器和包括扫描驱动器的显示装置 Download PDFInfo
- Publication number
- CN220913880U CN220913880U CN202322355767.3U CN202322355767U CN220913880U CN 220913880 U CN220913880 U CN 220913880U CN 202322355767 U CN202322355767 U CN 202322355767U CN 220913880 U CN220913880 U CN 220913880U
- Authority
- CN
- China
- Prior art keywords
- scan signal
- scan
- nth
- transistor
- stage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 52
- 230000005540 biological transmission Effects 0.000 claims description 11
- 101100134058 Caenorhabditis elegans nth-1 gene Proteins 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 20
- 239000003990 capacitor Substances 0.000 description 9
- 101000878595 Arabidopsis thaliana Squalene synthase 1 Proteins 0.000 description 7
- 239000008186 active pharmaceutical agent Substances 0.000 description 7
- 239000004065 semiconductor Substances 0.000 description 6
- 101000621427 Homo sapiens Wiskott-Aldrich syndrome protein Proteins 0.000 description 4
- 102100023034 Wiskott-Aldrich syndrome protein Human genes 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 101000864342 Homo sapiens Tyrosine-protein kinase BTK Proteins 0.000 description 2
- 102100029823 Tyrosine-protein kinase BTK Human genes 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
提供了扫描驱动器。扫描驱动器可以包括连接到多个像素行的多个级,并且多个级中的每个可以输出包括第一脉冲的第一扫描信号和包括具有比第一脉冲的宽度大的宽度的第二脉冲的第二扫描信号;并且显示装置可以包括:多个像素行,多个像素行中的每个包括多个像素;以及包括连接到多个像素行的多个级的扫描驱动器,其中,多个级中的每个输出包括第一脉冲的第一扫描信号和包括具有比第一脉冲的宽度大的宽度的第二脉冲的第二扫描信号。
Description
相关申请的交叉引用
本申请要求2022年9月15日在韩国知识产权局(KIPO)提交的韩国专利申请第10-2022-0116681号的优先权,该韩国专利申请的全部公开内容通过引用并入本文中。
技术领域
本公开通常涉及显示装置。更具体地,本公开的实施方式涉及扫描驱动器和包括扫描驱动器的显示装置。
背景技术
显示装置可以包括显示图像的像素和向像素提供扫描信号的扫描驱动器。多个像素中的每个可以包括不同类型的晶体管(例如,P型晶体管和N型晶体管)。为了驱动不同类型的晶体管,显示装置可以包括两个或更多个扫描驱动器。当显示装置包括两个或更多个扫描驱动器时,显示装置的死区可以增加。
实用新型内容
实施方式提供其中减小死区的显示装置和包含在显示装置中的扫描驱动器。
根据实施方式的扫描驱动器可以包括连接到多个像素行的多个级。多个级中的每个可以输出包括第一脉冲的第一扫描信号和包括具有比第一脉冲的宽度大的宽度的第二脉冲的第二扫描信号。
在实施方式中,多个级中的每个可以包括生成第一扫描信号的扫描信号生成器和基于第一扫描信号生成第二扫描信号的扫描信号转换器。
在实施方式中,扫描信号转换器可以被实现为NAND(与非)门。
在实施方式中,多个级可以包括第n级和第n+1级,其中,n为大于或等于1的自然数。第n级的扫描信号转换器可以基于从第n级的扫描信号生成器生成的第n个第一扫描信号和从第n+1级的扫描信号生成器生成的第n+1个第一扫描信号生成第n个第二扫描信号。
在实施方式中,第n级的扫描信号转换器可以包括:连接在承载高电压的高电压线与输出第n个第二扫描信号的输出节点之间并且响应于第n个第一扫描信号而导通的第一晶体管;连接在高电压线与输出节点之间并且响应于第n+1个第一扫描信号而导通的第二晶体管;连接在承载低电压的低电压线与中间节点之间并且响应于第n个第一扫描信号而截止的第三晶体管;以及连接在中间节点与输出节点之间并且响应于第n+1个第一扫描信号而截止的第四晶体管。
在实施方式中,第一晶体管和第二晶体管中的每个可以是P型晶体管。第三晶体管和第四晶体管中的每个可以是N型晶体管。
在实施方式中,从第n+1级输出的第n+1个第二扫描信号可以与从第n级输出的第n个第二扫描信号部分地重叠。
在实施方式中,扫描信号生成器可以包括P型晶体管和N型晶体管。
在实施方式中,第二扫描信号可以是基于使第一扫描信号反相而获得的,并且第二脉冲的宽度可以是第一脉冲的宽度的两倍或更多倍。
根据实施方式的显示装置可以包括多个像素行和扫描驱动器,多个像素行中的每个包括多个像素,扫描驱动器包括连接到多个像素行的多个级。多个级中的每个可以输出包括第一脉冲的第一扫描信号和包括具有比第一脉冲的宽度大的宽度的第二脉冲的第二扫描信号。
在实施方式中,多个级中的每个可以包括生成第一扫描信号的扫描信号生成器和基于第一扫描信号生成第二扫描信号的扫描信号转换器。
在实施方式中,扫描信号转换器可以被实现为NAND(与非)门。
在实施方式中,多个级可以包括第n级和第n+1级,其中,n为大于或等于1的自然数。第n级的扫描信号转换器可以基于从第n级的扫描信号生成器生成的第n个第一扫描信号和从第n+1级的扫描信号生成器生成的第n+1个第一扫描信号生成第n个第二扫描信号。
在实施方式中,从第n+1级输出的第n+1个第二扫描信号可以与从第n级输出的第n个第二扫描信号部分地重叠。
在实施方式中,第二扫描信号可以是基于使第一扫描信号反相而获得的,并且第二脉冲的宽度可以是第一脉冲的宽度的两倍或更多倍。
在实施方式中,多个像素中的每个可以包括响应于第一扫描信号而导通的P型晶体管和响应于第二扫描信号而导通的N型晶体管。
在实施方式中,显示装置可以进一步包括将多个发射信号分别输出到多个像素行的发射驱动器。
在实施方式中,多个像素行可以包括第n像素行,其中,n为大于或等于3的自然数。多个级可以包括输出第n-2个第一扫描信号和第n-2个第二扫描信号的第n-2级、输出第n-1个第一扫描信号和第n-1个第二扫描信号的第n-1级以及输出第n个第一扫描信号和第n个第二扫描信号的第n级。多个发射信号可以包括第n发射信号。第n像素行的像素可以接收第n个第一扫描信号、第n个第二扫描信号、第n-2个第二扫描信号、第n发射信号和第n-1个第一扫描信号。
在实施方式中,第n像素行的像素可以包括:连接在第一节点与第二节点之间并且响应于第三节点的电压而导通的第一晶体管;连接在承载数据信号的数据线与第一节点之间并且响应于第n个第一扫描信号而导通的第二晶体管;连接在第二节点与第三节点之间并且响应于第n个第二扫描信号而导通的第三晶体管;连接在承载初始化电压的初始化线与第三节点之间并且响应于第n-2个第二扫描信号而导通的第四晶体管;连接在承载第一电力电压的第一电力线与第一节点之间并且响应于第n发射信号而导通的第五晶体管;连接在第二节点与第四节点之间并且响应于第n发射信号而导通的第六晶体管;连接在初始化线与第四节点之间并且响应于第n-1个第一扫描信号而导通的第七晶体管;连接在第一电力线与第三节点之间的存储电容器;以及连接在第四节点与承载第二电力电压的第二电力线之间的发光二极管。
在实施方式中,第一晶体管、第二晶体管、第五晶体管、第六晶体管和第七晶体管中的每个可以是P型晶体管。第三晶体管和第四晶体管中的每个可以是N型晶体管。
在根据实施方式的扫描驱动器和包括扫描驱动器的显示装置中,扫描驱动器的多个级中的每个可以输出用于驱动P型晶体管的第一扫描信号和用于驱动N型晶体管的第二扫描信号,使得扫描驱动器的面积可以减小,并且显示装置的死区可以减小。
附图说明
当结合附图时,通过下面的详细描述将更加清楚地理解本公开的说明性的、非限制性的实施方式,其中:
图1是图示根据实施方式的显示装置的框图;
图2是图示根据实施方式的像素的电路图;
图3是用于描述在一个帧时段期间图2中的像素的操作的信号图;
图4是图示根据实施方式的扫描驱动器的框图;
图5是图示从图4中的扫描驱动器输出的扫描信号的信号图;
图6是图示根据实施方式的多个级的框图;
图7是图示根据实施方式的扫描信号转换器的逻辑图;
图8是图示图7中的扫描信号转换器的输入和输出的表格图;
图9是图示根据实施方式的扫描信号转换器的电路图;
图10是图示根据实施方式的包括显示装置的电子设备的框图;以及
图11是图示图10中的电子设备的示例的透视图。
具体实施方式
在下文中,将参考附图更详细地描述根据本公开的实施方式的扫描驱动器和显示装置。相同或相似的附图标记可以用于附图中的相同或相似的元件。
图1是图示根据实施方式的显示装置100的框图。
参考图1,显示装置100可以包括显示单元(或显示区域)110、扫描驱动器(或栅极驱动器)120、数据驱动器(或源极驱动器)130、发射驱动器140和时序控制器150。
显示单元110可以包括多个像素PX。在实施方式中,多个像素PX可以包括发射红色光的红色像素、发射绿色光的绿色像素和发射蓝色光的蓝色像素。多个像素行PR[1]、…、PR[n]、…、PR[M]可以由多个像素PX限定,其中,n为大于或等于2的自然数,并且M为大于n并且大于或等于3的自然数。例如,像素行PR[1]、…、PR[n]、…、PR[M]中的每个可以在第一方向DR1上延伸,并且像素行PR[1]、…、PR[n]、…、PR[M]可以在与第一方向DR1交叉的第二方向DR2上被设置。
多个像素PX中的每个可以包括至少一个P型晶体管(例如,PMOS晶体管)和至少一个N型晶体管(例如,NMOS晶体管)。在实施方式中,P型晶体管可以包括多晶硅半导体,并且N型晶体管可以包括氧化物半导体。
扫描驱动器120可以向多个像素PX提供第一扫描信号SS1和第二扫描信号SS2。扫描驱动器120可以基于第二控制信号SCS生成第一扫描信号SS1和第二扫描信号SS2。第二控制信号SCS可以包括扫描开始信号、扫描时钟信号等。
第一扫描信号SS1可以是用于驱动P型晶体管的扫描信号。换句话说,P型晶体管可以响应于第一扫描信号SS1而导通。第二扫描信号SS2可以是用于驱动N型晶体管的扫描信号。换句话说,N型晶体管可以响应于第二扫描信号SS2而导通。因此,多个像素PX中的每个的P型晶体管可以响应于第一扫描信号SS1而导通,并且多个像素PX中的每个的N型晶体管可以响应于第二扫描信号SS2而导通。
数据驱动器130可以向像素PX提供数据信号DS。数据驱动器130可以基于第二图像数据IMD2和第三控制信号DCS生成数据信号DS。第二图像数据IMD2可以包括与像素PX相对应的灰度值。第三控制信号DCS可以包括数据开始信号、数据时钟信号、负载信号等。
发射驱动器140可以向像素PX提供发射信号EM。在实施方式中,发射驱动器140可以将发射信号EM分别输出到像素行PR[1]、…、PR[n]、…、PR[M]。发射驱动器140可以基于第四控制信号ECS生成发射信号EM。第四控制信号ECS可以包括发射开始信号、发射时钟信号等。
时序控制器150可以控制扫描驱动器120的操作、数据驱动器130的操作和发射驱动器140的操作。时序控制器150可以基于从外部(例如,处理器)接收到的第一图像数据IMD1和第一控制信号CTL生成第二图像数据IMD2、第二控制信号SCS、第三控制信号DCS和第四控制信号ECS。第一图像数据IMD1可以包括与像素PX相对应的灰度值。第一控制信号CTL可以包括时钟信号、垂直同步信号、水平同步信号等。在实施方式中,时序控制器150可以通过补偿第一图像数据IMD1来生成第二图像数据IMD2。
尽管图1图示了扫描驱动器120在第一方向DR1上被布置在显示单元110的第一侧上并且发射驱动器140在第一方向DR1上被布置在显示单元110的第二侧上的实施方式,但是本公开不限于此。在实施方式中,扫描驱动器120可以在第一方向DR1上被布置在显示单元110外部,显示单元110被布置在扫描驱动器120之间,并且发射驱动器140可以在第一方向DR1上被布置在扫描驱动器120外部,显示单元110和扫描驱动器120被布置在发射驱动器140之间,但不限于此。
图2是图示根据实施方式的像素PX的电路图。例如,图2可以图示图1中的第n像素行PR[n]的像素PX,但不限于此。
参考图2,像素PX可以包括多个晶体管、至少一个电容器和发光二极管LD。在实施方式中,多个晶体管可以包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7,并且至少一个电容器可以包括存储电容器CST。
第一晶体管T1可以连接在第一节点N1与第二节点N2之间,并且可以响应于第三节点N3的电压而导通。第一晶体管T1的第一电极(例如,源电极)可以连接到第一节点N1,并且第一晶体管T1的第二电极(例如,漏电极)可以连接到第二节点N2。第一晶体管T1的栅电极可以连接到第三节点N3。第一晶体管T1可以基于第三节点N3与第一节点N1之间的电压生成驱动电流。第一晶体管T1可以被称为驱动晶体管。
第二晶体管T2可以连接在承载数据信号DS的数据线DL与第一节点N1之间,并且可以响应于第n个第一扫描信号SS1[n]而导通。第n个第一扫描信号SS1[n]可以是从扫描驱动器120的第n级输出的第一扫描信号SS1。第二晶体管T2的第一电极(例如,源电极)可以连接到数据线DL,并且第二晶体管T2的第二电极(例如,漏电极)可以连接到第一节点N1。第二晶体管T2的栅电极可以连接到承载第n个第一扫描信号SS1[n]的第n个第一扫描线。第二晶体管T2可以响应于第n个第一扫描信号SS1[n]而将数据信号DS写入第一节点N1。第二晶体管T2可以被称为写入晶体管。
第三晶体管T3可以连接在第二节点N2与第三节点N3之间,并且可以响应于第n个第二扫描信号SS2[n]而导通。第n个第二扫描信号SS2[n]可以是从扫描驱动器120的第n级输出的第二扫描信号SS2。第三晶体管T3的第一电极(例如,漏电极)可以连接到第二节点N2,并且第三晶体管T3的第二电极(例如,源电极)可以连接到第三节点N3。第三晶体管T3的栅电极可以连接到承载第n个第二扫描信号SS2[n]的第n个第二扫描线。第三晶体管T3可以响应于第n个第二扫描信号SS2[n]而电连接第一晶体管T1的第二电极和第一晶体管T1的栅电极。第三晶体管T3可以被称为补偿晶体管。
第四晶体管T4可以连接在承载初始化电压VINT的初始化线VINTL与第三节点N3之间,并且可以响应于第n-2个第二扫描信号SS2[n-2]而导通。第n-2个第二扫描信号SS2[n-2]可以是从扫描驱动器120的第n-2级输出的第二扫描信号SS2。第四晶体管T4的第一电极(例如,漏电极)可以连接到初始化线VINTL,并且第四晶体管T4的第二电极(例如,源电极)可以连接到第三节点N3。第四晶体管T4的栅电极可以连接到承载第n-2个第二扫描信号SS2[n-2]的第n-2个第二扫描线。第四晶体管T4可以响应于第n-2个第二扫描信号SS2[n-2]而用初始化电压VINT来初始化第三节点N3。第四晶体管T4可以被称为驱动初始化晶体管。
第五晶体管T5可以连接在承载第一电力电压ELVDD的第一电力线ELVDDL与第一节点N1之间,并且响应于第n发射信号EM[n]而导通。第n发射信号EM[n]可以是从发射驱动器140的第n级输出的发射信号EM。第五晶体管T5的第一电极(例如,源电极)可以连接到第一电力线ELVDDL,并且第五晶体管T5的第二电极(例如,漏电极)可以连接到第一节点N1。第五晶体管T5的栅电极可以连接到承载第n发射信号EM[n]的第n发射线。第五晶体管T5可以响应于第n发射信号EM[n]而电连接第一电力线ELVDDL和第一节点N1。
第六晶体管T6可以连接在第二节点N2与第四节点N4之间,并且可以响应于第n发射信号EM[n]而导通。第六晶体管T6的第一电极(例如,源电极)可以连接到第二节点N2,并且第六晶体管T6的第二电极(例如,漏电极)可以连接到第四节点N4。第六晶体管T6的栅电极可以连接到第n发射线。第六晶体管T6可以响应于第n发射信号EM[n]而电连接第二节点N2和第四节点N4。第五晶体管T5和第六晶体管T6中的每个可以被称为发射控制晶体管。
第七晶体管T7可以连接在初始化线VINTL与第四节点N4之间,并且可以响应于第n-1个第一扫描信号SS1[n-1]而导通。第n-1个第一扫描信号SS1[n-1]可以是从扫描驱动器120的第n-1级输出的第一扫描信号SS1。第七晶体管T7的第一电极(例如,源电极)可以连接到初始化线VINTL,并且第七晶体管T7的第二电极(例如,漏电极)可以连接到第四节点N4。第七晶体管T7的栅电极可以连接到承载第n-1个第一扫描信号SS1[n-1]的第n-1个第一扫描线。第七晶体管T7可以响应于第n-1个第一扫描信号SS1[n-1]而用初始化电压VINT来初始化第四节点N4。第七晶体管T7可以被称为二极管初始化晶体管。
在实施方式中,第一晶体管T1、第二晶体管T2、第五晶体管T5、第六晶体管T6和第七晶体管T7中的每个可以是P型晶体管(例如,PMOS晶体管),并且第三晶体管T3和第四晶体管T4中的每个可以是N型晶体管(例如,NMOS晶体管)。在这样的实施方式中,第一晶体管T1、第二晶体管T2、第五晶体管T5、第六晶体管T6和第七晶体管T7中的每个的导通电压可以是低电压,并且第三晶体管T3和第四晶体管T4中的每个的导通电压可以是高电压。
尽管由于更大的电子迁移率等,NMOS晶体管可以比PMOS晶体管更快,但是也可能存在例外。例如,包括氧化物半导体的N型晶体管导通所需的时间可以大于包括多晶硅半导体的P型晶体管导通所需的时间。因此,分别施加到作为N型晶体管的第三晶体管T3和第四晶体管T4的第n个第二扫描信号SS2[n]和第n-2个第二扫描信号SS2[n-2]保持导通电压的时间可以大于分别施加到作为P型晶体管的第二晶体管T2和第七晶体管T7的第n个第一扫描信号SS1[n]和第n-1个第一扫描信号SS1[n-1]保持导通电压的时间。
存储电容器CST可以连接在第一电力线ELVDDL与第三节点N3之间。存储电容器CST的第一电极可以连接到第三节点N3,并且存储电容器CST的第二电极可以连接到第一电力线ELVDDL。存储电容器CST可以存储第三节点N3的电压。
发光二极管LD可以连接在第四节点N4与承载第二电力电压ELVSS的第二电力线ELVSSL之间。发光二极管LD的第一电极(例如,阳极)可以连接到第四节点N4,并且发光二极管LD的第二电极(例如,阴极)可以连接到第二电力线ELVSSL。发光二极管LD可以基于驱动电流发射光。例如,发光二极管LD可以发射具有与驱动电流相对应的亮度的光。
图3是用于描述在一个帧时段期间图2中的像素PX的操作的信号图,但不限于此。
参考图3,帧时段可以包括非发射时段NEP和发射时段EP。在非发射时段NEP中,第五晶体管T5和第六晶体管T6可以响应于第n发射信号EM[n]的高电压而截止,并且第一晶体管T1和发光二极管LD可以电隔离。因此,在非发射时段NEP中,驱动电流不需要流过发光二极管LD,并且发光二极管LD不需要发射光。非发射时段NEP可以包括第一时段P1、第二时段P2、第三时段P3和第四时段P4,但不限于此。
在第一时段P1中,第四晶体管T4可以响应于第n-2个第二扫描信号SS2[n-2]的高电压而导通,并且初始化电压VINT可以被施加到第三节点N3。因此,在第一时段P1中,第一晶体管T1的栅电极可以由初始化电压VINT初始化。
在第二时段P2中,第七晶体管T7可以响应于第n-1个第一扫描信号SS1[n-1]的低电压而导通,并且初始化电压VINT可以被施加到第四节点N4。因此,在第二时段P2中,发光二极管LD的第一电极可以由初始化电压VINT初始化。
在第三时段P3中,第三晶体管T3可以响应于第n个第二扫描信号SS2[n]的高电压而导通,并且第一晶体管T1可以被二极管连接。此外,在第三时段P3中,第二晶体管T2可以响应于第n个第一扫描信号SS1[n]的低电压而导通,并且其中第一晶体管T1的阈值电压被补偿的数据信号DS可以被施加到第三节点N3。因此,在第三时段P3中,其中,第一晶体管T1的阈值电压被补偿的数据信号DS可以被写入存储电容器CST中。
在第四时段P4中,作为N型的第三晶体管T3可以比可以为P型的第二晶体管T2花费更多时间来导通,可以响应于第n个第二扫描信号SS2[n]的高电压而保持导通,并且第一晶体管T1可以保持二极管连接。此外,在第四时段P4中,第二晶体管T2可以响应于第n个第一扫描信号SS1[n]的高电压而截止,并且其中第一晶体管T1的阈值电压被补偿的数据信号DS不需要被施加到第三节点N3。
在发射时段EP中,第五晶体管T5和第六晶体管T6可以响应于第n发射信号EM[n]的低电压而导通,并且第一晶体管T1和发光二极管LD可以电连接。因此,在发射时段EP中,驱动电流可以流过发光二极管LD,并且发光二极管LD可以基于驱动电流发射光。
在实施方式中,第一扫描信号SS1与第二扫描信号SS2之间的相位不限于在图3中为了说明目的而示出的相位。例如,第一时段P1可以移位到第二时段P2之前开始和/或第二时段P2之后结束;并且第四时段P4可以移位到第三时段P3之前开始和/或第三时段P3之后结束。
图4是图示根据实施方式的扫描驱动器400的框图。
参考图4,扫描驱动器400可以包括第一级ST[1]、…、第n-2级ST[n-2]、第n-1级ST[n-1]、第n级ST[n]、第n+1级ST[n+1]、…、第M级ST[M]。提供到扫描驱动器400的第二控制信号SCS可以包括扫描开始信号SST,并且扫描开始信号SST可以被输入到第一级ST[1]。从先前级输出的第一扫描信号SS1可以被输入到第二级ST[2]、…、第n-2级ST[n-2]、第n-1级ST[n-1]、第n级ST[n]、第n+1级ST[n+1]、…、第M级ST[M]中的每个。第一级ST[1]、…、第n-2级ST[n-2]、第n-1级ST[n-1]、第n级ST[n]、第n+1级ST[n+1]、…、第M级ST[M]中的每个可以输出第一扫描信号SS1和第二扫描信号SS2。
例如,第一级ST[1]可以基于扫描开始信号SST输出第1个第一扫描信号SS1[1]和第1个第二扫描信号SS2[1]。第n-1级ST[n-1]可以基于第n-2个第一扫描信号SS1[n-2]输出第n-1个第一扫描信号SS1[n-1]和第n-1个第二扫描信号SS2[n-1]。第n级ST[n]可以基于第n-1个第一扫描信号SS1[n-1]输出第n个第一扫描信号SS1[n]和第n个第二扫描信号SS2[n]。第n+1级ST[n+1]可以基于第n个第一扫描信号SS1[n]输出第n+1个第一扫描信号SS1[n+1]和第n+1个第二扫描信号SS2[n+1]。第M级ST[M]可以基于第M-1个第一扫描信号SS1[M-1]输出第M个第一扫描信号SS1[M]和第M个第二扫描信号SS2[M]。
图5是图示从图4的扫描驱动器400输出的扫描信号的信号图。为了便于描述,图5图示了从扫描驱动器400输出的扫描信号当中的第n个第一扫描信号SS1[n]、第n+1个第一扫描信号SS1[n+1]、第n+2个第一扫描信号SS1[n+2]、第n个第二扫描信号SS2[n]和第n+1个第二扫描信号SS2[n+1],但不限于此。
参考图5,第一扫描信号SS1可以包括第一脉冲PS1。第一扫描信号SS1可以在除了其中生成第一脉冲PS1的时段之外的时段中具有高电压,并且可以在其中生成第一脉冲PS1的时段中具有低电压。第一扫描信号SS1的高电压可以是P型晶体管截止时的电压,并且第一扫描信号SS1的低电压可以是P型晶体管导通时的电压。在实施方式中,第一脉冲PS1的宽度可以小于或实质上等于1个水平时间1H。
第n+1个第一扫描信号SS1[n+1]可以是通过将第n个第一扫描信号SS1[n]移位1个水平时间1H而获得的信号。第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1]不需要重叠。此外,第n+2个第一扫描信号SS1[n+2]可以是通过将第n+1个第一扫描信号SS1[n+1]移位1个水平时间1H而获得的信号。第n+1个第一扫描信号SS1[n+1]和第n+2个第一扫描信号SS1[n+2]不需要重叠。
第二扫描信号SS2可以基于使第一扫描信号SS1反相而获得,但不限于此,并且可以包括第二脉冲PS2。第二扫描信号SS2可以在除了其中生成第二脉冲PS2的时段之外的时段中具有低电压,并且可以在其中生成第二脉冲PS2的时段中具有高电压。第二扫描信号SS2的低电压可以是N型晶体管截止时的电压,并且第二扫描信号SS2的高电压可以是N型晶体管导通时的电压。第二扫描信号SS2的低电压可以实质上等于第一扫描信号SS1的低电压,并且第二扫描信号SS2的高电压可以实质上等于第一扫描信号SS1的高电压。
第二脉冲PS2的宽度可以大于第一脉冲PS1的宽度。第二脉冲PS2的宽度可以是第一脉冲PS1的宽度的两倍或更多倍。在实施方式中,第二脉冲PS2的宽度可以是第一脉冲PS1的宽度的两倍或更多倍并且小于或等于2个水平时间2H。
第一扫描信号SS1可以被施加到P型晶体管(例如,像素PX的第二晶体管T2和第七晶体管T7),并且第二扫描信号SS2可以被施加到N型晶体管(例如,像素PX的第三晶体管T3和第四晶体管T4),并且包括氧化物半导体的N型晶体管导通所需的时间可以大于包括多晶硅半导体的P型晶体管导通所需的时间。因此,第二扫描信号SS2的第二脉冲PS2的宽度可以大于第一扫描信号SS1的第一脉冲PS1的宽度。
第n+1个第二扫描信号SS2[n+1]可以是通过将第n个第二扫描信号SS2[n]移位1个水平时间1H而获得的信号。第n个第二扫描信号SS2[n]和第n+1个第二扫描信号SS2[n+1]可以部分地重叠。
根据现有技术的比较例的显示装置可以包括包含分别输出用于驱动P型晶体管的第一扫描信号SS1的级的第一扫描驱动器以及包含分别输出用于驱动N型晶体管的第二扫描信号SS2的级的第二扫描驱动器。在现有技术中,显示装置可以包括多个扫描驱动器,使得扫描驱动器的面积可以增加,并且显示装置的死区可以增加。然而,根据本公开的实施方式的扫描驱动器400可以包括第一级ST[1]、…、第n-2级ST[n-2]、第n-1级ST[n-1]、第n级ST[n]、第n+1级ST[n+1]、…、第M级ST[M],每个级输出第一扫描信号SS1和第二扫描信号SS2,使得扫描驱动器400的面积可以减小,并且显示装置100的死区可以减小。
图6是图示根据实施方式的多个级的框图。图6可以图示图4中的扫描驱动器400的第n级ST[n]和第n+1级ST[n+1],但不限于此。
参考图6,第n级ST[n]和第n+1级ST[n+1]中的每个可以包括扫描信号生成器610和扫描信号转换器620。
扫描信号生成器610可以生成第一扫描信号SS1。第n级ST[n]的扫描信号生成器610可以基于第n-1个第一扫描信号SS1[n-1]生成第n个第一扫描信号SS1[n],并且第n+1级ST[n+1]的扫描信号生成器610可以基于第n个第一扫描信号SS1[n]生成第n+1个第一扫描信号SS1[n+1]。
在实施方式中,扫描信号生成器610可以包括至少一个P型晶体管(例如,PMOS晶体管)和至少一个N型晶体管(例如,NMOS晶体管)。然而,本公开不限于此,并且在另一实施方式中,扫描信号生成器610可以包括仅P型晶体管或仅N型晶体管。
扫描信号转换器620可以基于第一扫描信号SS1生成第二扫描信号SS2。第n级ST[n]的扫描信号转换器620可以基于第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1]生成第n个第二扫描信号SS2[n],并且第n+1级ST[n+1]的扫描信号转换器620可以基于第n+1个第一扫描信号SS1[n+1]和第n+2个第一扫描信号SS1[n+2]生成第n+1个第二扫描信号SS2[n+1]。
图7是图示根据实施方式的扫描信号转换器700的逻辑图。例如,图7可以图示图6中的第n级ST[n]的扫描信号转换器620,但不限于此。图8是图示图7中的扫描信号转换器700的输入和输出的表格图。
参考图7和图8,在实施方式中,扫描信号转换器700可以被实现为具有两个输入和一个输出的NAND门。扫描信号转换器700可以接收第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1],并且可以输出第n个第二扫描信号SS2[n]。该操作的延迟可以相对于1H进行移位,以适应第二扫描信号SS2与第一扫描信号SS1的相位的设计标准。
当第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1]具有高电压VGH时,可以输出具有低电压VGL的第n个第二扫描信号SS2[n]。当第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1]中的至少一个具有低电压VGL时,可以输出具有高电压VGH的第n个第二扫描信号SS2[n]。
图9是图示根据实施方式的扫描信号转换器900的电路图。例如,图9可以图示图6中的第n级ST[n]的扫描信号转换器620,但不限于此。
参考图9,扫描信号转换器900可以包括多个晶体管。多个晶体管可以包括第一晶体管M1、第二晶体管M2、第三晶体管M3和第四晶体管M4。
第一晶体管M1可以连接在承载高电压VGH的高电压线VGHL与输出第n个第二扫描信号SS2[n]的输出节点NO之间,并且可以响应于具有低电压的第n个第一扫描信号SS1[n]而导通。第一晶体管M1的第一电极(例如,源电极)可以连接到高电压线VGHL,并且第一晶体管M1的第二电极(例如,漏电极)可以连接到输出节点NO。第一晶体管M1的栅电极可以连接到承载第n个第一扫描信号SS1[n]的第n个第一扫描线。第一晶体管M1可以响应于第n个第一扫描信号SS1[n]而电连接高电压线VGHL和输出节点NO。
第二晶体管M2可以连接在高电压线VGHL与输出节点NO之间,并且可以响应于具有低电压的第n+1个第一扫描信号SS1[n+1]而导通。第二晶体管M2的第一电极(例如,源电极)可以连接到高电压线VGHL,并且第二晶体管M2的第二电极(例如,漏电极)可以连接到输出节点NO。因此,第二晶体管M2可以与第一晶体管M1并联连接。第二晶体管M2的栅电极可以连接到承载第n+1个第一扫描信号SS1[n+1]的第n+1个第一扫描线。第二晶体管M2可以响应于第n+1个第一扫描信号SS1[n+1]而电连接高电压线VGHL和输出节点NO。
第三晶体管M3可以连接在承载低电压VGL的低电压线VGLL与中间节点NI之间,并且可以响应于具有低电压的第n个第一扫描信号SS1[n]而截止。第三晶体管M3的第一电极(例如,漏电极)可以连接到低电压线VGLL,并且第三晶体管M3的第二电极(例如,源电极)可以连接到中间节点NI。第三晶体管M3的栅电极可以连接到第n个第一扫描线。第三晶体管M3可以响应于第n个第一扫描信号SS1[n]而将低电压线VGLL和中间节点NI电隔离。
第四晶体管M4可以连接在中间节点NI与输出节点NO之间,并且可以响应于具有低电压的第n+1个第一扫描信号SS1[n+1]而截止。第四晶体管M4的第一电极(例如,漏电极)可以连接到中间节点NI,并且第四晶体管M4的第二电极(例如,源电极)可以连接到输出节点NO。因此,第四晶体管M4可以与第三晶体管M3串联连接。第四晶体管M4的栅电极可以连接到第n+1个第一扫描线。第四晶体管M4可以响应于第n+1个第一扫描信号SS1[n+1]而将中间节点NI与输出节点NO电隔离。
在实施方式中,第一晶体管M1和第二晶体管M2中的每个可以是P型晶体管(例如,PMOS晶体管),并且第三晶体管M3和第四晶体管M4中的每个可以是N型晶体管(例如,NMOS晶体管)。在这样的实施方式中,第一晶体管M1和第二晶体管M2中的每个的导通电压可以是低电压VGL,并且第三晶体管M3和第四晶体管M4中的每个的导通电压可以是高电压VGH。
当第n个第一扫描信号SS1[n]具有低电压VGL时,第一晶体管M1可以导通并且第三晶体管M3可以截止,使得高电压VGH可以被施加到输出节点NO。当第n+1个第一扫描信号SS1[n+1]具有低电压VGL时,第二晶体管M2可以导通并且第四晶体管M4可以截止,使得高电压VGH可以被施加到输出节点NO。当第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1]具有低电压时,第一晶体管M1可以导通并且第三晶体管M3可以截止,并且第二晶体管M2可以导通并且第四晶体管M4可以截止,使得高电压VGH可以被施加到输出节点NO。当第n个第一扫描信号SS1[n]和第n+1个第一扫描信号SS1[n+1]具有高电压VGH时,第一晶体管M1和第二晶体管M2可以截止,并且第三晶体管M3和第四晶体管M4可以导通,使得低电压VGL可以被施加到输出节点NO。
图10是图示根据实施方式的包括显示装置1060的电子设备1000的框图。图11是图示图10中的电子设备1000的示例的透视图,但不限于此。
参考图10和图11,电子设备1000可以包括处理器1010、存储器装置1020、存储装置1030、输入/输出(“I/O”)装置1040、电源1050和显示装置1060。显示装置1060可以是图1的显示装置100。电子设备1000可以进一步包括用于与视频卡、声卡、存储卡、通用串行总线(“USB”)装置等通信的多个端口。
在实施方式中,如图11中图示,电子设备1000可以被实现为智能电话。然而,本公开不限于此,并且电子设备1000可以被实现为移动电话、视频电话、智能平板、智能手表、平板计算机、车辆导航系统、计算机监视器、膝上型计算机、头戴式显示器等。
处理器1010可以执行特定计算或任务。在实施方式中,处理器1010可以是微处理器、中央处理单元(“CPU”)等。处理器1010可以通过地址总线、控制总线、数据总线等耦接到其它组件。在实施方式,处理器1010可以耦接到诸如外围组件互连(“PCI”)总线的扩展总线。
存储器装置1020可以存储用于电子设备1000的操作的数据。在实施方式中,存储器装置1020可以包括诸如可擦除可编程只读存储器(“EPROM”)装置、电可擦除可编程只读存储器(“EEPROM”)装置、闪存装置、相变随机存取存储器(“PRAM”)装置、电阻随机存取存储器(“RRAM”)装置、纳米浮栅存储器(“NFGM”)装置、聚合物随机存取存储器(“PoRAM”)装置、磁随机存取存储器(“MRAM”)装置、铁电随机存取存储器(“FRAM”)装置等的非易失性存储器装置,和/或诸如动态随机存取存储器(“DRAM”)装置、静态随机存取存储器(“SRAM”)装置、移动DRAM装置等的易失性存储器装置。
存储装置1030可以包括固态驱动器(“SSD”)装置、硬盘驱动器(“HDD”)装置、CD-ROM装置等。I/O装置1040可以包括诸如键盘、小键盘、触摸板、触摸屏、鼠标装置等的输入装置和诸如扬声器、打印机等的输出装置。电源1050可以供给电子设备1000的操作所需的电力。显示装置1060可以通过总线或其它通信链路耦接到其它组件。
在显示装置1060中,包含在显示装置1060中的扫描驱动器的级中的每个可以输出用于驱动P型晶体管的第一扫描信号和用于驱动N型晶体管的第二扫描信号,使得扫描驱动器的面积可以减小,并且显示装置1060的死区可以减小。尽管图示并且描述了具有相对更快导通的P型晶体管和相对更慢导通的N型晶体管两者的实施方式,但是本公开不限于此。例如,具有更快导通的N型晶体管和更慢导通的P型晶体管的实施方式可以通过使第二扫描信号SS2和第一扫描信号SS1反相来实现。又例如,具有所有P型晶体管或所有N型晶体管的实施方式可以通过增加延迟反相器和/或使第二扫描信号SS2和第一扫描信号SS1中的一个而不是两个反相来实现。
根据这些和其它实施方式的显示装置可以应用于包含在诸如计算机、笔记本、移动电话、智能电话、智能平板、PMP、PDA、MP3播放器等的电子设备中的显示装置,但不限于此。
尽管已经参考附图描述了根据说明性的实施方式的扫描驱动器和显示装置,但是所图示的实施方式是示例,并且可以在不背离如随附权利要求中阐述的本公开的范围或技术精神的情况下,由相关技术领域或相关领域中具有普通知识或技能的人员进行修改和改变。
Claims (10)
1.一种扫描驱动器,其特征在于,包括:
连接到多个像素行的多个级,
其中,所述多个级中的每个输出包括第一脉冲的第一扫描信号和包括具有比所述第一脉冲的宽度大的宽度的第二脉冲的第二扫描信号。
2.根据权利要求1所述的扫描驱动器,其特征在于,所述多个级中的每个包括:
生成所述第一扫描信号的扫描信号生成器;以及
基于所述第一扫描信号生成所述第二扫描信号的扫描信号转换器。
3.根据权利要求2所述的扫描驱动器,其特征在于,
其中,所述多个级包括第n级和第n+1级,其中,n为大于或等于1的自然数,并且
其中,所述第n级的所述扫描信号转换器基于从所述第n级的所述扫描信号生成器生成的第n个第一扫描信号和从所述第n+1级的所述扫描信号生成器生成的第n+1个第一扫描信号生成第n个第二扫描信号。
4.根据权利要求3所述的扫描驱动器,其特征在于,所述第n级的所述扫描信号转换器包括:
连接在承载高电压的高电压线与输出所述第n个第二扫描信号的输出节点之间并且响应于所述第n个第一扫描信号而导通的第一晶体管;
连接在所述高电压线与所述输出节点之间并且响应于所述第n+1个第一扫描信号而导通的第二晶体管;
连接在承载低电压的低电压线与中间节点之间并且响应于所述第n个第一扫描信号而截止的第三晶体管;以及
连接在所述中间节点与所述输出节点之间并且响应于所述第n+1个第一扫描信号而截止的第四晶体管。
5.根据权利要求3所述的扫描驱动器,其特征在于,从所述第n+1级输出的第n+1个第二扫描信号与从所述第n级输出的所述第n个第二扫描信号部分地重叠。
6.根据权利要求1所述的扫描驱动器,其特征在于,
其中,所述第二扫描信号是基于使所述第一扫描信号反相而获得的,
其中,所述第二脉冲的所述宽度是所述第一脉冲的所述宽度的两倍或更多倍。
7.一种显示装置,其特征在于,包括:
多个像素行,所述多个像素行中的每个包括多个像素;以及
包括连接到所述多个像素行的多个级的扫描驱动器,
其中,所述多个级中的每个输出包括第一脉冲的第一扫描信号和包括具有比所述第一脉冲的宽度大的宽度的第二脉冲的第二扫描信号。
8.根据权利要求7所述的显示装置,其特征在于,所述多个级中的每个包括:
生成所述第一扫描信号的扫描信号生成器;以及
基于所述第一扫描信号生成所述第二扫描信号的扫描信号转换器。
9.根据权利要求7所述的显示装置,其特征在于,所述多个像素中的每个包括:
响应于所述第一扫描信号而导通的P型晶体管;以及
响应于所述第二扫描信号而导通的N型晶体管。
10.根据权利要求7所述的显示装置,其特征在于,进一步包括:
将发射信号分别输出到所述多个像素行的发射驱动器,
其中,所述多个像素行包括第n像素行,其中,n为大于或等于3的自然数,
其中,所述多个级包括输出第n-2个第一扫描信号和第n-2个第二扫描信号的第n-2级、输出第n-1个第一扫描信号和第n-1个第二扫描信号的第n-1级以及输出第n个第一扫描信号和第n个第二扫描信号的第n级,
其中,所述发射信号包括第n发射信号,并且
其中,所述第n像素行的像素接收所述第n个第一扫描信号、所述第n个第二扫描信号、所述第n-2个第二扫描信号、所述第n发射信号和所述第n-1个第一扫描信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2022-0116681 | 2022-09-15 | ||
KR1020220116681A KR20240038217A (ko) | 2022-09-15 | 2022-09-15 | 스캔 구동부 및 이를 포함하는 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN220913880U true CN220913880U (zh) | 2024-05-07 |
Family
ID=90244259
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202322355767.3U Active CN220913880U (zh) | 2022-09-15 | 2023-08-31 | 扫描驱动器和包括扫描驱动器的显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240096286A1 (zh) |
KR (1) | KR20240038217A (zh) |
CN (1) | CN220913880U (zh) |
-
2022
- 2022-09-15 KR KR1020220116681A patent/KR20240038217A/ko unknown
-
2023
- 2023-06-21 US US18/338,569 patent/US20240096286A1/en active Pending
- 2023-08-31 CN CN202322355767.3U patent/CN220913880U/zh active Active
Also Published As
Publication number | Publication date |
---|---|
US20240096286A1 (en) | 2024-03-21 |
KR20240038217A (ko) | 2024-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108399892B (zh) | 像素以及具有像素的显示设备 | |
US10453386B2 (en) | Emission control driver and display device having the same | |
US9911384B2 (en) | Scan driver, organic light emitting diode display device and display system including the same | |
EP3879517A1 (en) | Pixel circuit | |
CN112447136B (zh) | 扫描驱动器和显示装置 | |
US11380265B2 (en) | Scan driver and display device including the same | |
US11373597B2 (en) | Organic light emitting diode display device and method of driving the same | |
CN112771602A (zh) | 显示装置 | |
US11640793B2 (en) | Display device and method of operating the same | |
KR102372054B1 (ko) | 표시 장치 및 화소 | |
US9165506B2 (en) | Organic light emitting display device and method of driving an organic light emitting display device | |
US11462170B2 (en) | Scan driver and display device | |
CN113971915A (zh) | 显示装置 | |
US11551604B2 (en) | Scan driver and display device | |
KR20230053025A (ko) | 화소 및 이를 포함하는 표시 장치 | |
US10140926B2 (en) | Display device and electronic device having the same | |
US20240062702A1 (en) | Gate driver and display device having the same | |
CN220913880U (zh) | 扫描驱动器和包括扫描驱动器的显示装置 | |
CN219534037U (zh) | 栅极驱动器 | |
KR20240003014A (ko) | 표시 장치 및 이의 구동 방법 | |
KR20240123892A (ko) | 스캔 드라이버 및 이를 포함하는 표시 장치 | |
KR20240126483A (ko) | 픽셀 회로 및 이를 포함하는 표시 장치 | |
KR20240131520A (ko) | 픽셀 회로 및 이를 포함하는 표시 장치 | |
CN118538147A (zh) | 像素电路以及包括其的显示装置 | |
KR20240008446A (ko) | 표시 장치 및 표시 장치의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |