CN219749283U - 一种芯片及废墨仓 - Google Patents

一种芯片及废墨仓 Download PDF

Info

Publication number
CN219749283U
CN219749283U CN202321023746.5U CN202321023746U CN219749283U CN 219749283 U CN219749283 U CN 219749283U CN 202321023746 U CN202321023746 U CN 202321023746U CN 219749283 U CN219749283 U CN 219749283U
Authority
CN
China
Prior art keywords
chip
terminal
chip substrate
electrical contact
clock terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202321023746.5U
Other languages
English (en)
Inventor
唐笑贤
黄俊彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jihai Microelectronics Co ltd
Original Assignee
Jihai Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jihai Microelectronics Co ltd filed Critical Jihai Microelectronics Co ltd
Priority to CN202321023746.5U priority Critical patent/CN219749283U/zh
Application granted granted Critical
Publication of CN219749283U publication Critical patent/CN219749283U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

本实用新型提供一种芯片及废墨仓,其中,本实用新型提供的一种芯片,包括:芯片基板和引导结构,所述芯片基板具有相对的第一面和第二面,所述第一面面向图像生成装置的电触针,所述第一面设置有多个电接触部,所述电接触部用于与所述电触针接触实现电连接;所述引导结构设置于所述芯片基板的第一面,所述引导结构用于在至少一个方向上引导所述电接触部与电触针的相对运动。本实用新型提供一种芯片及废墨仓,用以至少解决废墨仓在拆卸过程中,芯片容易短路,导致数据擦写异常的技术问题。

Description

一种芯片及废墨仓
技术领域
本实用新型涉及打印耗材技术领域,尤其涉及一种芯片及废墨仓。
背景技术
打印机等图像生成装置,在使用时会产生废墨,因此需要配有可以用来收集废墨的废墨仓,为了使得废墨仓与图像生成装置相互匹配,通常在废墨仓上设置有芯片,该芯片存储一些基本信息例如生产厂家、序列号等相关信息,以及计算废墨量。
相关技术中,废墨仓可拆卸地安装于图像生成装置中,在拆卸过程中,打印机的VCC触针容易触碰到废墨仓芯片的时钟端子,即SCL端子,引起短路,导致图像生成装置漏电至芯片SCL端子,再漏电至芯片的电源端子,即VCC端子,造成带电可擦可编程只读存储器(Electrically Erasable Programmable Read Only Memory,简称EEPROM)回写中断,即静态随机存储器(Static Random-Access Memory,简称SRAM)数据无法回写到EEPROM模块,导致数据擦写异常,影响图像生成装置的正常工作。
实用新型内容
本实用新型提供一种芯片及废墨仓,用以至少解决废墨仓在拆卸过程中,芯片容易短路,导致数据擦写异常的技术问题。
为了实现上述目的,本实用新型提供一种芯片,包括:
芯片基板,所述芯片基板具有相对的第一面和第二面,所述第一面面向图像生成装置的电触针,所述第一面设置有多个电接触部,所述电接触部用于与所述电触针接触实现电连接;
引导结构,所述引导结构设置于所述芯片基板的第一面,所述引导结构被构造为在至少一个方向上引导所述电接触部与电触针的相对运动。
本实用新型提供一种芯片,通过设置引导结构来引导电接触部与电触针的相对运动,在废墨仓被安装或取下的过程中,可以避免电接触部与电触针发生错位接触,从而防止引起短路等问题,确保图像生成装置的正常工作。
在一种可能实施的方式中,多个所述电接触部其中的两个所述电接触部分别为时钟端子和电源端子,所述时钟端子和所述电源端子在与所述第一面垂直的至少一个方向上具有间隙。
在一种可能实施的方式中,所述芯片基板包括第一芯片基板本体和层叠设置于所述第一芯片基板本体的第一转接板,所述引导结构包括开设在所述第一转接板端部的第一缺口槽;
所述时钟端子设置于所述第一转接板,所述时钟端子和相邻的所述电接触部分别位于所述第一缺口槽的延伸方向的相对两侧,且所述第一缺口槽的开口朝向所述电源端子;或,
所述电源端子设置于所述第一转接板,所述电源端子和相邻的所述电接触部分别位于所述第一缺口槽的延伸方向的相对两侧,且所述第一缺口槽的开口朝向所述时钟端子。
在一种可能实施的方式中,所述第一芯片基板本体的面向所述第一转接板的一面还设置有第一通信部,所述第一通信部与设置于所述第一芯片基板本体的所述电接触部电连接;
所述第一转接板的面向所述第一芯片基板本体的一面还设置有第二通信部,所述第二通信部与所述第一通信部的位置相对应,所述第二通信部与设置于所述第一转接板的所述电接触部电连接,且所述第二通信部电连接于所述第一通信部。
在一种可能实施的方式中,所述芯片基板包括第二芯片基板本体和第二转接板,所述引导结构包括开设在所述第二转接板端部的第二缺口槽;
所述时钟端子设置于所述第二芯片基板本体,所述第二转接板至少转接于所述时钟端子,所述时钟端子和相邻的所述电接触部分别位于所述第二缺口槽的延伸方向的相对两侧,且所述第二缺口槽的开口朝向所述电源端子;或,
所述电源端子设置于所述第二芯片基板本体,所述第二转接板至少转接于所述电源端子,所述电源端子和相邻的所述电接触部分别位于所述第二缺口槽的延伸方向的相对两侧,且所述第二缺口槽的开口朝向所述时钟端子。
在一种可能实施的方式中,所述引导结构包括开设在所述芯片基板的第一面的至少一个引导槽,至少一个所述引导槽位于相邻的两个所述电接触部之间。
在一种可能实施的方式中,所述引导槽包括第一引导槽,所述第一引导槽位于所述时钟端子和所述电源端子之间的间隙位置;或,
所述引导槽包括第二引导槽,所述第二引导槽自所述时钟端子和相邻的所述电接触部之间延伸到所述电源端子。
在一种可能实施的方式中,所述引导结构包括设置在所述芯片基板表面的至少一个阻挡部,至少一个所述阻挡部位于相邻的两个所述电接触部之间。
在一种可能实施的方式中,所述阻挡部包括第一阻挡部,所述第一阻挡部位于所述时钟端子和所述电源端子之间的间隙位置;或,
所述阻挡部包括第二阻挡部,所述第二阻挡部自所述电源端子和相邻的所述电接触部之间延伸到所述时钟端子。
本实用新型还提供一种废墨仓,包括废墨仓本体和上述的芯片。
本实用新型提供的芯片及废墨仓,通过第一转接板或第二转接板,使得两排电接触部位于不同的面内,从而在拆卸废墨仓时,电触针被限制,可以防止电接触部与电触针发生错位接触。
本实用新型提供的芯片及废墨仓,引导结构包括开设在芯片基板的第一面的引导槽,在拆卸废墨仓时,第五电触针陷入引导槽,从而使得第五电触针不会触碰到时钟端子,防止数据擦写异常。
本实用新型提供的芯片及废墨仓,引导结构包括设置在芯片基板表面的阻挡部,通过阻挡部对电触针的阻挡作用,限制了电触针的活动,使得第五电触针不会触碰到时钟端子,防止数据擦写异常。
除了上面所描述的本实用新型实施例解决的技术问题、构成技术方案的技术特征以及由这些技术方案的技术特征所带来的有益效果外,本实用新型实施例提供的一种芯片及废墨仓所能解决的其他技术问题、技术方案中包含的其他技术特征以及这些技术特征带来的有益效果,将在具体实施方式中作进一步详细的说明。
附图说明
为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作以简单地介绍,显而易见地,下面描述中的附图是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中的芯片的结构示意图;
图2为相关技术中的导电件的立体结构示意图;
图3为本实用新型实施例提供的芯片的结构示意图;
图4为本实用新型实施例提供的芯片的第一芯片基板本体的结构示意图;
图5为本实用新型实施例提供的芯片的第一转接板的结构示意图;
图6为本实用新型实施例提供的又一芯片的结构示意图;
图7为本实用新型实施例提供的芯片的第二转接板在一个视角下的结构示意图;
图8为本实用新型实施例提供的芯片的第二转接板在另一个视角下的结构示意图;
图9为本实用新型实施例提供的又一芯片的结构示意图;
图10为本实用新型实施例提供的又一芯片的结构示意图;
图11为本实用新型实施例提供的又一芯片的结构示意图;
图12为本实用新型实施例提供的又一芯片的结构示意图。
附图标记说明:
10-芯片基板;
11-第一通信部;
12-第一芯片基板本体;
13-第二芯片基板本体;
20-电接触部;
21-时钟端子;
22-电源端子;
23-第一备用端子;
24-复位端子;
25-第二备用端子;
26-接地端子;
27-数据端子;
31-第一转接板;
311-第一缺口槽;
314-第三缺口槽;
312-转接部;
313-第二通信部;
32-引导槽;
321-第一引导槽;
322-第二引导槽;
323-第三引导槽;
33-阻挡部;
331-第一阻挡部;
332-第二阻挡部;
333-第三阻挡部;
34-第二转接板;
341-第二缺口槽;
342-第四缺口槽;
40-导电件;
41-电触针;
411-第一电触针;
412-第二电触针;
413-第三电触针;
414-第四电触针;
415-第五电触针;
416-第六电触针;
417-第七电触针。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,下面将结合本实用新型中的附图,对本实用新型中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
参考图1所示,废墨仓上设置的芯片通常有两排电接触部20,第一排的电接触部20依次为第一备用端子23、时钟端子21、复位端子24和第二备用端子25,第二排的电接触部20依次为电源端子22、接地端子26、数据端子27。其中,数据端子27即SDA端子,用于读取需要的信息或者将新信息存储在存储单元中。时钟端子21即SCL端子,是用于将时钟信号传输给芯片的存储单元的端子触点。复位端子24即RST端子。接地端子26即GND端子,是用于将芯片的存储单元接地的端子触点。电源端子22即VCC端子,是用于将电能供应给芯片的存储单元的端子触点。第一备用端子23和第二备用端子25可用于烧录数据。
容易理解的是,各排电接触部20可以是呈直线状排列,即每排中的电接触部20对齐;各排电接触部20也可以是成曲线状排列,即每排中相邻的两个电接触部20在与排列方向垂直的方向上相互错开。
芯片与图像生成装置之间的通信通过图2所示的导电件40上的电触针41与电接触部20进行接触而实现,导电件40与图像生成装置的主控电路电连接通讯。
参考图1和图2所示,导电件40上的电触针41有多个,分别与对应功能的电接触部20一一对应接触。其中,电触针41有两排,位于第一排的电触针41分别为第一电触针411、第二电触针412、第三电触针413和第四电触针414,第一排的电触针41分别与第一排的电接触部20对应接触连接。位于第二排的电触针41分别为第五电触针415、第六电触针416和第七电触针417。位于第二排的电触针41分别与第二排的电接触部20对应接触连接。
其中,第五电触针415即VCC触针,VCC触针与废墨仓芯片的电源端子22连接时,芯片的电源端子22为接通状态,图像生成装置与芯片的静态随机存取存储器(StaticRandom-Access Memory,简称SRAM)通信。当VCC掉电时,例如废墨仓被取下,或者图像生成装置切断电源,SRAM数据才回写到带电可擦可编程只读存储器(Electrically ErasableProgrammable read only memory,简称EEPROM)模块。
然而,由于废墨仓被取下时,图像生成装置VCC触针容易触碰到芯片的时钟端子21造成短路,导致漏电至芯片的时钟端子21,再漏电至芯片的电源端子22,即芯片的电源端子22为接通状态,造成中断EEPROM回写,SRAM数据无法回写到EEPROM模块,导致数据擦写异常。
鉴于上述背景,本实用新型提供的芯片及废墨仓,通过设置引导结构来引导电接触部20与电触针41的相对运动,在废墨仓被安装或取下的过程中,可以避免电接触部20与电触针41发生错位接触,从而防止引起短路等问题。
下面参考附图描述本实用新型实施例提供的芯片及废墨仓。
参考图2和图3所示,本实用新型提供一种芯片,包括:芯片基板10和引导结构,芯片基板10具有相对的第一面和第二面,第一面面向图像生成装置的电触针41,第一面设置有多个电接触部20,电接触部20用于与电触针41接触实现电连接;引导结构设置于芯片基板10的第一面,引导结构被构造为在至少一个方向上引导电接触部20与电触针41的相对运动。
本实用新型提供一种芯片,通过设置引导结构来引导电接触部20与电触针41的相对运动,在废墨仓被安装或取下的过程中,可以避免电接触部20与电触针41发生错位接触,从而防止引起短路等问题,确保图像生成装置的正常工作。
在一种可能实施的方式中,芯片基板10可以是印制线路板(Printed CircuitBoard,简称为PCB)基板,该PCB基板可以为双面PCB基板,也可以是多层PCB基板,在芯片基板10上设置芯片电路。
在一种可能实施的方式中,参考图3所示,多个电接触部20其中的两个电接触部20分别为时钟端子21和电源端子22,时钟端子21和电源端子22在与第一面垂直的至少一个方向上具有间隙。
在一种可能实施的方式中,时钟端子21和电源端子22在与第一面垂直的两个方向上具有间隙,可以是多个电接触部20于第一面排布成两排,时钟端子21排布在两排电接触部20中的第一排,电源端子22排布在两排电接触部20中的第二排,第一排和第二排之间具有间隙,且时钟端子21所在的列与电源端子22所在的列之间也具有间隙。
在一种可能实施的方式中,第一排的电接触部20依次为第一备用端子23、时钟端子21、复位端子24和第二备用端子25,第二排的电接触部20依次为电源端子22、接地端子26、数据端子27,其中,数据端子27即SDA端子,时钟端子21即SCL端子,复位端子24即RST端子,接地端子26即GND端子,电源端子22即VCC端子。
在其他可能实施的方式中,时钟端子21和电源端子22在与第一面垂直的一个方向上具有间隙,可以是电接触部20于第一面排布成一排,且时钟端子21和电源端子22之间具有间隙。
在一种可能实施的方式中,参考图3、图4和图5所示,芯片基板10包括第一芯片基板本体12和层叠设置于第一芯片基板本体12的第一转接板31,引导结构包括开设在第一转接板31端部的第一缺口槽311;时钟端子21设置于第一转接板31,时钟端子21和相邻的电接触部20分别位于第一缺口槽311的延伸方向的相对两侧,且第一缺口槽311的开口朝向电源端子22。第一缺口槽311的延伸方向参考图3中的箭头Y指示的方向。
在其他可能实施的方式中,芯片基板10包括第一芯片基板本体12和层叠设置于第一芯片基板本体12的第一转接板31,引导结构包括开设在第一转接板31端部的第一缺口槽311;电源端子22设置于第一转接板31,电源端子22和相邻的电接触部20分别位于第一缺口槽311的延伸方向的相对两侧,且第一缺口槽311的开口朝向时钟端子21。第一缺口槽311的延伸方向参考图3中的箭头Y指示的方向。
在一种可能实施的方式中,在多个电接触部20于第一面排布成两排的情况下,两排电接触部20其中的一排电接触部20设置于第一转接板31,引导结构还包括开设在第一转接板31端部的第三缺口槽314,第三缺口槽314延伸到其余相邻的两个电接触部20之间,第三缺口槽314的开口朝向两排电接触部20其中的另一排中的电接触部20,提高引导作用。
在一种可能实施的方式中,可以是第一排电接触部20设置于第一转接板31,第二排电接触部20设置于第一芯片基板本体12,第一转接板31的端部开设有第三缺口槽314,第三缺口槽314延伸到第一排中相邻的两个电接触部20之间,且第三缺口槽314的开口朝向第二排中的电接触部20。
容易理解的是,开口朝向时钟端子21或电源端子22的第三缺口槽314为第一缺口槽311。
在一种可能实施的方式中,也可以是第二排电接触部20设置于第一转接板31,第一排电接触部20设置于第一芯片基板本体12,第一转接板31的端部开设有第三缺口槽314,第三缺口槽314延伸到第二排中相邻的两个电接触部20之间,且第三缺口槽314的开口朝向第一排中的电接触部20。
在一种可能实施的方式中,第一缺口槽311贯穿第一转接板31的两面,第一缺口槽311可以呈矩形,也可以呈弧形或U形等。第三缺口槽314贯穿第一转接板31的两面,第三缺口槽314可以呈矩形,也可以呈弧形或U形等。
在一种可能实施的方式中,第一转接板31连接于第一排电接触部20,因第一转接板31具有一定的厚度,使得第一排电接触部20和第二排电接触部20位于不同的面内,第一缺口槽311的边缘与芯片基板10之间形成台阶,因而也在时钟端子21和电源端子22之间也形成台阶,在拆卸废墨仓时,电触针41被台阶阻挡限制,可以防止电接触部20与电触针41发生错位接触。第一转接板31可以在第一缺口槽311的延伸方向上引导电接触部20与电触针41的相对运动。
在一种可能实施的方式中,第一芯片基板本体12与第一转接板31相互连接,其连接方式包括但不限于是粘贴,例如双面胶连接等,提高第一转接板31固定的稳定性。
在一种可能实施的方式中,第一缺口槽311可以是一个,延伸到时钟端子21和第一备用端子23之间,在对废墨仓进行安装和取下的过程中,第五电触针415可以位于第一缺口槽311内,因第一转接板31存在的厚度,起到防止第五电触针415与时钟端子21接触造成短路的问题发生。
在一种可能实施的方式中,第三缺口槽314可以是多个,分别延伸到第一排中每两个相邻的两个电接触部20之间,或分别延伸到第二排中每两个相邻的两个电接触部20之间,可以进一步实现对多个电触针41的引导作用,确保图像生成装置的正常工作。
在一种可能实施的方式中,参考图3、图4和图5所示,第一芯片基板本体12的面向第一转接板31的一面还设置有第一通信部11,第一通信部11与设置于第一芯片基板本体12的电接触部20电连接;第一转接板31的面向第一芯片基板本体12的一面还设置有第二通信部313,第二通信部313与第一通信部11的位置相对应,第二通信部313与设置于第一转接板31的电接触部20电连接,且第二通信部313电连接于第一通信部11。
在一种可能实施的方式中,第一通信部11可以是有两个焊接点,两个焊接点分别为第一焊接点SCL’和第二焊接点RST’,第二通信部313也可以是有两个焊接点,第一通信部11的两个焊接点分别与第二通信部313的两个焊接点对应焊接连接,实现第一转接板31与第一芯片基板本体12的相互连接。
在一种可能实施的方式中,参考图6和图7所示,芯片基板10包括第二芯片基板本体13和第二转接板34,引导结构包括开设在第二转接板34端部的第二缺口槽341;电源端子22设置于第二芯片基板本体13,第二转接板34至少转接于电源端子22,电源端子22和相邻的电接触部20分别位于第二缺口槽341的延伸方向的相对两侧,且第二缺口槽341的开口朝向时钟端子21。
在其他可能实施的方式中,芯片基板10包括第二芯片基板本体13和第二转接板34,引导结构包括开设在第二转接板34端部的第二缺口槽341;时钟端子21设置于第二芯片基板本体13,第二转接板34至少转接于时钟端子21,时钟端子21和相邻的电接触部20分别位于第二缺口槽341的延伸方向的相对两侧,且第二缺口槽341的开口朝向电源端子22。
在一种可能实施的方式中,在多个电接触部20于第一面排布成两排的情况下,第二转接板34转接于两排电接触部20其中的一排电接触部20,引导结构还包括开设在第二转接板34端部的第四缺口槽342,第四缺口槽342延伸到其中的一排中其余相邻的两个电接触部20之间,且第四缺口槽342的开口朝向其中的另一排中的电接触部20。
参考图6、图7和图8所示,为了实现第二转接板34转接于两排电接触部20其中的一排电接触部20,第二转接板34包括多个转接部312,多个转接部312与设置于第二转接板34的电接触部20的位置相对应的,第二转接板34的电接触部20通过转接部312电连接于第二芯片基板本体13的对应电接触部20。通过转接部312实现了转接作用,将第二芯片基板本体13的一排电接触部20转接至第二转接板34的背向第二芯片基板本体13的一面。
在一种可能实施的方式中,可以是第二转接板34转接于第一排电接触部20,第四缺口槽342延伸到第一排中相邻的两个电接触部20之间,且第四缺口槽342的开口朝向第二排中的电接触部20。
在一种可能实施的方式中,也可以是第二转接板34转接于第二排电接触部20,第四缺口槽342延伸到第二排中相邻的两个电接触部20之间,且第四缺口槽342的开口朝向第一排中的电接触部20。
容易理解的是,开口朝向时钟端子21或电源端子22的第四缺口槽342为第二缺口槽341。
在一种可能实施的方式中,第二缺口槽341贯穿第二转接板34的两面,第二缺口槽341可以呈矩形,也可以呈弧形或U形等。第四缺口槽342可以是一个,也可以是多个,第四缺口槽342贯穿第二转接板34的两面,第四缺口槽342可以呈矩形,也可以呈弧形或U形等。
在一种可能实施的方式中,第二转接板34与第二芯片基板本体13的连接方式包括但不限于是粘贴,例如双面胶连接等,提高第二转接板34固定的稳定性。
在一种可能实施的方式中,参考图9所示,引导结构包括开设在芯片基板10的第一面的至少一个引导槽32,至少一个引导槽32位于相邻的两个电接触部20之间。引导槽32具有一定的深度,引导槽32可以在自身的延伸方向上引导电接触部20与电触针41的相对运动。
参考图9所示,箭头Z指示的方向为芯片面向电触针41的方向,即为废墨仓的安装方向,各排电接触部20的排布方向参考图9中的箭头X指示的方向,引导槽32的延伸方向参考图9中的箭头Y指示的方向,各排电接触部20的排布方向垂直于废墨仓的安装方向,引导槽32的延伸方向垂直于废墨仓的安装方向。
在一种可能实施的方式中,引导槽32包括第一引导槽321,第一引导槽321位于时钟端子21和电源端子22之间的间隙位置。第一引导槽321为芯片基板10的第一面挖出的镂空部,在拆卸废墨仓时,第五电触针415陷入第一引导槽321,从而使得第五电触针415不会触碰到时钟端子21。
在一种可能实施的方式中,在多个电接触部20于第一面排布成两排的情况下,沿着引导槽32的延伸方向,引导槽32的第一端可以是位于第一排电接触部20相邻的两个电接触部20之间的区域内,引导槽32的第二端可以是位于第一排电接触部20和第二排电接触部20之间的区域内,引导槽32的第二端还可以是在第二排电接触部20的远离第一排电接触部20的一侧。
通过第一引导槽321,可以在安装或者取下废墨仓时,引导第五电触针415的运动,使得第五电触针415位于第一引导槽321,防止第五电触针415接触到时钟端子21。
在一种可能实施的方式中,参考图10所示,引导槽32包括第二引导槽322,第二引导槽322自时钟端子21和相邻的电接触部20之间延伸到电源端子22。
在一种可能实施的方式中,参考图9所示,引导槽32可以是多个,引导槽32可以是包括位于时钟端子21和电源端子22之间的间隙位置的第一引导槽321之外,还包括位于其他相邻的两个电接触部20之间第三引导槽323,例如第三引导槽323可以是位于复位端子24和第二备用端子25之间。这样的结构,可以有效提升引导作用。
在一种可能实施的方式中,引导槽32还可以是包括自时钟端子21和相邻的电接触部20之间延伸到电源端子22的第二引导槽322之外,还包括位于其他相邻的两个电接触部20之间第三引导槽323,例如第三引导槽323可以是位于复位端子24和第二备用端子25之间。这样的结构,可以有效提升引导作用。
在一种可能实施的方式中,参考图11所示,引导结构包括设置在芯片基板10表面的至少一个阻挡部33,至少一个阻挡部33位于相邻的两个电接触部20之间。阻挡部33的延伸方向参考图11中的箭头Y指示的方向。
在一种可能实施的方式中,阻挡部33为凸出于芯片基板10表面的凸棱,该凸棱可以是长条状或弧段状等,在拆卸废墨仓时,通过阻挡部33对电触针41的阻挡作用,限制了电触针41的活动,使得第五电触针415不会触碰到时钟端子21,防止短路以及数据擦写异常。
在一种可能实施的方式中,阻挡部33包括第一阻挡部331,第一阻挡部331位于时钟端子21和电源端子22之间的间隙位置。通过第一阻挡部331对第五电触针415的阻隔作用,可以有效防止第五电触针415接触到时钟端子21造成短路,防止数据擦写异常。
在一种可能实施的方式中,参考图12所示,阻挡部33包括第二阻挡部332,第二阻挡部332自电源端子22和相邻的电接触部20之间延伸到时钟端子21。这样的结构也能起到对第五电触针415阻隔的作用,防止第五电触针415接触到时钟端子21造成短路,防止数据擦写异常。
在一种可能实施的方式中,参考图11所示,为了提升引导作用,阻挡部33包括第一阻挡部331之外,阻挡部33还包括位于其他相邻的两个电接触部20之间的第三阻挡部333,例如,第三阻挡部333可以是位于复位端子24和第二备用端子25之间。这样的结构,可以有效提升阻挡作用,防止错位接触。
在一种可能实施的方式中,为了提升引导作用,阻挡部33包括第二阻挡部332之外,还包括位于其他相邻的两个电接触部20之间的第三阻挡部333,例如,第三阻挡部333可以是位于复位端子24和第二备用端子25之间。这样的结构,可以有效提升阻挡作用,防止错位接触。
本实用新型提供的芯片还包括存储部分图中未示出,存储部分可以用于存储有关废墨仓或芯片的信息,例如芯片的制造日期、厂商、废墨仓的型号、记录废墨仓中废墨的容量、认证数据等可改写或只读信息,其中,认证数据可以包括芯片序列号、墨水序列号、数字签名、种子seed数据或校验数据中的一种或者几种。
在一种可能实施的方式中,存储部分可以包括控制单元和存储单元,存储单元及控制单元可以集成地设计在集成电路或者晶元中,若存储部分被设计为晶元,其固定到柔性电路板可以采用软封装的方式,或者硬封装的形式,在此不限制。
在一种可能实施的方式中,控制单元用于芯片内部控制和运算,控制单元可以是单片机MCU、微控制器、FPGA、逻辑电路ASIC等,用于控制芯片与图像生成装置之间的通信,对存储单元读取信息以及向存储单元存储信息。
在一种可能实施的方式中,图像生成装置包括但不限于是打印机、复印机等。
本实用新型还提供一种废墨仓,包括废墨仓本体和上述的芯片。上述的芯片可以是粘贴或者嵌设在废墨仓本体的表面。
废墨仓用于收集产生的废墨,在将废墨仓安装后插拔时,上述芯片的电接触部20与图像生成装置的导电件40上的电触针41进行接触而实现通信,通过上述芯片可确保废墨仓与图像生成装置相互匹配。
本实用新型提供的芯片及废墨仓,通过第一转接板31或第二转接板34,使得两排电接触部20位于不同的面内,从而在拆卸废墨仓时,电触针41被限制,可以防止电接触部20与电触针41发生错位接触。
本实用新型提供的一种芯片及废墨仓,引导结构包括开设在芯片基板10的第一面的引导槽32,在拆卸废墨仓时,可以引导第五电触针415的滑行,从而使得第五电触针415不会触碰到时钟端子21,防止数据擦写异常。
本实用新型提供的一种芯片及废墨仓,引导结构包括设置在芯片基板10表面的阻挡部33,通过阻挡部33对电触针41的阻挡作用,限制了电触针41的活动,使得第五电触针415不会触碰到时钟端子21,防止数据擦写异常。
在本实用新型的描述中,需要理解的是,所使用的术语“中心”、“长度”、“宽度”、“厚度”、“顶端”、“底端”、“上”、“下”、“左”、“右”、“前”、“后”、“竖直”、“水平”、“内”、“外”“轴向”、“周向”等指示方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的位置或原件必须具有特定的方位、以特定的构造和操作,因此不能理解为对本实用新型的限制。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本实用新型的描述中,“多个”的含义是至少两个,例如两个、三个等,除非另有明确具体的限定。
在本实用新型中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等应做广义理解,例如可以是固定连接,也可以是可拆卸连接,或成为一体;可以是机械连接,也可以是电连接或者可以互相通讯;可以是直接相连,也可以通过中间媒介间接相连,可以使两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。
在本实用新型中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。

Claims (10)

1.一种芯片,其特征在于,包括:
芯片基板(10),所述芯片基板(10)具有相对的第一面和第二面,所述第一面面向图像生成装置的电触针(41),所述第一面设置有多个电接触部(20),所述电接触部(20)用于与所述电触针(41)接触实现电连接;
引导结构,所述引导结构设置于所述芯片基板(10)的第一面,所述引导结构被构造为在至少一个方向上引导所述电接触部(20)与电触针(41)的相对运动。
2.根据权利要求1所述的芯片,其特征在于,多个所述电接触部(20)其中的两个所述电接触部(20)分别为时钟端子(21)和电源端子(22),所述时钟端子(21)和所述电源端子(22)在与所述第一面垂直的至少一个方向上具有间隙。
3.根据权利要求2所述的芯片,其特征在于,所述芯片基板(10)包括第一芯片基板本体(12)和层叠设置于所述第一芯片基板本体(12)的第一转接板(31),所述引导结构包括开设在所述第一转接板(31)端部的第一缺口槽(311);
所述时钟端子(21)设置于所述第一转接板(31),所述时钟端子(21)和相邻的所述电接触部(20)分别位于所述第一缺口槽(311)的延伸方向的相对两侧,且所述第一缺口槽(311)的开口朝向所述电源端子(22);或,
所述电源端子(22)设置于所述第一转接板(31),所述电源端子(22)和相邻的所述电接触部(20)分别位于所述第一缺口槽(311)的延伸方向的相对两侧,且所述第一缺口槽(311)的开口朝向所述时钟端子(21)。
4.根据权利要求3所述的芯片,其特征在于,所述第一芯片基板本体(12)的面向所述第一转接板(31)的一面还设置有第一通信部(11),所述第一通信部(11)与设置于所述第一芯片基板本体(12)的所述电接触部(20)电连接;
所述第一转接板(31)的面向所述第一芯片基板本体(12)的一面还设置有第二通信部(313),所述第二通信部(313)与所述第一通信部(11)的位置相对应,所述第二通信部(313)与设置于所述第一转接板(31)的所述电接触部(20)电连接,且所述第二通信部(313)电连接于所述第一通信部(11)。
5.根据权利要求2所述的芯片,其特征在于,所述芯片基板(10)包括第二芯片基板本体(13)和第二转接板(34),所述引导结构包括开设在所述第二转接板(34)端部的第二缺口槽(341);
所述时钟端子(21)设置于所述第二芯片基板本体(13),所述第二转接板(34)至少转接于所述时钟端子(21),所述时钟端子(21)和相邻的所述电接触部(20)分别位于所述第二缺口槽(341)的延伸方向的相对两侧,且所述第二缺口槽(341)的开口朝向所述电源端子(22);或,
所述电源端子(22)设置于所述第二芯片基板本体(13),所述第二转接板(34)至少转接于所述电源端子(22),所述电源端子(22)和相邻的所述电接触部(20)分别位于所述第二缺口槽(341)的延伸方向的相对两侧,且所述第二缺口槽(341)的开口朝向所述时钟端子(21)。
6.根据权利要求2所述的芯片,其特征在于,所述引导结构包括开设在所述芯片基板(10)的第一面的至少一个引导槽(32),至少一个所述引导槽(32)位于相邻的两个所述电接触部(20)之间。
7.根据权利要求6所述的芯片,其特征在于,所述引导槽(32)包括第一引导槽(321),所述第一引导槽(321)位于所述时钟端子(21)和所述电源端子(22)之间的间隙位置;或,
所述引导槽(32)包括第二引导槽(322),所述第二引导槽(322)自所述时钟端子(21)和相邻的所述电接触部(20)之间延伸到所述电源端子(22)。
8.根据权利要求2所述的芯片,其特征在于,所述引导结构包括设置在所述芯片基板(10)表面的至少一个阻挡部(33),至少一个所述阻挡部(33)位于相邻的两个所述电接触部(20)之间。
9.根据权利要求8所述的芯片,其特征在于,所述阻挡部(33)包括第一阻挡部(331),所述第一阻挡部(331)位于所述时钟端子(21)和所述电源端子(22)之间的间隙位置;或,
所述阻挡部(33)包括第二阻挡部(332),所述第二阻挡部(332)自所述电源端子(22)和相邻的所述电接触部(20)之间延伸到所述时钟端子(21)。
10.一种废墨仓,其特征在于,包括废墨仓本体和权利要求1-9任一所述的芯片。
CN202321023746.5U 2023-04-28 2023-04-28 一种芯片及废墨仓 Active CN219749283U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202321023746.5U CN219749283U (zh) 2023-04-28 2023-04-28 一种芯片及废墨仓

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202321023746.5U CN219749283U (zh) 2023-04-28 2023-04-28 一种芯片及废墨仓

Publications (1)

Publication Number Publication Date
CN219749283U true CN219749283U (zh) 2023-09-26

Family

ID=88086206

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202321023746.5U Active CN219749283U (zh) 2023-04-28 2023-04-28 一种芯片及废墨仓

Country Status (1)

Country Link
CN (1) CN219749283U (zh)

Similar Documents

Publication Publication Date Title
US10394160B2 (en) Toner cartridge and developing cartridge for image forming apparatus, and image forming apparatus
JP4910170B2 (ja) 通信ポートを備えたバッテリーパック
JP2020128100A (ja) 印刷材収容体
EP1338931B1 (en) Connector, development cartridge, and image forming apparatus
CN107953677A (zh) 用于与附属于成像盒的电路板共同使用的电子芯片、成像盒及修复成像盒方法
US11256206B2 (en) Electrical parameter detection method, chip, consumable, and image forming apparatus
CN110297413B (zh) 图像形成设备、图像形成设备用显影盒
CN212636918U (zh) 芯片组及成像盒
CN219749283U (zh) 一种芯片及废墨仓
JP3969127B2 (ja) コネクタ、現像カートリッジ及び画像形成装置
EP4177062A1 (en) Chip and ink cartridge
CN218998392U (zh) 一种转接电路板及墨盒
CN218728620U (zh) 成像盒及成像设备
CN218917926U (zh) 一种芯片、耗材盒以及图像形成装置
CN211684194U (zh) 耗材芯片及耗材
CN217333115U (zh) 一种碳粉盒
CN217073783U (zh) 耗材芯片及耗材盒
CN221137275U (zh) 芯片组件和成像材料盒
JP4386616B2 (ja) コネクタ、現像カートリッジ及び画像形成装置
CN210274705U (zh) 一种耗材芯片
CN216804903U (zh) 耗材芯片与耗材盒
CN212135483U (zh) 支架组合
CN219706488U (zh) 芯片组件、内胆、再生墨盒及图像形成装置
CN211641447U (zh) 打印设备及其墨盒
CN219927277U (zh) 一种打印耗材芯片及打印装置

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant