CN218886802U - 像素电路和显示设备 - Google Patents

像素电路和显示设备 Download PDF

Info

Publication number
CN218886802U
CN218886802U CN202222528517.0U CN202222528517U CN218886802U CN 218886802 U CN218886802 U CN 218886802U CN 202222528517 U CN202222528517 U CN 202222528517U CN 218886802 U CN218886802 U CN 218886802U
Authority
CN
China
Prior art keywords
switching element
electrode
data
initialization
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202222528517.0U
Other languages
English (en)
Inventor
朴埈贤
金亨锡
姜章美
郑珉在
田武经
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Application granted granted Critical
Publication of CN218886802U publication Critical patent/CN218886802U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开涉及像素电路和显示设备。所述像素电路包括发光元件、驱动开关元件、存储电容器、数据电压施加开关元件和第一泄漏补偿开关元件。所述驱动开关元件被配置为驱动所述发光元件。所述存储电容器连接到所述驱动开关元件。所述数据电压施加开关元件被配置为将数据电压施加到所述存储电容器。所述第一泄漏补偿开关元件连接在所述存储电容器和所述数据电压施加开关元件之间。

Description

像素电路和显示设备
技术领域
本实用新型的实施例一般地涉及一种像素电路和一种包括所述像素电路的显示设备,并且更具体地,涉及一种用于减少电流泄漏以改善显示质量的像素电路和一种包括所述像素电路的显示设备。
背景技术
通常,显示设备包括显示面板和显示面板驱动器。显示面板包括多条栅极线、多条数据线、多条发射线和多个像素。显示面板驱动器包括栅极驱动器、数据驱动器、发射驱动器和驱动控制器。栅极驱动器将栅极信号输出到栅极线。数据驱动器将数据电压输出到数据线。发射驱动器将发射信号输出到发射线。驱动控制器控制栅极驱动器、数据驱动器和发射驱动器。
在支持低频率驱动和可变频率驱动的显示设备中,可能因由于像素电路中的电流泄漏导致的根据驱动频率的亮度差异而出现闪烁,或者可能因根据驱动频率的亮度差异而使驱动频率的改变被用户无意地识别,导致不太理想的图像显示。
本背景技术部分中公开的上述信息仅用于理解本实用新型的背景技术,并且因此,它可能包含不构成现有技术的信息。
实用新型内容
与一个或多个实用新型一致的实施例提供一种能够在支持低频率驱动和可变频率驱动的显示设备中减少电流泄漏并且改善显示质量的像素电路。
与一个或多个实用新型一致的实施例还提供一种包括所述像素电路的显示设备。
本实用新型的附加特征将在随后的描述中阐述,并且部分地将根据该描述而显而易见,或者可以通过对本实用新型的实践而获知。
在实施例中,一种像素电路包括发光元件、驱动开关元件、存储电容器、数据电压施加开关元件和第一泄漏补偿开关元件。所述驱动开关元件被配置为驱动所述发光元件。所述存储电容器连接到所述驱动开关元件。所述数据电压施加开关元件被配置为将数据电压施加到所述存储电容器。所述第一泄漏补偿开关元件连接在所述存储电容器和所述数据电压施加开关元件之间。
在实施例中,所述像素电路还可以包括:第二泄漏补偿开关元件,包括连接到所述驱动开关元件的控制电极的输入电极和连接到所述第一泄漏补偿开关元件的控制电极的控制电极。所述驱动开关元件和所述数据电压施加开关元件可以是P型晶体管。所述第一泄漏补偿开关元件和所述第二泄漏补偿开关元件可以是N型晶体管。所述驱动开关元件可以被配置为将驱动电流施加到所述发光元件,并且所述存储电容器可以连接到所述驱动开关元件的所述控制电极。
在实施例中,所述像素电路还可以包括:数据初始化开关元件,连接到所述第二泄漏补偿开关元件的输出电极并且被配置为将初始化电压施加到所述第二泄漏补偿开关元件的所述输出电极;阈值电压补偿开关元件,连接在所述数据初始化开关元件的输出电极和所述驱动开关元件的输出电极之间;以及发光元件初始化开关元件,连接到所述发光元件的阳极电极。
在实施例中,施加到所述数据初始化开关元件的控制电极的控制信号可以是第N数据初始化栅极信号,并且施加到所述发光元件初始化开关元件的控制电极的控制信号可以是第N+K数据初始化栅极信号,其中,N是正整数,并且K是正整数。
在实施例中,施加到所述数据初始化开关元件的控制电极的控制信号可以是数据初始化栅极信号,并且施加到所述发光元件初始化开关元件的控制电极的控制信号可以是与所述数据初始化栅极信号不同的发光元件初始化栅极信号。
在实施例中,施加到所述发光元件初始化开关元件的输入电极的发光元件初始化电压可以与施加到所述数据初始化开关元件的输入电极的初始化电压相同。
在实施例中,所述像素电路还可以包括:参考电压施加开关元件,连接到所述第一泄漏补偿开关元件的输入电极。
在实施例中,所述驱动开关元件和所述数据电压施加开关元件可以是P型晶体管,并且所述第一泄漏补偿开关元件和所述参考电压施加开关元件可以是N型晶体管。
在实施例中,施加到所述参考电压施加开关元件的输入电极的电压可以与施加到所述驱动开关元件的输入电极的电压相同。
在实施例中,所述像素电路还可以包括:偏置电容器,包括连接到所述驱动开关元件的控制电极的第一电极和被配置为接收偏置信号的第二电极。所述偏置信号的低电平可以大于施加到所述数据电压施加开关元件的控制电极的控制信号的低电平。
在实施例中,所述偏置信号可以在单个帧中具有多个脉冲。
在实施例中,所述像素电路还可以包括:参考电压施加开关元件,连接到所述第一泄漏补偿开关元件的输入电极。所述偏置信号可以与施加到所述参考电压施加开关元件的控制电极的控制信号相同。
在实施例中,所述像素电路还可以包括:第一偏置开关元件,包括被配置为接收偏置电压的输入电极和连接到所述驱动开关元件的输入电极的输出电极;以及第二偏置开关元件,包括被配置为接收第一电源电压的输入电极和连接到所述驱动开关元件的所述输入电极的输出电极。
在实施例中,所述像素电路还可以包括:数据初始化开关元件,连接到所述驱动开关元件的控制电极并且被配置为将初始化电压施加到所述驱动开关元件的所述控制电极;以及阈值电压补偿开关元件,连接在所述数据初始化开关元件的输出电极和所述驱动开关元件的输出电极之间。所述驱动开关元件可以是P型晶体管,并且所述数据初始化开关元件和所述阈值电压补偿开关元件可以是N型晶体管。
在实施例中,一种显示设备包括显示面板、栅极驱动器、数据驱动器和发射驱动器。所述显示面板包括像素。所述栅极驱动器被配置为将栅极信号输出到所述像素。所述数据驱动器被配置为将数据电压输出到所述像素。所述发射驱动器被配置为将发射信号输出到所述像素。所述像素包括:发光元件;驱动开关元件,被配置为驱动所述发光元件;存储电容器,连接到所述驱动开关元件的控制电极;数据电压施加开关元件,被配置为将所述数据电压施加到所述存储电容器;以及第一泄漏补偿开关元件,连接在所述存储电容器和所述数据电压施加开关元件之间。
在实施例中,一种像素电路包括发光元件、驱动开关元件、存储电容器、数据电压施加开关元件和第一泄漏补偿开关元件。所述驱动开关元件被配置为将驱动电流施加到所述发光元件。所述存储电容器连接到所述驱动开关元件的控制电极。所述数据电压施加开关元件被配置为将数据电压施加到所述存储电容器。所述第一泄漏补偿开关元件连接在所述存储电容器和所述数据电压施加开关元件之间。
在实施例中,所述驱动开关元件和所述数据电压施加开关元件可以是P型晶体管。所述第一泄漏补偿开关元件可以是N型晶体管。
在实施例中,所述像素电路还可以包括包含连接到所述驱动开关元件的所述控制电极的输入电极和连接到所述第一泄漏补偿开关元件的控制电极的控制电极的第二泄漏补偿开关元件。
在实施例中,所述驱动开关元件和所述数据电压施加开关元件可以是P型晶体管。所述第一泄漏补偿开关元件和所述第二泄漏补偿开关元件可以是N型晶体管。
在实施例中,所述像素电路还可以包括连接到所述第二泄漏补偿开关元件的输出电极并且被配置为将初始化电压施加到所述第二泄漏补偿开关元件的所述输出电极的数据初始化开关元件。
在实施例中,所述像素电路还可以包括连接在所述数据初始化开关元件的输出电极和所述驱动开关元件的输出电极之间的阈值电压补偿开关元件。
在实施例中,所述像素电路还可以包括连接到所述发光元件的阳极电极的发光元件初始化开关元件。
在实施例中,施加到所述数据初始化开关元件的控制电极的控制信号可以是第N数据初始化栅极信号。施加到所述发光元件初始化开关元件的控制电极的控制信号可以是第N+K数据初始化栅极信号。N是正整数,并且K是正整数。
在实施例中,施加到所述数据初始化开关元件的控制电极的控制信号可以是数据初始化栅极信号。施加到所述发光元件初始化开关元件的控制电极的控制信号是与所述数据初始化栅极信号不同的发光元件初始化栅极信号。
在实施例中,施加到所述发光元件初始化开关元件的输入电极的发光元件初始化电压可以与施加到所述数据初始化开关元件的输入电极的初始化电压基本上相同。
在实施例中,所述像素电路还可以包括连接到所述第一泄漏补偿开关元件的输入电极的参考电压施加开关元件。
在实施例中,所述驱动开关元件和所述数据电压施加开关元件可以是P型晶体管。所述第一泄漏补偿开关元件和所述参考电压施加开关元件可以是N型晶体管。
在实施例中,施加到所述参考电压施加开关元件的输入电极的电压可以与施加到所述驱动开关元件的输入电极的电压基本上相同。
在实施例中,所述像素电路还可以包括包含连接到所述驱动开关元件的所述控制电极的第一电极和被配置为接收偏置信号的第二电极的偏置电容器。
在实施例中,所述偏置信号的低电平可以大于施加到所述数据电压施加开关元件的控制电极的控制信号的低电平。
在实施例中,所述偏置信号可以在单个帧中具有多个脉冲。
在实施例中,所述像素电路还可以包括连接到所述第一泄漏补偿开关元件的输入电极的参考电压施加开关元件。所述偏置信号可以与施加到所述参考电压施加开关元件的控制电极的控制信号基本上相同。
在实施例中,所述像素电路还可以包括:第一偏置开关元件和第二偏置开关元件,所述第一偏置开关元件包括被配置为接收偏置电压的输入电极和连接到所述驱动开关元件的输入电极的输出电极,所述第二偏置开关元件包括被配置为接收第一电源电压的输入电极和连接到所述驱动开关元件的所述输入电极的输出电极。
在实施例中,所述像素电路还可以包括连接到所述驱动开关元件的所述控制电极并且被配置为将初始化电压施加到所述驱动开关元件的所述控制电极的数据初始化开关元件。所述驱动开关元件可以是P型晶体管。所述数据初始化开关元件可以是N型晶体管。
在实施例中,所述像素电路还可以包括连接在所述数据初始化开关元件的输出电极和所述驱动开关元件的输出电极之间的阈值电压补偿开关元件。所述阈值电压补偿开关元件可以是N型晶体管。
在实施例中,一种显示设备包括显示面板、栅极驱动器、数据驱动器和发射驱动器。所述显示面板包括像素。所述栅极驱动器被配置为将栅极信号输出到所述像素。所述数据驱动器被配置为将数据电压输出到所述像素。所述发射驱动器被配置为将发射信号输出到所述像素。所述像素包括:发光元件;驱动开关元件,被配置为将驱动电流施加到所述发光元件;存储电容器,连接到所述驱动开关元件的控制电极;数据电压施加开关元件,被配置为将所述数据电压施加到所述存储电容器;以及第一泄漏补偿开关元件,连接在所述存储电容器和所述数据电压施加开关元件之间。
根据像素电路和包括像素电路的显示设备,像素电路包括连接到存储电容器的泄漏补偿开关元件,使得在支持低频率驱动和可变频率驱动的显示设备中可以减少电流泄漏。
因此,在支持低频率驱动和可变频率驱动的显示设备中,可以不因由于像素电路中的电流泄漏导致的根据驱动频率的亮度差异而出现闪烁,并且可以不因根据驱动频率的亮度差异而使驱动频率的改变被用户识别。因此,可以改善支持低频率驱动和可变频率驱动的显示设备的显示质量。
将理解的是,前述一般描述和以下详细描述两者是示例性和说明性的,并且旨在提供对所要求保护的本实用新型的进一步说明。
附图说明
附图被包括以提供对本实用新型的进一步理解,并且被并入并构成本说明书的一部分,附图示出了本实用新型的示例性实施例,并且与本描述一起用于说明本实用新型。
通过参照附图详细描述本实用新型的实施例,本实用新型的上述和其它特征和优点将而变得更加显而易见。
图1是示出根据本实用新型的原理构造的根据实施例的显示设备的框图。
图2是示出图1的显示面板的驱动频率的概念图。
图3是示出图1的显示面板的像素的示例的电路图。
图4是示出图1的显示面板的像素的示例的电路图。
图5是示出图1的显示面板的像素的示例的电路图。
图6是示出图1的显示面板的像素的示例的电路图。
图7是示出当发光频率是480Hz时的图6的像素的驱动信号的时序图。
图8是示出当发光频率是240Hz时的图6的像素的驱动信号的时序图。
图9是示出在数据写入时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。
图10是示出在自扫描时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。
图11是示出在数据写入时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。
图12是示出在自扫描时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。
图13是示出图1的显示面板的像素的示例的电路图。
图14是示出图1的显示面板的像素的示例的电路图。
图15是示出在数据写入时段中施加到图14的像素的输入信号和图14的像素的节点信号的示例的时序图。
图16是示出在自扫描时段中施加到图14的像素的输入信号和图14的像素的节点信号的示例的时序图。
图17是示出图1的显示面板的像素的示例的电路图。
图18是示出图1的显示面板的像素的示例的电路图。
具体实施方式
在下面的描述中,出于说明的目的阐述了许多具体细节,以便提供对本实用新型的各种实施例或实施方式的透彻理解。如本文中所使用,“实施例”和“实施方式”是作为采用本文中所公开的一个或多个实用新型的装置或方法的非限制性示例的可互换词语。然而,显而易见的是,可以在没有这些具体细节或具有一个或多个等同布置的情况下实践各种实施例。在其它示例中,以框图形式示出了众所周知的结构和装置,以避免不必要地混淆各种实施例。此外,各种实施例可以是不同的,但是不必是排他的。例如,在不脱离本实用新型的情况下,实施例的具体形状、配置和特性可以在另一实施例中使用或实现。
除非另有说明,否则所示出的实施例应被理解为提供可以在实践中实现本实用新型的一些方式的不同细节的示例性特征。因此,除非另外说明,否则在不脱离本实用新型的情况下,各种实施例的特征、组件、模块、层、膜、面板、区域和/或方面等(在下文中单独称为或统称为“元件”)可以被另外地组合、分离、互换和/或重新布置。
通常在附图中提供交叉影线和/或阴影的使用以使相邻元件之间的边界清楚。如此,除非说明,否则交叉影线或阴影的存在与否都不传达或表明对特定材料、材料特性、尺寸、比例、示出的元件之间的共性和/或元件的任何其它特性、属性、性能等的任何偏爱或要求。此外,在附图中,为了清楚和/或描述的目的,可能夸大了元件的尺寸和相对尺寸。当可以不同地实现实施例时,可以与所描述的顺序不同地执行具体工艺顺序。例如,两个连续描述的工艺可以基本上同时执行或以与所描述的顺序相反的顺序执行。另外,同样的附图标记指代同样的元件。
当元件或层被称为“在”另一元件或层“上”、“连接到”或“耦接到”另一元件或层时,所述元件或层可以直接在所述另一元件或层上、直接连接到或直接耦接到所述另一元件或层,或者可以存在居间元件或居间层。然而,当元件或层被称为“直接在”另一元件或层“上”、“直接连接到”或“直接耦接到”另一元件或层时,不存在居间元件或居间层。为此,术语“连接”可以指具有或不具有居间元件的物理连接、电连接和/或流体连接。此外,第一方向D1、第二方向D2和第三方向不限于诸如x轴、y轴和z轴的直角坐标系的三个轴,并且可以以更广的意义解释。例如,第一方向D1、第二方向D2和第三方向可以彼此垂直,或者可以表示不彼此垂直的不同方向。出于本公开的目的,“X、Y和Z中的至少一个(种)”和“从由X、Y和Z组成的组中选择的至少一个(种)”可以被解释为仅X、仅Y、仅Z或者X、Y和Z中两个或多个的任意组合,诸如,以XYZ、XYY、YZ和ZZ为例。如本文所使用的,术语“和/或”包括一个或多个相关所列项的任意组合和所有组合。
尽管在本文可以使用术语“第一”、“第二”等来描述各种类型的元件,但是这些元件不应受这些术语的限制。这些术语用于将一个元件与另一元件区分开。因此,在不脱离本公开的教导的情况下,下面讨论的第一元件可以被命名为第二元件。
出于描述的目的,在本文中可以使用诸如“在……之下”、“在……下方”、“在……下面”、“下”、“在……上方”、“上”、“在……之上”、“较高的”、和“侧”(例如,如在“侧壁”中)等空间相对术语,并且从而用于描述如附图中所示的一个元件与另一元件(多个元件)之间的关系。除了附图中所描绘的方位之外,空间相对术语还旨在涵盖设备在使用、操作和/或制造中的不同方位。例如,如果设备在附图中被翻转,则被描述为“在”其它元件或特征“下方”或“之下”的元件随后将被定向为“在”其它元件或特征“上方”。因此,术语“在……下方”可以涵盖上方和下方两种方位。此外,设备可以以被另外地定向(例如,旋转90度或在其它方位处),并且如此,相应地解释本文中所使用的空间相对描述语。
本文中使用的术语是出于描述具体实施例的目的,并且不旨在进行限制。如本文所使用的,除非上下文另外明确指出,否则单数形式“一个”、“一种”和“所述(该)”也旨在包括复数形式。此外,当在本说明书中使用时,术语“包括”、“包含”、“具有”和/或“含有”说明存在所陈述的特征、整体、步骤、操作、元件、组件和/或它们的组,但是不排除存在或附加一个或多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。还应注意的是,如本文所使用的,术语“基本上”、“大约”和其它类似术语用作近似术语而非程度术语,并且如此,用于说明将由本领域普通技术人员所认识到的测量值、计算值和/或提供值中的固有偏差。
如本领域中的惯例,在附图中按照功能块、单元和/或模块描述和示出了一些实施例。本领域技术人员将理解的是,这些块、单元和/或模块由可以使用基于半导体的制造技术或其它制造技术形成诸如逻辑电路、分立组件、微处理器、硬连线电路、存储器元件和布线连接等的电子(或光学)电路物理上地实现。在块、单元和/或模块由微处理器或其它类似硬件实现的情况下,可以使用软件(例如,微代码)对它们进行编程和控制以执行本文中所讨论的各种功能,并且可以可选地由固件和/或软件驱动。还预计的是,每个块、单元和/或模块可以由专用硬件来实现,或者被实现为执行一些功能的专用硬件和执行其它功能的处理器(例如,一个或多个编程的微处理器和相关电路)的组合。另外,在不脱离本实用新型的范围的情况下,一些实施例的每个块、单元和/或模块可以物理上地被分成两个或更多个相互作用和离散的块、单元和/或模块。此外,在不脱离本实用新型的范围的情况下,一些实施例的块、单元和/或模块可以物理上地被组合成更复杂的块、单元和/或模块。
除非另有定义,否则本文中所使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域中的普通技术人员所通常理解的相同的含义。除非在本文中明确地如此定义,否则术语(诸如在通用词典中定义的术语)应被解释为具有与它们在相关领域的上下文中的含义相一致的含义,并且不应以理想化的或过于形式化的意义来解释所述术语。
在下文中,将参照附图详细说明与本实用新型的实施例一致的实用新型。
图1是示出根据本实用新型的原理构造的根据实施例的显示设备的框图。
参照图1,显示设备包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅极驱动器300、伽马参考电压发生器400、数据驱动器500和发射驱动器600。
显示面板100具有显示图像的显示区域和与显示区域相邻的外围区域。
显示面板100包括多条栅极线GWL、GIL、GC1L和GC2L、多条数据线DL、多条发射线EML以及电连接到栅极线GWL、GIL、GC1L和GC2L、数据线DL和发射线EML的多个像素。栅极线GWL、GIL、GC1L和GC2L可以在第一方向D1上延伸,数据线DL可以在与第一方向D1交叉的第二方向D2上延伸,并且发射线EML可以在第一方向D1上延伸。
驱动控制器200从外部设备接收输入图像数据IMG和输入控制信号CONT。例如,输入图像数据IMG可以包括红色图像数据、绿色图像数据和蓝色图像数据。输入图像数据IMG可以包括白色图像数据。输入图像数据IMG可以包括品红色图像数据、青色图像数据和黄色图像数据。输入控制信号CONT可以包括主时钟信号和数据使能信号。输入控制信号CONT还可以包括垂直同步信号和水平同步信号。
驱动控制器200基于输入图像数据IMG和输入控制信号CONT生成第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3、第四控制信号CONT4和数据信号DATA。
驱动控制器200基于输入控制信号CONT生成用于控制栅极驱动器300的操作的第一控制信号CONT1,并且将第一控制信号CONT1输出到栅极驱动器300。第一控制信号CONT1可以包括垂直起始信号和栅极时钟信号。
驱动控制器200基于输入控制信号CONT生成用于控制数据驱动器500的操作的第二控制信号CONT2,并且将第二控制信号CONT2输出到数据驱动器500。第二控制信号CONT2可以包括水平起始信号和负载信号。
驱动控制器200基于输入图像数据IMG生成数据信号DATA。驱动控制器200将数据信号DATA输出到数据驱动器500。
驱动控制器200基于输入控制信号CONT生成用于控制伽马参考电压发生器400的操作的第三控制信号CONT3,并且将第三控制信号CONT3输出到伽马参考电压发生器400。
驱动控制器200基于输入控制信号CONT生成用于控制发射驱动器600的操作的第四控制信号CONT4,并且将第四控制信号CONT4输出到发射驱动器600。
栅极驱动器300响应于从驱动控制器200接收的第一控制信号CONT1生成驱动栅极线GWL、GIL、GC1L和GC2L的栅极信号。栅极驱动器300可以将栅极信号顺序地输出到栅极线GWL、GIL、GC1L和GC2L。
伽马参考电压发生器400响应于从驱动控制器200接收的第三控制信号CONT3生成伽马参考电压VGREF。伽马参考电压发生器400将伽马参考电压VGREF提供到数据驱动器500。伽马参考电压VGREF具有对应于数据信号DATA的电平的值。
在实施例中,伽马参考电压发生器400可以设置在驱动控制器200中,或者设置在数据驱动器500中。
数据驱动器500从驱动控制器200接收第二控制信号CONT2和数据信号DATA,并且从伽马参考电压发生器400接收伽马参考电压VGREF。数据驱动器500使用伽马参考电压VGREF将数据信号DATA转换为具有模拟类型的数据电压。数据驱动器500将数据电压输出到数据线DL。
发射驱动器600响应于从驱动控制器200接收的第四控制信号CONT4生成用于驱动发射线EML的发射信号。发射驱动器600可以将发射信号输出到发射线EML。
尽管为了便于说明,在图1中栅极驱动器300设置在显示面板100的第一侧并且发射驱动器600设置在显示面板100的与第一侧相对的第二侧,但是本文中描述的实施例不限于此。例如,栅极驱动器300和发射驱动器600两者可以设置在显示面板100的第一侧。例如,栅极驱动器300和发射驱动器600可以整体地形成。
图2是示出图1的显示面板100的驱动频率的概念图。
参照图1和图2,可以以可变频率驱动显示面板100。具有第一频率的第一帧FR1可以包括第一有效时段AC1和第一消隐时段BL1。具有不同于第一频率的第二频率的第二帧FR2可以包括第二有效时段AC2和第二消隐时段BL2。具有不同于第一频率和第二频率的第三频率的第三帧FR3可以包括第三有效时段AC3和第三消隐时段BL3。
第一有效时段AC1可以具有与第二有效时段AC2的长度基本上相同的长度。第一消隐时段BL1可以具有与第二消隐时段BL2的长度不同的长度。
第二有效时段AC2可以具有与第三有效时段AC3的长度基本上相同的长度。第二消隐时段BL2可以具有与第三消隐时段BL3的长度不同的长度。
支持可变频率驱动的显示设备可以包括数据电压被写入到像素的数据写入时段和仅操作光发射而不将数据电压写入到像素的自扫描时段。数据写入时段可以设置在第一有效时段AC1、第二有效时段AC2和第三有效时段AC3中。自扫描时段可以设置在第一消隐时段BL1、第二消隐时段BL2和第三消隐时段BL3中。
图3是示出图1的显示面板100的像素的示例的电路图。
参照图1至图3,像素可以包括发光元件EE、将驱动电流施加到发光元件EE的驱动开关元件(也称为第一晶体管)T1、连接到驱动开关元件T1的控制电极的存储电容器CST、将数据电压VDATA施加到存储电容器CST的数据电压施加开关元件(也称为第二晶体管)T2以及连接在存储电容器CST和数据电压施加开关元件T2之间的第一泄漏补偿开关元件T8。
例如,驱动开关元件T1和数据电压施加开关元件T2可以是P型晶体管。第一泄漏补偿开关元件(也称为第八晶体管)T8可以是N型晶体管。例如,驱动开关元件T1和数据电压施加开关元件T2可以是LTPS(低温多晶硅)薄膜晶体管。第一泄漏补偿开关元件T8可以是氧化物薄膜晶体管。
第一泄漏补偿开关元件T8可以是N型晶体管,使得可以在低频率驱动中减少存储电容器CST的第一电极处的电流泄漏。因此,在存储电容器CST处充入的数据电压VDATA的电平可以不由于低频率驱动中的电流泄漏而降低。
像素还可以包括第二泄漏补偿开关元件(也称为第九晶体管)T9,第二泄漏补偿开关元件T9包括连接到驱动开关元件T1的控制电极的输入电极和连接到第一泄漏补偿开关元件T8的控制电极的控制电极。
例如,第二泄漏补偿开关元件T9可以是N型晶体管。例如,第二泄漏补偿开关元件T9可以是氧化物薄膜晶体管。
第二泄漏补偿开关元件T9可以是N型晶体管,使得可以在低频率驱动中减少存储电容器CST的第二电极处的电流泄漏。因此,在存储电容器CST处充入的数据电压VDATA的电平可以不由于低频率驱动中的电流泄漏而降低。
像素还可以包括连接到第二泄漏补偿开关元件T9的输出电极并且将初始化电压VINT施加到第二泄漏补偿开关元件T9的输出电极的数据初始化开关元件(也称为第四晶体管)T4。
像素还可以包括连接在数据初始化开关元件T4的输出电极和驱动开关元件T1的输出电极之间的阈值电压补偿开关元件(也称为第三晶体管)T3。
像素还可以包括连接到发光元件EE的阳极电极的发光元件初始化开关元件(也称为第七晶体管)T7。
在本文中描述的实施例中,施加到数据初始化开关元件T4的控制电极的控制信号可以是第N数据初始化栅极信号GI(N)(未示出),施加到发光元件初始化开关元件T7的控制电极的控制信号可以是第N+K数据初始化栅极信号GI(N+K)(未示出)。在本文中,N是正整数,并且K是正整数。例如,K可以是1。发光元件初始化开关元件T7和数据初始化开关元件T4可以共享由相同的栅极驱动电路在不同的时序中生成的信号,从而可以防止由于额外的栅极驱动电路和额外的栅极信号布线而导致的分辨率的减小。
在实施例中,施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT可以不同于施加到数据初始化开关元件T4的输入电极的初始化电压VINT。通过不同地设定用于使发光元件EE的阳极电极初始化的电压VAINT的电平和用于使驱动开关元件T1的控制电极初始化的电压VINT的电平,可以增加发光元件EE的阳极电极的初始化精度和驱动开关元件T1的初始化精度。
像素还可以包括连接到第一泄漏补偿开关元件T8的输入电极的参考电压施加开关元件(也称为第五晶体管)T5。在本实施例中,参考电压施加开关元件T5可以是P型晶体管。在本实施例中,施加到参考电压施加开关元件T5的输入电极的电压可以是参考电压VREF。
像素还可以包括连接在驱动开关元件T1和发光元件EE之间的发射开关元件(也称为第六晶体管)T6。发射开关元件T6可以响应于发射信号EM连接驱动开关元件T1和发光元件EE。
像素还可以包括保持电容器CHOLD,保持电容器CHOLD包括接收第一电源电压ELVDD的第一电极和连接到存储电容器CST的第一电极的第二电极。
在下文中,进一步详细说明像素结构的一种实现方式。像素可以包括:第一晶体管T1,包括连接到第一节点N1的控制电极、接收第一电源电压ELVDD的输入电极和连接到第二节点N2的输出电极;第二晶体管T2,包括接收数据写入栅极信号GW的控制电极、接收数据电压VDATA的输入电极和连接到第四节点N4的输出电极;第三晶体管T3,包括接收第一补偿栅极信号GC1的控制电极、连接到第三节点N3的输入电极和连接到第二节点N2的输出电极;第四晶体管T4,包括接收数据初始化栅极信号GI的控制电极、接收初始化电压VINT的输入电极和连接到第三节点N3的输出电极;第五晶体管T5,包括接收第一补偿栅极信号GC1的控制电极、接收参考电压VREF的输入电极和连接到第四节点N4的输出电极;第六晶体管T6,包括接收发射信号EM的控制电极、连接到第二节点N2的输入电极和连接到发光元件EE的阳极电极的输出电极;第七晶体管T7,包括接收下一级的数据初始化栅极信号GI(N+1)的控制电极、接收发光元件初始化电压VAINT的输入电极和连接到发光元件EE的阳极电极的输出电极;第八晶体管T8,包括接收第二补偿栅极信号GC2的控制电极、连接到第四节点N4的输入电极和连接到第五节点N5的输出电极;以及第九晶体管T9,包括接收第二补偿栅极信号GC2的控制电极、连接到第一节点N1的输入电极和连接到第三节点N3的输出电极。
在图3中,GI(N+1)可以代表下一级的数据初始化栅极信号,并且GI可以代表本级的数据初始化栅极信号。因此,GI可以与GI(N)相同。其它的栅极信号(包括数据写入栅极信号GW、第一补偿栅极信号GC1和第二补偿栅极信号GC2)可以表示本级的栅极信号。此外,发射信号EM可以表示本级的发射信号。
像素可以包括:存储电容器CST,包括连接到第五节点N5的第一电极和连接到第一节点N1的第二电极;保持电容器CHOLD,包括接收第一电源电压ELVDD的第一电极和连接到第五节点N5的第二电极;以及发光元件EE,包括阳极电极和接收第二电源电压ELVSS的阴极电极。
图4是示出图1的显示面板100的像素的示例的电路图。
除了施加到第五晶体管T5的输入电极的电压之外,根据参照图4描述的实施例的像素与参照图3说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图3的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1至图4,施加到参考电压施加开关元件T5的输入电极的电压ELVDD可以与施加到驱动开关元件T1的输入电极的电压ELVDD基本上相同。例如,第一电源电压ELVDD可以施加到参考电压施加开关元件T5的输入电极。在这种情况下,可以省略图3中的施加参考电压VREF的布线,使得可以防止由于施加参考电压VREF的布线而导致的分辨率的减小。
图5是示出图1的显示面板100的像素的示例的电路图。
除了施加到第七晶体管T7的输入电极的电压之外,根据参照图5描述的实施例的像素与参照图3说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图3的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1至图3以及图5,施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT可以与施加到数据初始化开关元件T4的输入电极的初始化电压VINT基本上相同。在这种情况下,可以省略图3中的施加发光元件初始化电压VAINT的布线,使得可以防止由于施加发光元件初始化电压VAINT的布线导致的分辨率的减小。
用第一电源电压ELVDD代替施加到参考电压施加开关元件T5的输入电极的参考电压VREF的图4的实施例的概念可以应用于图5的实施例。
图6是示出图1的显示面板100的像素的示例的电路图。图7是示出当发光频率是480Hz时的图6的像素的驱动信号的时序图。图8是示出当发光频率是240Hz时的图6的像素的驱动信号的时序图。
除了像素还包括连接到第一晶体管T1的控制电极的偏置电容器CB之外,根据参照图6描述的实施例的像素与参照图3说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图3的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1至图3以及图6至图8,图6的像素还可以包括偏置电容器CB,偏置电容器CB包括连接到驱动开关元件T1的控制电极的第一电极和接收偏置信号GB的第二电极。
在支持可变频率驱动的显示设备中,可以对驱动开关元件T1的控制电极或驱动开关元件T1的输入电极进行偏置操作。在图6的实施例中,可以使用偏置电容器CB对驱动开关元件T1的控制电极周期性地进行偏置操作。
用第一电源电压ELVDD代替施加到参考电压施加开关元件T5的输入电极的参考电压VREF的图4的实施例的概念可以应用于图6的实施例。用初始化电压VINT代替施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT的图5的实施例的概念可以应用于图6的实施例。
如图7中所示,可以以不同的频率驱动显示面板100(参见图1)。例如,显示面板100的最大驱动频率可以是240Hz。当以240Hz的驱动频率驱动显示面板100时,数据写入栅极信号GW可以在第一时段P1、第三时段P3、第五时段P5和第七时段P7中具有有效脉冲,并且可以在第一时段P1、第三时段P3、第五时段P5和第七时段P7中进行数据写入操作。当以120Hz的驱动频率驱动显示面板100时,数据写入栅极信号GW可以在第一时段P1和第五时段P5中具有有效脉冲,并且可以在第一时段P1和第五时段P5中进行数据写入操作。
当以240Hz的驱动频率驱动显示面板100时,可以以480Hz进行发光元件EE(参见图6)的发光操作(例如,施加具有480Hz的频率的发射信号EM),可以以480Hz进行发光元件EE的初始化操作(例如,施加具有480Hz的频率的数据初始化栅极信号GI),并且可以以480Hz进行驱动开关元件T1(参见图6)的偏置操作(例如,施加具有480Hz的频率的偏置信号GB)。
当如上所说明的以240Hz驱动显示面板100并且以480Hz进行发光操作时,显示面板100可以被称为以两个周期(例如,相对于驱动周期)操作(例如,发光)。
当以120Hz的驱动频率驱动显示面板100时,可以以480Hz进行发光元件EE的发光操作(例如,施加具有480Hz的频率的发射信号EM),可以以480Hz进行发光元件EE的初始化操作(例如,施加具有480Hz的频率的数据初始化栅极信号GI),并且可以以480Hz进行驱动开关元件T1的偏置操作(例如,施加具有480Hz的频率的偏置信号GB)。
当如上所说明的以120Hz驱动显示面板100并且以480Hz进行发光操作时,显示面板100可以被称为以四个周期(例如,相对于驱动周期)操作(例如,发光)。
在支持可变频率驱动的显示设备中,显示面板100的驱动周期可以包括数据写入时段和自扫描时段。在数据写入时段中,数据电压可以被写入到像素。在自扫描时段中,数据电压可以不被写入到像素,并且可以仅操作光发射。在自扫描时段中,数据电压可以不被写入到像素,而是可以进行发光元件EE的发光操作(例如,施加具有480Hz的频率的发射信号EM)、发光元件EE的初始化操作(例如,施加具有480Hz的频率的数据初始化栅极信号GI)和驱动开关元件T1的偏置操作(例如,施加具有480Hz的频率的偏置信号GB)。图7的第一时段P1是数据写入时段的示例并且图7的第二时段P2是自扫描时段的示例。
如图8中所示,可以以不同的频率驱动显示面板100(参见图1)。例如,显示面板100的最大驱动频率可以是120Hz。当以120Hz的驱动频率驱动显示面板100时,数据写入栅极信号GW可以在第一时段P1和第三时段P3中具有有效脉冲,并且可以在第一时段P1和第三时段P3中进行数据写入操作。当以80Hz的驱动频率驱动显示面板100时,数据写入栅极信号GW可以在第一时段P1和第四时段P4中具有有效脉冲,并且可以在第一时段P1和第四时段P4中进行数据写入操作。
图9是示出在数据写入时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。图10是示出在自扫描时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。
参照图6和图9,当发射信号EM具有高电平时,第六晶体管T6可以截止,并且因此,发光元件EE可以不发光。相反,当发射信号EM改变为低电平时,第六晶体管T6可以导通,并且因此,发光元件EE可以发光。
第二补偿栅极信号GC2施加到第八晶体管T8的控制电极和第九晶体管T9的控制电极。当第二补偿栅极信号GC2具有高电平时,第八晶体管T8和第九晶体管T9可以导通。
数据初始化栅极信号GI施加到第四晶体管T4的控制电极。当数据初始化栅极信号GI具有低电平时,第四晶体管T4可以导通,并且初始化电压VINT可以通过第四晶体管T4和第九晶体管T9施加到第一晶体管T1的控制电极。
下一级的数据初始化栅极信号GI(N+1)施加到第七晶体管T7的控制电极。当下一级的数据初始化栅极信号GI(N+1)具有低电平时,第七晶体管T7可以导通,并且因此,发光元件初始化电压VAINT可以通过第七晶体管T7施加到发光元件EE的阳极电极。
第一补偿栅极信号GC1施加到第三晶体管T3的控制电极和第五晶体管T5的控制电极。当第一补偿栅极信号GC1具有低电平时,第三晶体管T3可以导通,并且因此,可以通过第三晶体管T3和第九晶体管T9补偿第一晶体管T1的阈值电压。当第一补偿栅极信号GC1具有低电平时,第五晶体管T5可以导通,并且因此,参考电压VREF可以通过第五晶体管T5和第八晶体管T8施加到第五节点N5。
数据写入栅极信号GW施加到第二晶体管T2的控制电极。当数据写入栅极信号GW具有低电平时,第二晶体管T2可以导通,并且因此,数据电压VDATA可以通过第二晶体管T2和第八晶体管T8施加到第五节点N5。
在参照图6和图9描述的实施例中,偏置信号GB可以施加到偏置电容器CB的第二电极。当偏置信号GB施加到偏置电容器CB的第二电极时,可以对驱动开关元件T1的控制电极执行偏置操作。
驱动开关元件T1的偏置的程度根据偏置信号GB的电平来确定,使得偏置信号GB的低电平可以与数据写入栅极信号GW的低电平不同。例如,偏置信号GB的低电平可以大于施加到数据电压施加开关元件T2的控制电极的数据写入栅极信号GW的低电平。
相反,数据写入栅极信号GW的低电平、第一补偿栅极信号GC1的低电平和数据初始化栅极信号GI的低电平可以基本上彼此相同。
在图9中,G_T1可以表示驱动开关元件T1(参见图6)的控制电极的电压电平,并且ANODE可以表示发光元件EE(参见图6)的阳极电极的电压电平。
在图9中,数据初始化栅极信号GI和第一补偿栅极信号GC1具有两个低脉冲,使得数据初始化操作、发光元件初始化操作和驱动开关元件T1(参见图6)的阈值电压的补偿操作可以进行两次。尽管在图9中数据初始化栅极信号GI和第一补偿栅极信号GC1具有两个低脉冲,但是本文中描述的实施例可以不限于此。可选地,数据初始化栅极信号GI和第一补偿栅极信号GC1可以具有一个低脉冲或者三个或更多个低脉冲。
图10表示自扫描时段,使得在自扫描时段期间,第一补偿栅极信号GC1、第二补偿栅极信号GC2和数据写入栅极信号GW可以具有无效电平。例如,第一补偿栅极信号GC1和数据写入栅极信号GW的无效电平可以是高电平,并且第二补偿栅极信号GC2的无效电平可以是低电平。
参照图6和图10,数据初始化栅极信号GI和下一级的数据初始化栅极信号GI(N+1)可以在自扫描时段中具有有效脉冲。当下一级的数据初始化栅极信号GI(N+1)具有有效脉冲时,第七晶体管T7可以导通,并且因此,发光元件初始化电压VAINT可以通过第七晶体管T7施加到发光元件EE的阳极电极。
即使数据初始化栅极信号GI具有有效脉冲,第二补偿栅极信号GC2在自扫描时段也具有无效电平。因此,即使第四晶体管T4导通,因为第九晶体管T9截止,初始化电压VINT也不会在自扫描时段中施加到第一节点N1。
在参照图6和图10描述的实施例中,偏置信号GB施加到偏置电容器CB的第二电极。当偏置信号GB施加到偏置电容器CB的第二电极时,可以对驱动开关元件T1的控制电极进行偏置操作。
图11是示出在数据写入时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。图12是示出在自扫描时段中施加到图6的像素的输入信号和图6的像素的节点信号的示例的时序图。
除了偏置信号GB的脉冲的数量之外,图6的实施例的输入信号和节点信号与参照图9和图10说明的前述实施例的输入信号和节点信号基本上相同。因此,相同的附图标记将用于指代与在图9和图10的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
如图11和图12中所示,偏置信号GB可以在单个帧中具有多个脉冲。
在图11和图12中,偏置信号GB具有两个低脉冲,使得偏置操作可以进行两次。尽管在图11和图12中偏置信号GB具有两个低脉冲,但是本文中描述的实施例可以不限于此。可选地,偏置信号GB可以具有三个或者更多个低脉冲。
图13是示出图1的显示面板100的像素的示例的电路图。
除了施加到偏置电容器CB的电压之外,根据图13的实施例的像素与参照图6说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图6的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1、图2、图6和图13,图13的像素还可以包括偏置电容器CB,偏置电容器CB包括连接到驱动开关元件T1的控制电极的第一电极和接收偏置信号的第二电极。
在图13的实施例中,偏置信号可以与施加到参考电压施加开关元件T5的控制电极的控制信号(即,第一补偿栅极信号GC1)基本上相同。在这种情况下,可以省略图6中的生成偏置信号GB的栅极驱动电路和图6中的施加偏置信号GB的布线,使得可以防止由于额外的偏置信号GB导致的分辨率的减小。
用第一电源电压ELVDD代替施加到参考电压施加开关元件T5的输入电极的参考电压VREF的图4的实施例的概念可以应用于图13的实施例。用初始化电压VINT代替施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT的图5的实施例的概念可以应用于图13的实施例。
图14是示出图1的显示面板100的像素的示例的电路图。图15是示出在数据写入时段中施加到图14的像素的输入信号和图14的像素的节点信号的示例的时序图。图16是示出在自扫描时段中施加到图14的像素的输入信号和图14的像素的节点信号的示例的时序图。
除了像素还包括第一偏置开关元件(也称为第十晶体管)T10和第二偏置开关元件(也称为第十一晶体管)T11之外,根据图14的实施例的像素与参照图3说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图3的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1至图3以及图14至图16,图14的像素还可以包括:第一偏置开关元件T10,包括接收偏置电压VBIAS的输入电极和连接到驱动开关元件T1的输入电极(即,第二节点N2)的输出电极;以及第二偏置开关元件T11,包括接收第一电源电压ELVDD的输入电极和连接到驱动开关元件T1的输入电极(即,第二节点N2)的输出电极。
偏置信号GB可以施加到第一偏置开关元件T10的控制电极。第二发射信号EM2可以施加到第二偏置开关元件T11的控制电极。
第一发射信号EM1可以施加到发射开关元件T6的控制电极。
在图14的实施例中,偏置信号GB可以施加到发光元件初始化开关元件T7的控制电极。在图14的实施例中,施加到数据初始化开关元件T4的控制电极的控制信号可以是数据初始化栅极信号GI,并且施加到发光元件初始化开关元件T7的控制电极的控制信号可以是不同于数据初始化栅极信号GI的发光元件初始化栅极信号。这里,发光元件初始化栅极信号可以与偏置信号GB基本上相同。
用第一电源电压ELVDD代替施加到参考电压施加开关元件T5的输入电极的参考电压VREF的图4的实施例的概念可以应用于图14的实施例。用初始化电压VINT代替施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT的图5的实施例的概念可以应用于图14的实施例。
参照图14和图15,当第一发射信号EM1具有高电平时,第六晶体管T6可以截止,并且因此,发光元件EE可以不发光。相反,当第一发射信号EM1改变为低电平时,第六晶体管T6可以导通,并且因此,发光元件EE可以发光。
第二补偿栅极信号GC2施加到第八晶体管T8的控制电极和第九晶体管T9的控制电极。当第二补偿栅极信号GC2具有高电平时,第八晶体管T8和第九晶体管T9可以导通。
数据初始化栅极信号GI施加到第四晶体管T4的控制电极。当数据初始化栅极信号GI具有低电平时,第四晶体管T4可以导通,并且初始化电压VINT可以通过第四晶体管T4和第九晶体管T9施加到第一晶体管T1的控制电极。
第一补偿栅极信号GC1施加到第三晶体管T3的控制电极和第五晶体管T5的控制电极。当第一补偿栅极信号GC1具有低电平时,第三晶体管T3可以导通,并且因此,可以通过第三晶体管T3和第九晶体管T9补偿第一晶体管T1的阈值电压。当第一补偿栅极信号GC1具有低电平时,第五晶体管T5可以导通,并且因此,参考电压VREF可以通过第五晶体管T5和第八晶体管T8施加到第六节点N6。
数据写入栅极信号GW施加到第二晶体管T2的控制电极。当数据写入栅极信号GW具有低电平时,第二晶体管T2可以导通,并且因此,数据电压VDATA可以通过第二晶体管T2和第八晶体管T8施加到第六节点N6。
偏置信号GB施加到第十晶体管T10的控制电极和第七晶体管T7的控制电极。当偏置信号GB具有低电平时,第十晶体管T10可以导通,并且因此,偏置电压VBIAS可以通过第十晶体管T10施加到第二节点N2。当偏置信号GB具有低电平时,第七晶体管T7可以导通,并且因此,发光元件初始化电压VAINT可以通过第七晶体管T7施加到发光元件EE的阳极电极。
第二发射信号EM2施加到第十一晶体管T11的控制电极。当第二发射信号EM2具有高电平时,第十一晶体管T11可以截止。当第十晶体管T10导通时,第二发射信号EM2可以使第十一晶体管T11截止,使得当第十晶体管T10进行偏置操作时发光元件EE可以不发光。
图16表示自扫描时段,使得在自扫描时段期间第一补偿栅极信号GC1、第二补偿栅极信号GC2和数据写入栅极信号GW可以具有无效电平。例如,第一补偿栅极信号GC1和数据写入栅极信号GW的无效电平可以是高电平,并且第二补偿栅极信号GC2的无效电平可以是低电平。
多次进行驱动开关元件T1的偏置操作的图11和图12的实施例的概念可以应用于图16的实施例。
图17是示出图1的显示面板100的像素的示例的电路图。
除了像素不包括图14的第九晶体管T9并且第三晶体管T3和第四晶体管T4形成为N型晶体管之外,根据图17的实施例的像素与参照图14说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图14的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1、图2、图14和图17,图17的像素可以包括连接到驱动开关元件T1的控制电极并且将初始化电压VINT施加到驱动开关元件T1的控制电极(即,第一节点N1)的数据初始化开关元件T4。
这里,驱动开关元件T1可以是P型晶体管,并且数据初始化开关元件T4可以是N型晶体管。例如,驱动开关元件T1可以是LTPS(低温多晶硅)薄膜晶体管。数据初始化开关元件T4可以是氧化物薄膜晶体管。
数据初始化开关元件T4可以是N型晶体管,使得可以在低频率驱动中减少存储电容器CST的第二电极处的电流泄漏。因此,在存储电容器CST处充入的数据电压VDATA的电平可以不由于低频率驱动中的电流泄漏而降低。
另外,图17的像素还可以包括连接在数据初始化开关元件T4的输出电极和驱动开关元件T1的输出电极之间的阈值电压补偿开关元件T3。
这里,阈值电压补偿开关元件T3可以是N型晶体管。阈值电压补偿开关元件T3可以是氧化物薄膜晶体管。
阈值电压补偿开关元件T3可以是N型晶体管,使得可以在低频率驱动中减少存储电容器CST的第二电极处的电流泄漏。因此,在存储电容器CST处充入的数据电压VDATA的电平可以不由于低频率驱动中的电流泄漏而降低。
第一补偿栅极信号GC1可以施加到阈值电压补偿开关元件T3的控制电极,并且与第一补偿栅极信号GC1不同的第三补偿栅极信号GC3可以施加到第五晶体管T5的控制电极。在图17的实施例中,第五晶体管T5是P型晶体管并且第三晶体管T3是N型晶体管,使得第三晶体管T3的控制信号可以与第五晶体管T5的控制信号不同。
用第一电源电压ELVDD代替施加到参考电压施加开关元件T5的输入电极的参考电压VREF的图4的实施例的概念可以应用于图17的实施例。用初始化电压VINT代替施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT的图5的实施例的概念可以应用于图17的实施例。
图18是示出图1的显示面板100的像素的示例的电路图。
除了第五晶体管T5形成为N型晶体管之外,根据图18的实施例的像素与参照图17说明的前述实施例的像素基本上相同。因此,相同的附图标记将用于指代与图17的前述实施例中描述的部分相同或相似的部分,并且为了简洁起见,将省略关于上述元件的任何重复说明。
参照图1、图2、图14、图17和图18,图18的像素可以包括连接到驱动开关元件T1的控制电极并且将初始化电压VINT施加到驱动开关元件T1的控制电极(即,第一节点N1)的数据初始化开关元件T4。
这里,驱动开关元件T1可以是P型晶体管,并且数据初始化开关元件T4可以是N型晶体管。例如,驱动开关元件T1可以是LTPS(低温多晶硅)薄膜晶体管。数据初始化开关元件T4可以是氧化物薄膜晶体管。
另外,图18的像素还可以包括连接在数据初始化开关元件T4的输出电极和驱动开关元件T1的输出电极之间的阈值电压补偿开关元件T3。
这里,阈值电压补偿开关元件T3可以是N型晶体管。阈值电压补偿开关元件T3可以是氧化物薄膜晶体管。
另外,图18的像素还可以包括连接到第一泄漏补偿开关元件T8的输入电极的参考电压施加开关元件T5。
第一泄漏补偿开关元件T8和参考电压施加开关元件T5可以是N型晶体管。第一泄漏补偿开关元件T8和参考电压施加开关元件T5可以是氧化物薄膜晶体管。
参考电压施加开关元件T5可以是N型晶体管,使得可以在低频率驱动中减少存储电容器CST的第一电极处的电流泄漏。因此,在存储电容器CST处充入的数据电压VDATA的电平可以不由于低频率驱动中的电流泄漏而降低。
用第一电源电压ELVDD代替施加到参考电压施加开关元件T5的输入电极的参考电压VREF的图4的实施例的概念可以应用于图18的实施例。用初始化电压VINT代替施加到发光元件初始化开关元件T7的输入电极的发光元件初始化电压VAINT的图5的实施例的概念可以应用于图18的实施例。
根据实施例,像素电路包括连接到存储电容器CST的第一泄漏补偿开关元件T8和第二泄漏补偿开关元件T9(参见图3等),使得可以在支持低频率驱动和可变频率驱动的显示设备中减少电流泄漏。
因此,在支持低频率驱动和可变频率驱动的显示设备中,可以不因由于像素电路中的电流泄漏导致的根据驱动频率的亮度差异而出现闪烁,并且可以不因根据驱动频率的亮度差异而使驱动频率的改变被用户识别。因此,可以改善支持低频率驱动和可变频率驱动的显示设备的显示质量。
根据如上说明的实施例的显示设备,可以改善显示面板的显示质量。
尽管在本文已经描述了特定实施例和实施方式,但是根据该描述,其它实施例和修改将是显而易见的。因此,本实用新型不限于这些实施例,而是限于所附权利要求的更广范围以及如对于本领域普通技术人员而言将是显而易见的各种明显修改和等同布置。

Claims (15)

1.一种像素电路,其特征在于,所述像素电路包括:
发光元件;
驱动开关元件,被配置为驱动所述发光元件;
存储电容器,连接到所述驱动开关元件;
数据电压施加开关元件,被配置为将数据电压施加到所述存储电容器;以及
第一泄漏补偿开关元件,连接在所述存储电容器和所述数据电压施加开关元件之间。
2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:第二泄漏补偿开关元件,包括连接到所述驱动开关元件的控制电极的输入电极和连接到所述第一泄漏补偿开关元件的控制电极的控制电极,其中,所述驱动开关元件和所述数据电压施加开关元件是P型晶体管,并且
其中,所述第一泄漏补偿开关元件和所述第二泄漏补偿开关元件是N型晶体管,并且
其中,所述驱动开关元件被配置为将驱动电流施加到所述发光元件,并且所述存储电容器连接到所述驱动开关元件的所述控制电极。
3.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括:
数据初始化开关元件,连接到所述第二泄漏补偿开关元件的输出电极并且被配置为将初始化电压施加到所述第二泄漏补偿开关元件的所述输出电极;
阈值电压补偿开关元件,连接在所述数据初始化开关元件的输出电极和所述驱动开关元件的输出电极之间;以及
发光元件初始化开关元件,连接到所述发光元件的阳极电极。
4.根据权利要求3所述的像素电路,其特征在于,施加到所述数据初始化开关元件的控制电极的控制信号是第N数据初始化栅极信号,并且
其中,施加到所述发光元件初始化开关元件的控制电极的控制信号是第N+K数据初始化栅极信号,并且
其中,N是正整数,并且K是正整数。
5.根据权利要求3所述的像素电路,其特征在于,施加到所述数据初始化开关元件的控制电极的控制信号是数据初始化栅极信号,并且
其中,施加到所述发光元件初始化开关元件的控制电极的控制信号是与所述数据初始化栅极信号不同的发光元件初始化栅极信号。
6.根据权利要求3所述的像素电路,其特征在于,施加到所述发光元件初始化开关元件的输入电极的发光元件初始化电压与施加到所述数据初始化开关元件的输入电极的初始化电压相同。
7.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:参考电压施加开关元件,连接到所述第一泄漏补偿开关元件的输入电极。
8.根据权利要求7所述的像素电路,其特征在于,所述驱动开关元件和所述数据电压施加开关元件是P型晶体管,并且
其中,所述第一泄漏补偿开关元件和所述参考电压施加开关元件是N型晶体管。
9.根据权利要求7所述的像素电路,其特征在于,施加到所述参考电压施加开关元件的输入电极的电压与施加到所述驱动开关元件的输入电极的电压相同。
10.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:偏置电容器,包括连接到所述驱动开关元件的控制电极的第一电极和被配置为接收偏置信号的第二电极,
其中,所述偏置信号的低电平大于施加到所述数据电压施加开关元件的控制电极的控制信号的低电平。
11.根据权利要求10所述的像素电路,其特征在于,所述偏置信号在单个帧中具有多个脉冲。
12.根据权利要求10所述的像素电路,其特征在于,所述像素电路还包括:参考电压施加开关元件,连接到所述第一泄漏补偿开关元件的输入电极,
其中,所述偏置信号与施加到所述参考电压施加开关元件的控制电极的控制信号相同。
13.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:
第一偏置开关元件,包括被配置为接收偏置电压的输入电极和连接到所述驱动开关元件的输入电极的输出电极;以及
第二偏置开关元件,包括被配置为接收第一电源电压的输入电极和连接到所述驱动开关元件的所述输入电极的输出电极。
14.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:
数据初始化开关元件,连接到所述驱动开关元件的控制电极并且被配置为将初始化电压施加到所述驱动开关元件的所述控制电极;以及
阈值电压补偿开关元件,连接在所述数据初始化开关元件的输出电极和所述驱动开关元件的输出电极之间,
其中,所述驱动开关元件是P型晶体管,并且
其中,所述数据初始化开关元件和所述阈值电压补偿开关元件是N型晶体管。
15.一种显示设备,其特征在于,所述显示设备包括:
显示面板,包括像素;
栅极驱动器,被配置为将栅极信号输出到所述像素;
数据驱动器,被配置为将数据电压输出到所述像素;以及
发射驱动器,被配置为将发射信号输出到所述像素,
其中,所述像素包括:
发光元件;
驱动开关元件,被配置为驱动所述发光元件;
存储电容器,连接到所述驱动开关元件;
数据电压施加开关元件,被配置为将所述数据电压施加到所述存储电容器;以及
第一泄漏补偿开关元件,连接在所述存储电容器和所述数据电压施加开关元件之间。
CN202222528517.0U 2021-09-24 2022-09-23 像素电路和显示设备 Active CN218886802U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210126729A KR20230044091A (ko) 2021-09-24 2021-09-24 픽셀 회로 및 이를 포함하는 표시 장치
KR10-2021-0126729 2021-09-24

Publications (1)

Publication Number Publication Date
CN218886802U true CN218886802U (zh) 2023-04-18

Family

ID=85722042

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202222528517.0U Active CN218886802U (zh) 2021-09-24 2022-09-23 像素电路和显示设备
CN202211166580.2A Pending CN115909935A (zh) 2021-09-24 2022-09-23 像素电路和显示设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN202211166580.2A Pending CN115909935A (zh) 2021-09-24 2022-09-23 像素电路和显示设备

Country Status (3)

Country Link
US (2) US11804171B2 (zh)
KR (1) KR20230044091A (zh)
CN (2) CN218886802U (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115512631A (zh) * 2021-06-22 2022-12-23 荣耀终端有限公司 像素驱动电路及其驱动方法、显示面板及终端设备
CN115311982A (zh) * 2022-08-30 2022-11-08 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置
KR20240038869A (ko) 2022-09-16 2024-03-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20240094464A (ko) * 2022-12-16 2024-06-25 엘지디스플레이 주식회사 픽셀 회로와 이를 포함한 표시장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560780B1 (ko) 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
KR100698709B1 (ko) 2006-05-03 2007-03-23 삼성에스디아이 주식회사 샘플/홀딩 회로 및 이를 이용한 유기 전계발광 표시장치
KR102208918B1 (ko) * 2013-10-22 2021-01-29 삼성디스플레이 주식회사 유기발광표시장치
KR102386458B1 (ko) * 2014-11-17 2022-04-15 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR20180004370A (ko) * 2016-07-01 2018-01-11 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
KR102550732B1 (ko) * 2017-12-13 2023-07-03 삼성디스플레이 주식회사 표시장치
CN109801592B (zh) * 2019-03-27 2021-01-22 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板

Also Published As

Publication number Publication date
US20230099387A1 (en) 2023-03-30
US11804171B2 (en) 2023-10-31
KR20230044091A (ko) 2023-04-03
US20240013712A1 (en) 2024-01-11
CN115909935A (zh) 2023-04-04

Similar Documents

Publication Publication Date Title
US11869412B2 (en) Display device
CN111710299B (zh) 一种显示面板、其驱动方法及显示装置
CN109308864B (zh) 栅极驱动电路及包括其的显示装置
CN218886802U (zh) 像素电路和显示设备
US11270650B2 (en) Display device and driving method thereof
CN109961741B (zh) 有机发光二极管显示设备
CN114550658B (zh) 显示装置及其驱动方法
KR20190020549A (ko) 게이트 구동회로 및 이를 이용한 표시장치와 그 구동 방법
KR20140137504A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
CN104809989A (zh) 一种像素电路、其驱动方法及相关装置
KR20190143308A (ko) 픽셀 및 이를 포함하는 유기전계발광 표시장치
CN112313732A (zh) 显示设备
CN220105999U (zh) 显示设备
TW202234373A (zh) 驅動閘極驅動電路的方法以及驅動使用其的顯示裝置的方法
CN113129833A (zh) 显示装置
US11538379B2 (en) Foldable display panel and driving method thereof, display device and electronic apparatus
JP2021192093A (ja) 表示パネルを制御するための装置及び方法
CN111951731B (zh) 像素单元阵列及其驱动方法、显示面板和显示装置
US11961456B2 (en) Pixel circuit and display apparatus including the same
KR20230046712A (ko) 게이트 구동회로와 이를 포함한 표시장치
KR102467883B1 (ko) 더블 레이트 구동방식의 표시장치와 그 구동방법
KR20210040727A (ko) 표시장치와 그 구동 방법
US11935486B2 (en) Scan signal generation circuit and display device including the same
CN109979393B (zh) 有机发光显示装置
CN117727260A (zh) 显示设备以及驱动显示设备的方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant