CN217936140U - 掩膜板及电子装置 - Google Patents

掩膜板及电子装置 Download PDF

Info

Publication number
CN217936140U
CN217936140U CN202221529513.8U CN202221529513U CN217936140U CN 217936140 U CN217936140 U CN 217936140U CN 202221529513 U CN202221529513 U CN 202221529513U CN 217936140 U CN217936140 U CN 217936140U
Authority
CN
China
Prior art keywords
substrate
hole
pad
orthographic projection
mask
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202221529513.8U
Other languages
English (en)
Inventor
董恩凯
初宇天
翟明
齐嘉城
王乐
周旗旗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
BOE Jingxin Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
BOE Jingxin Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, BOE Jingxin Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202221529513.8U priority Critical patent/CN217936140U/zh
Application granted granted Critical
Publication of CN217936140U publication Critical patent/CN217936140U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

本公开提供了掩膜板及电子装置,其中掩膜板被配置为对背板进行掩膜,背板包括衬底,以及位于衬底上的绝缘层和焊盘组,焊盘组包括至少两个焊盘,绝缘层包括开口,焊盘在开口处相对于绝缘层朝向远离衬底的一侧凸出设置;掩膜板包括:通孔,通孔在衬底上的正投影与焊盘在衬底上的正投影相互交叠;盲孔,盲孔包围通孔设置,盲孔在掩膜板厚度方向上的尺寸大于等于焊盘凸出绝缘层的尺寸,盲孔在衬底上的正投影与通孔在衬底上的正投影拼接后覆盖焊盘在衬底上的正投影。

Description

掩膜板及电子装置
技术领域
本公开涉及显示技术领域,尤其涉及一种掩膜板及电子装置。
背景技术
SMT是表面组装技术(表面贴装技术)(Surface Mounted Technology的缩写),是电子组装行业里最流行的一种技术和工艺,是一种将具有引脚的电子元件放置在具有焊盘的衬底基板的表面上,通过回流焊或浸焊等方法加以焊接组装的技术。为了完成电子元件与焊盘的固定连接,需要在衬底基板上待与电子元件电气连接的焊盘上设置焊料,再经过一系列工艺,实现电子元件与焊盘的固定连接。
实用新型内容
本公开实施例提供的掩膜板及电子装置,具体方案如下:
一方面,本公开实施例提供的一种掩膜板,被配置为对背板进行掩膜,所述背板包括衬底,以及位于所述衬底上的绝缘层和焊盘组,所述焊盘组包括至少两个焊盘,所述绝缘层包括开口,所述焊盘在所述开口处相对于所述绝缘层朝向远离所述衬底的一侧凸出设置;
所述掩膜板包括:
通孔,所述通孔在所述衬底上的正投影与所述焊盘在所述衬底上的正投影相互交叠;
盲孔,所述盲孔包围所述通孔设置,所述盲孔在所述掩膜板厚度方向上的尺寸大于等于所述焊盘凸出所述绝缘层的尺寸,所述盲孔在所述衬底上的正投影与所述通孔在所述衬底上的正投影拼接后覆盖所述焊盘在所述衬底上的正投影。
在一些实施例中,在本公开实施例提供的上述掩膜板中,所述盲孔在所述掩膜板厚度方向上的尺寸小于等于所述掩膜板厚度的1/3。
在一些实施例中,在本公开实施例提供的上述掩膜板中,所述通孔在所述衬底上的正投影位于所述焊盘在所述衬底上的正投影内。
在一些实施例中,在本公开实施例提供的上述掩膜板中,所述背板包括多个像素区,每相邻至少两个所述通孔构成与一个所述焊盘组对应的一个通孔组,一个所述像素区对应至少两个所述通孔组,一个所述盲孔包围一个所述像素区对应的至少两个所述通孔组中的各所述通孔。
在一些实施例中,在本公开实施例提供的上述掩膜板中,所述通孔在所述衬底上的正投影位于所述焊盘组在所述衬底上的正投影内,且所述通孔在所述衬底上的正投影与所述焊盘组中的所述至少两个焊盘在所述衬底上的正投影、以及所述焊盘的间距在所述衬底上的正投影均相互交叠。
在一些实施例中,在本公开实施例提供的上述掩膜板中,一个所述盲孔包围一个所述通孔。
在一些实施例中,在本公开实施例提供的上述掩膜板中,所述盲孔在所述衬底上的正投影相对于所述焊盘在所述衬底上的正投影朝向远离所述通孔的方向外延。
在一些实施例中,在本公开实施例提供的上述掩膜板中,所述盲孔远离所述通孔的边界在所述衬底上的正投影与所述焊盘在所述衬底上的正投影之间的距离大于等于30μm。
在一些实施例中,在本公开实施例提供的上述掩膜板中,相邻两个所述盲孔之间的距离大于等于100μm。
另一方面,本公开实施例提供了一种电子装置,包括:电子元件和背板,所述电子元件与所述焊盘组电连接,所述背板采用本公开实施例提供的上述掩膜板进行掩膜。
附图说明
图1为相关技术中掩膜板与背板对位接触后的示意图;
图2为本公开实施例提供的背板的一种结构示意图;
图3为本公开实施例提供的掩膜板的一种结构示意图;
图4图2所示背板与图3所示掩膜板对位接触后的示意图;
图5为沿图4中I-I'的截面图;
图6为沿图4中II-II'的截面图;
图7为本公开实施例提供的背板的又一种结构示意图;
图8为本公开实施例提供的掩膜板的又一种结构示意图;
图9图7所示背板与图8所示掩膜板对位接触后的示意图;
图10为沿图9中III-III'的截面图;
图11为沿图9中IV-IV'的截面图;
图12为本公开实施例提供的显示装置中一个电子元件与一个焊盘组电连接的示意图;
图13为本公开实施例提供的电子装置的制作方法的流程图;
图14为本公开实施例提供的掩膜板与背板的对位示意图;
图15为本公开实施例提供的掩膜板与背板在掩膜过程中的一种示意图;
图16为本公开实施例提供的掩膜板与背板在掩膜过程中的又一种示意图;
图17为本公开实施例提供的掩膜板与背板分离的示意图;
图18为本公开实施例提供的电子元件与焊盘组的对位示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本公开内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
除非另作定义,此处使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开说明书以及权利要求书中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“内”、“外”、“上”、“下”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
如图1所示,相关技术中绝缘层101具有开口K,且开口K露出的焊盘102的表面相对于绝缘层101的表面要高出1μm~3μm的尺寸,在采用平板掩膜板M设置焊接材料的情况下,为避免相邻焊盘之间出现短路,平板掩膜板M的开口K的面积小于焊盘102的表面面积,即平板掩膜板M与焊盘102的边缘相接触,沿特定方向移动刮刀,从而焊接材料可以从开口K落入到焊盘上,在移动刮刀的过程中,焊盘102与平板掩膜板M接触的位置S会有应力集中,而背板的各膜层较薄、比较脆弱,所以在设置焊接材料的过程中常常会因应力而对背板的线路造成损伤。
本公开实施例中,焊接材料包括焊接金属或焊接辅助材料中的任一种。
基于此,如图2至图6所示,本公开实施例提供了一种掩膜板002,被配置为对背板001进行掩膜,背板001包括衬底100,以及位于衬底100上的绝缘层101和焊盘组102',焊盘组102'包括至少两个焊盘102,绝缘层101包括开口K,焊盘102在开口K处相对于绝缘层101朝向远离衬底100的一侧凸出设置;
掩膜板002包括:
通孔201,通孔201在衬底100上的正投影与焊盘102在衬底100上的正投影相互交叠;
盲孔202,盲孔202包围通孔201设置,盲孔202在掩膜板002厚度方向Z上的尺寸a大于等于焊盘102凸出绝缘层101的尺寸b,盲孔202在衬底100上的正投影与通孔201在衬底100上的正投影拼接后覆盖焊盘102在衬底100上的正投影。
在本公开实施例提供的上述掩膜板002中,通过在掩膜板002的通孔201周围设置盲孔202,并设置盲孔202在掩膜板002厚度方向Z上的尺寸a(即深度)大于等于焊盘102凸出绝缘层101的尺寸b,盲孔202在衬底100上的正投影与通孔201在衬底100上的正投影拼接后覆盖焊盘102在衬底100上的正投影,使得掩膜板002经过对位后放置在背板001上,具体表现为掩膜板002的盲孔202所在位置与焊盘102互不接触,掩膜版002除盲孔202所在位置外的其他部分与绝缘层101接触,避免了掩膜板002搭接在焊盘102的边缘上造成的应力集中,因此可有效解决应力集中对背板001的线路造成损伤的问题。
可选地,焊盘组102'包括两个焊盘102,分别为与两引脚的电子元件(例如发光二极管)的引脚分别电连接的第一焊盘Ppad和第二焊盘Npad。本公开中焊盘102的材料可以包括镍和/或金等,在一些实施例中,可在导电图案(例如采用铜制作的走线结构)上先形成3μm~5μm厚的镍(Ni)层,然后通过置换反应在镍层的表面镀上0.03μm厚的金(Au)层,导电图案中表面裸露的区域构成焊盘102。
在一些实施例中,在本公开实施例提供的上述掩膜板002中,如图5和图6所示,盲孔202在掩膜板002厚度方向Z上的尺寸a小于等于掩膜板002厚度c的1/3,以避免掩膜板002过薄、易变形而影响掩膜板002的寿命和掩膜效果。可选地,掩膜板002的厚度c为30μm,盲孔202在掩膜板002厚度方向Z上的尺寸a大于焊盘102凸出绝缘层101的尺寸b且小于等于10μm。由于焊盘102的表面厚度方向Z上超出绝缘层101的表面尺寸b,b大于等于1μm且小于等于3μm,因此,在掩膜板002厚度方向Z上,盲孔202与焊盘102之间的间距等于(a-b),即大于0且小于等于(7μm~9μm),盲孔202与绝缘层101之间的间距等于a,即大于等于(1μm~3μm)且小于等于10μm。可见,盲孔202与焊盘102之间的间距、以及盲孔202与绝缘层101之间的间距均较小,由此在焊接金属(例如具有锡膏)经由通孔201落入焊盘102上之后,由于锡膏具有一定粘度,很难流动并进入到尺寸较小的空间,从而有效避免了相邻焊盘102因为锡膏而发生短路。
在一些实施例中,在本公开实施例提供的上述掩膜板002中,如图4至图6所示,通孔201在衬底100上的正投影位于焊盘102在衬底100上的正投影内,这样可以使焊接金属(例如具有锡膏)经由通孔201落入对应的焊盘102上,避免相邻焊盘102因为焊接金属而相互短接。可选地,通孔201的尺寸与焊盘102上电连接的电子元件的引脚尺寸相同,在一些实施例中,可在电子元件的引脚尺寸的基础上,对通孔201的尺寸进行微调,以保证经由通孔201转移至焊盘102上的焊接金属在经过回流焊工艺后,可以完全位于电子元件的引脚与焊盘102之间,保证电子元件的引脚与焊盘102的电连接效果。
在一些实施例中,在本公开实施例提供的上述掩膜板002中,如图2至图4所示,背板001可以包括多个像素区P,每个像素区P中包括三个不同颜色的子像素,每个子像素为发光二极管,一个焊盘组102’与一个发光二极管对应,一个焊盘组102'包括两个焊盘102,一个通孔组201'包括与一个焊盘组102'的焊盘102相同数量的通孔201。每相邻至少两个通孔201构成与一个焊盘组102'对应的一个通孔组201',一个像素区P对应至少两个通孔组201',一个盲孔202包围一个像素区P对应的至少两个通孔组201'中的各通孔201,相当于一个像素区P对应的至少两个通孔组201'中的各通孔201周围的盲孔202是相互连通的,由此使得盲孔202的尺寸较大,易于制作。并且由于盲孔202与焊盘102之间的间距、以及盲孔202与绝缘层101之间的间距均较小,因此在焊接金属(例如具有锡膏)经由通孔201落入焊盘102上之后,具有一定粘度的锡膏,很难流动并进入到尺寸较小的空间,从而有效防止了同一盲孔202所对应区域的不同焊盘102因为锡膏而发生短路。在其他的一些实施例中,一个焊盘组102'可以包括与电子元件的引脚相同数量的焊盘102,一个通孔组201'包括与一个焊盘组102'的焊盘102相同数量的通孔201。
在一些实施例中,本公开实施例提供的掩膜板002可用于转移焊接辅助材料(例如助焊剂),在此情况下,如图7至图11所示,可以设置通孔201在衬底101上的正投影位于焊盘组102'在衬底101上的正投影内,且通孔201在衬底101上的正投影与焊盘组102'中的至少两个焊盘102在衬底101上的正投影、以及相邻焊盘102之间的区域g在衬底101上的正投影均相互交叠。在具体实施时,焊接辅助材料(例如助焊剂)会经由同一通孔201同时落入焊盘组102'的至少两个焊盘102上、以及相邻焊盘102之间的区域g,但由于助焊剂仅起到促进焊接过程、以及防氧化的作用,并不具有导电性,因此,焊盘组102'的至少两个焊盘102不会通过助焊剂短接。并且,相较于图4所示正投影位于焊盘102内的通孔201,图9所示正投影位于焊盘组102'组内的通孔201的孔径较大,更易于制作。
在一些实施例中,在本公开实施例提供的上述掩膜板002中,如图7至图9所示,在通孔201在衬底101上的正投影与焊盘组102'中的至少两个焊盘102在衬底101上的正投影、以及相邻焊盘102之间的区域g在衬底101上的正投影均相互交叠的情况下,一个盲孔202可以包围一个通孔201。在一些实施例中,可先在待制作盲孔202的区域及其包围的待制作通孔201的区域形成一个与盲孔202深度相同的大盲孔,然后在该大盲孔对应通孔201的区域形成通孔201,而该大盲孔对应盲孔202的区域则可做为盲孔202,如此,即使一个盲孔202仅包围一个通孔201,也因正投影位于焊盘组102'组内的通孔201的孔径较大,相应地大盲孔的孔径也较大,制作大盲孔的难度较低,利于实现盲孔202的制作。
在一些实施例中,在本公开实施例提供的上述掩膜板002中,如图4和图9所示,盲孔202在衬底100上的正投影相对于焊盘102在衬底100上的正投影朝向远离通孔201的方向外延,相当于盲孔202在衬底100上的正投影会超出焊盘102在衬底100上的正投影,这样掩膜板002就可以更好地在盲孔202处避开焊盘102,防止掩膜板002搭接在焊盘102的边缘上造成的应力集中,从而有效避免应力集中对背板001的线路造成损伤。
在一些实施例中,盲孔202的制作公差为10μm,掩膜板002与背板001的对位公差为20μm,为防止掩膜板002搭接在焊盘102上,在本公开实施例提供的上述掩膜板002中,如图4和图9所示,盲孔202远离通孔201的边界在衬底100上的正投影与焊盘102在衬底100上的正投影之间的距离d大于等于30μm。
在一些实施例中,在本公开实施例提供的上述掩膜板002中,如图11所示,掩膜板002在相邻盲孔202之间的部分与背板001的绝缘层101接触,为保证掩膜板002与绝缘层101具有较大的接触面,实现绝缘层101对掩膜板002的有效支撑,并保证掩膜板002的自身结构稳定性,掩膜板002在相邻盲孔202之间的部分的尺寸需要合理设置。在本公开中,如图4和图9所示,设置相邻两个盲孔202之间的距离e大于等于100μm,例如可以为200μm、300μm等。
基于同一公开构思,本公开实施例还提供了一种电子装置,如图12所示,包括:电子元件003,以及本公开实施例提供的上述背板001;其中,背板001可以采用上述掩膜板002进行掩膜;电子元件003与焊盘组102电连接,在一些实施例中,一个电子元件003与一个焊盘组102对应电连接。电子元件003可以为发光二极管、驱动芯片等。
在一些实施例中,如图5、图6、图10和图11所示,本公开实施例提供的背板001还可以包括第一导电层103、平坦层104和第二导电层105等,其中,第一导电层103和第二导电层105的材料可以包括铜(Cu)等,第一导电层103和第二导电层105用于制作驱动电子元件003工作的电路。对于背板001的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本公开的限制。
在一些实施例中,本公开实施例提供的上述电子装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪、智能手表、健身腕带、个人数字助理等任何具有显示功能的产品或部件。该电子装置包括但不限于:射频单元、网络模块、音频输出&输入单元、传感器、显示单元、用户输入单元、接口单元、存储器、处理器、以及电源等部件。另外,本领域技术人员可以理解的是,上述结构并不构成对本公开实施例提供的上述电子装置的限定,换言之,在本公开实施例提供的上述电子装置中可以包括上述更多或更少的部件,或者组合某些部件,或者不同的部件布置。
基于同一公开构思,本公开实施例还提供了一种电子装置的制作方法,如图13所示,包括以下步骤:
S1301、将本公开实施例提供的掩膜板002与背板001进行对位,使得通孔201与焊盘102正对设置,如图14所示。
S1302、控制掩膜002在盲孔202所在区与焊盘102互不接触,并在盲孔202所在区之外的区域与绝缘层101接触,如图15所示。
S1303、在掩膜板002上沿特定方向移动刮刀,将焊接材料WM推至通孔201中,使得焊接材料WM通过通孔201落入焊盘102上,如图16所示。
S1304、将掩膜板002从背板001上移除,如图17所示。
S1305、将电子元件003的各个引脚301分别放置在各个焊盘102处的焊接材料WM上,如图18所示。
S1306、通过回流焊工艺对焊接材料WM进行处理,使得电子元件003的各个引脚301与各个焊盘102对应焊接在一起,如图12所示。
需要说明的是,本公开中的焊接材料WM可以为焊接金属(例如锡膏)或焊接辅助材料(例如助焊剂)中的其中一种。在焊接材料WM为锡膏的情况下,电子元件003的各个引脚301可以设置助焊剂,在回流焊工艺处理后,电子元件003的各个引脚301可以通过固化后的焊接金属与各个焊盘102实现电连接。在焊接材料WM为助焊剂的情况下,因助焊剂仅起到促进焊接过程,同时具有防氧化的作用,并不具有导电性,所以需要在电子元件003的各个引脚301设置焊接金属(例如锡膏),在回流焊工艺处理后,电子元件003的各个引脚301可以通过固化后的焊接金属与各个焊盘102实现电连接。在具体实施时,在回流焊工艺中,焊接金属首先在高温下发生熔化,部分与焊盘102的表面材料形成金属间化合物(IMC),接着在冷却过程中,焊接金属和/或金属间化合物固化,进而构成连接部WM',使得电子元件003的各个引脚301通过连接部WM'与各个焊盘102电连接,如图12所示。连接部WM'在衬底100上的正投影形状受限于引脚301和焊盘102在衬底100上的正投影形状。通常连接部WM'与其电连接的引脚301在衬底100上的正投影的形状及焊盘102在衬底100上的正投影的形状基本相同,例如呈近似圆形或方形。
尽管本公开已描述了优选实施例,但应当理解的是,本领域的技术人员可以对本公开实施例进行各种改动和变型而不脱离本公开实施例的精神和范围。这样,倘若本公开实施例的这些修改和变型属于本公开权利要求及其等同技术的范围之内,则本公开也意图包含这些改动和变型在内。

Claims (10)

1.一种掩膜板,被配置为对背板进行掩膜,所述背板包括衬底,以及位于所述衬底上的绝缘层和焊盘组,所述焊盘组包括至少两个焊盘,所述绝缘层包括开口,所述焊盘在所述开口处相对于所述绝缘层朝向远离所述衬底的一侧凸出设置;
所述掩膜板包括:
通孔,所述通孔在所述衬底上的正投影与所述焊盘在所述衬底上的正投影相互交叠;
盲孔,所述盲孔包围所述通孔设置,所述盲孔在所述掩膜板厚度方向上的尺寸大于等于所述焊盘凸出所述绝缘层的尺寸,所述盲孔在所述衬底上的正投影与所述通孔在所述衬底上的正投影拼接后覆盖所述焊盘在所述衬底上的正投影。
2.如权利要求1所述的掩膜板,其中,所述盲孔在所述掩膜板厚度方向上的尺寸小于等于所述掩膜板厚度的1/3。
3.如权利要求2所述的掩膜板,其中,所述通孔在所述衬底上的正投影位于所述焊盘在所述衬底上的正投影内。
4.如权利要求3所述的掩膜板,其中,所述背板包括多个像素区,每相邻至少两个所述通孔构成与一个所述焊盘组对应的一个通孔组,一个所述像素区对应至少两个所述通孔组,一个所述盲孔包围一个所述像素区对应的至少两个所述通孔组中的各所述通孔。
5.如权利要求2所述的掩膜板,其中,所述通孔在所述衬底上的正投影位于所述焊盘组在所述衬底上的正投影内,且所述通孔在所述衬底上的正投影与所述焊盘组中的所述至少两个焊盘在所述衬底上的正投影、以及所述焊盘的间距在所述衬底上的正投影均相互交叠。
6.如权利要求5所述的掩膜板,其中,一个所述盲孔包围一个所述通孔。
7.如权利要求1~6任一项所述的掩膜板,其中,所述盲孔在所述衬底上的正投影相对于所述焊盘在所述衬底上的正投影朝向远离所述通孔的方向外延。
8.如权利要求7所述的掩膜板,其中,所述盲孔远离所述通孔的边界在所述衬底上的正投影与所述焊盘在所述衬底上的正投影之间的距离大于等于30μm。
9.如权利要求8所述的掩膜板,其中,相邻两个所述盲孔之间的距离大于等于100μm。
10.一种电子装置,其中,包括:电子元件和背板,所述电子元件与所述焊盘组电连接,所述背板采用如权利要求1~9任一项所述的掩膜板进行掩膜。
CN202221529513.8U 2022-06-17 2022-06-17 掩膜板及电子装置 Active CN217936140U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202221529513.8U CN217936140U (zh) 2022-06-17 2022-06-17 掩膜板及电子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202221529513.8U CN217936140U (zh) 2022-06-17 2022-06-17 掩膜板及电子装置

Publications (1)

Publication Number Publication Date
CN217936140U true CN217936140U (zh) 2022-11-29

Family

ID=84182011

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202221529513.8U Active CN217936140U (zh) 2022-06-17 2022-06-17 掩膜板及电子装置

Country Status (1)

Country Link
CN (1) CN217936140U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023241244A1 (zh) * 2022-06-17 2023-12-21 京东方科技集团股份有限公司 掩膜板及电子装置、其制作方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023241244A1 (zh) * 2022-06-17 2023-12-21 京东方科技集团股份有限公司 掩膜板及电子装置、其制作方法

Similar Documents

Publication Publication Date Title
CN102217060B (zh) 柔性和可堆叠的半导体管芯封装、使用该封装的系统以及制造封装的方法
US11156351B2 (en) Backlight module and method of manufacturing same
CN1717147B (zh) 柔性布线基板及制法、配芯片的柔性布线基板及电子设备
KR101072336B1 (ko) 플렉시블 배선 기판, 반도체칩 실장 플렉시블 배선 기판,표시 장치 및, 반도체칩 실장 방법
KR20120020521A (ko) 전자 부품 및 그 제조 방법
CN217936140U (zh) 掩膜板及电子装置
EP3430469B1 (en) Flexible circuit board, array substrate, fabricating method thereof, and display apparatus
CN112185928A (zh) 一种芯片封装结构及其制备方法、封装芯片
CN114156395A (zh) 阵列基板及其制备方法、显示面板和背光模组
CN117295251A (zh) 掩膜板及电子装置、其制作方法
CN114843254A (zh) Mini LED背光模组及其制作方法
CN113848664B (zh) 一种驱动背板及其制备方法、发光基板、显示装置
CN104124180A (zh) 芯片封装结构的制作方法
CN103247578B (zh) 半导体承载件暨封装件及其制法
KR20170017708A (ko) 동박을 이용한 엘이디 패키지용 연성회로기판의 제조방법, 및 그에 의해 제조된 엘이디 패키지
CN212305436U (zh) 电路板、摄像模组及电子设备
JP2016100554A (ja) 半導体装置
WO2021223209A1 (zh) 电路板、摄像模组及电子设备
JP3851541B2 (ja) チップ部品およびその製造方法
JP3191149B2 (ja) 回路基板への端子の実装方法、および回路基板
CN114938581A (zh) 一种背板、掩膜板及电子装置、其制作方法
CN110383440A (zh) 半导体装置、芯片状半导体元件、配备有半导体装置的电子设备以及制造半导体装置的方法
WO2023123116A1 (zh) 线路板、功能背板、背光模组、显示面板及显示装置
CN219107787U (zh) 电路板和电子设备
EP4340011A1 (en) Circuit board, function rear plate, and method for preparation thereof

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant