CN217506542U - 一种支持多种传输协议的SoC功能验证板 - Google Patents

一种支持多种传输协议的SoC功能验证板 Download PDF

Info

Publication number
CN217506542U
CN217506542U CN202220736061.4U CN202220736061U CN217506542U CN 217506542 U CN217506542 U CN 217506542U CN 202220736061 U CN202220736061 U CN 202220736061U CN 217506542 U CN217506542 U CN 217506542U
Authority
CN
China
Prior art keywords
interface
soc
module
transmission protocols
multiple transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202220736061.4U
Other languages
English (en)
Inventor
姜驿阳
刘亚丽
郝帅
赵晋
张麒
付鹏
禹莹
白云鸿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Microelectronic Technology Institute
Mxtronics Corp
Original Assignee
Beijing Microelectronic Technology Institute
Mxtronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Microelectronic Technology Institute, Mxtronics Corp filed Critical Beijing Microelectronic Technology Institute
Priority to CN202220736061.4U priority Critical patent/CN217506542U/zh
Application granted granted Critical
Publication of CN217506542U publication Critical patent/CN217506542U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

一种支持多种传输协议的SoC功能验证板,包括被测SoC处理器、存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块、拨码开关,被测SoC处理器分别与存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块连接、拨码开关,DC模块的输入端与外部供电电源连接,DC模块的输出端分别连接存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire进行供电,被测SoC处理器通过RS422接口、MAC、PCIE、RapidIO、SpaceWire中任意一种总线接口进行数据传输及调试验证。

Description

一种支持多种传输协议的SoC功能验证板
技术领域
本实用新型涉及一种支持多种传输协议的SoC功能验证板,属于功能验证技术领域。
背景技术
SoC即系统级芯片,可以在一块芯片上实现单板系统甚至整个系统的功能,从而提高电子系统的内部集成度。新一代的八核抗辐照处理器集成了高性能整数处理单元、浮点处理器、独立的指令Cache和数据Cache、4MB片内SRAM 及神经网络智能处理加速引擎以及PCIE、RapidIO等控制器及外设等,通过对处理器的功能进行有效的验证,为器件选用和应用开发提供可靠的依据。现有技术中,新一代八核抗辐照处理器尚未有成熟的板级验证方案。
实用新型内容
本实用新型解决的技术问题是:针对目前现有技术中,为有效对八核抗辐照处理器的功能进行验证,提出了一种支持多种传输协议的SoC功能验证板。
本实用新型解决上述技术问题是通过如下技术方案予以实现的:
一种支持多种传输协议的SoC功能验证板,包括被测SoC处理器、存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块、拨码开关,其中:
被测SoC处理器分别与存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块连接、拨码开关,DC模块的输入端与外部供电电源连接,DC模块的输出端分别连接存储模块、MAC、RS422 接口、PCIE、RapidIO、SpaceWire进行供电;
被测SoC处理器通过RS422接口、MAC、PCIE、RapidIO、SpaceWire中任意一种总线接口进行数据传输测试。
存储模块设置有两片FLASH构成32位数据宽度的数据存储器以存储外部用户应用程序。
所述存储模块设置有两片SRAM构成32位数据宽度的数据存储器。
所述存储模块设置有三片DDR,其中两片构成32位数据宽度的数据存储器,另外一片存放ECC数据,所述DDR均配备独立电源芯片提供电压。
所述RS422接口设置有两处,一处为调试串口,一处为打印串口。
还包括外设接口,外设接口包括通用异步串行接口、GPIO扩展接口,通过扩展连接器与被测SoC处理器连接。
所述扩展连接器上设置有CAN、1553、I2C、SPI总线对应数据接口。
所述拨码开关数量为2个,当开关置于ON时为低电平,反之为高电平。
所述被测SoC处理器通过DC模块将外部供电电源转化为各部分所需工作电压,被测SoC处理器电压要求为0.9V。
所述MAC数量为2个,均包括电平转换电路、以太网收发器、网口连接器,用于实现不同数据总线的异步通信及以太网连接功能。
所述SpaceWire总线接口数量为2个。
本实用新型与现有技术相比的优点在于:
本实用新型提供的一种支持多种传输协议的SoC功能验证板,集成了DDR, SRAM,FLASH等存储,提供了10M/100M/1000M Ethernet MAC等高速接口,并集成了两个SpaceWire总线接口、RapidIO接口及其他扩展接口,可以通过两个连接器可将需要扩展的模块放在设计的子板上。节省主开发板空间,提高验证的效率,并能满足高性能嵌入式系统需求。
附图说明
图1为实用新型提供的SoC功能验证板核心结构示意图;
图2为实用新型提供的SoC功能验证板功能框图示意图;
具体实施方式
一种支持多种传输协议的SoC功能验证板,对新一代八核被测SoC处理器进行功能验证,通过支持多种传输协议的SoC全功能验证板方案,提供处理器的应用判断依据,SoC功能验证板包括被测SoC处理器、存储模块、MAC、 RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块、拨码开关,其中:
被测SoC处理器分别与存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块连接,拨码开关,DC模块的输入端与外部供电电源连接,DC模块的输出端分别连接存储模块、MAC、RS422 接口、PCIE、RapidIO、SpaceWire进行供电,拨码开关用于进行开发板调试模式与运行模式切换,同时可以设置处理器工作频率。
被测SoC处理器通过RS422接口、MAC、PCIE、RapidIO、SpaceWire中任意一种总线接口进行数据传输及调试验证。
存储模块包括DDR、FLASH、SRAM,存储模块设置有两片FLASH构成 32位数据宽度的数据存储器以存储外部用户应用程序;存储模块设置有两片 SRAM构成32位数据宽度的数据存储器。
存储模块设置有三片DDR,其中两片构成32位数据宽度的数据存储器,另外一片存放ECC数据,所述DDR均配备独立电源芯片提供电压;
RS422接口设置有两处,一处为调试串口,一处为打印串口;
功能验证板上还包括外设接口,外设接口包括通用异步串行接口、GPIO 扩展接口,通过扩展连接器与被测SoC处理器连接;
扩展连接器上设置有CAN、1553、I2C、SPI总线对应信号接口,同时能够提供所需工作电压,通过扩展连接器可以把开发板未验证模块的信号进行补充验证。
拨码开关数量为2个,当开关置于ON时为低电平,反之为高电平;
被测SoC处理器通过DC模块将外部供电电源转化为各部分所需工作电压,被测SoC处理器电压要求为0.9V,除核心处理器外的其他部分所需的IO电源要求为3.3V、1.8V、1.5;
MAC数量为2个,均包括电平转换电路、以太网收发器、网口连接器,用于实现不同数据总线的异步通信及以太网连接功能。
下面根据具体实施例进行进一步说明:
如图1、图2所示,支持多种传输协议的SoC功能验证板,包括被测SoC处理器、存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块、拨码开关、外设接口,具体的:
供电电源采用外部提供+5V的电压输入,被测SoC处理器是一款8核高能效智能阵列处理器,主频为1GHz;被测SoC处理器分别与存储模块、MAC、 RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块连接,拨码开关,DC模块的输入端与外部供电电源连接,DC模块的输出端分别连接存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire进行供电;
板载两片FLASH,组成32位数据宽度的数据存储器,用来存放系统引导程序或者用户应用程序,针对处理器的不同数据传输测试选取对应程序。
板载的SRAM采用两片SRAM组成,构成32位的数据存储器用于存放测试数据。
板载DDR的器件为3片,其中两片组成32位位宽的数据存储器,另外一片存放ECC数据。该DDR器件配备了自己独立的电源芯片来提供参考电压和 VTT电压。
该SoC功能验证板共引出2个RS422接口,其中一个为调试串口,另一个为打印串口。
外设接口还包括了通用异步串行接口,GPIO扩展接口;扩展连接器等。
该扩展连接器上包含了CAN、1553、I2C、SPI等模块相关的信号以及所需工作电压。即高速连接器作为中枢连接开发板和可扩展板。
该功能验证板的核心处理器是一款8核高能效智能阵列处理器,是针对高性能、低功耗、高能效比、智能化、高速接口需求开发,具有可重构、自主容错、智能处理能力。在面向应用中,具有更高的性能和更低的功耗,为完成高速实时大容量数据处理、数据传输、智能化和复杂算法实现提供强大的硬件平台。
该功能验证板上共有2个8位的拨码开关。有PLL配置的,调试串口使能的。开关拨到“ON”为低电平,相反则为高电平。
该SoC功能验证板通过供电电源供电,通过DC模块转换成SoC和各个模块所需工作电压。该SoC功能验证板DC模块产生多种电源电压:处理器内核电源要求0.9V,除处理器外其他部分所需IO电源要求3.3V、1.8V、1.5V。
该SoC功能验证板包含了RapidIO数据传输接口。RapidIO是一种高性能、低引脚数、基于数据包交换的互连体系结构,是为满足高性能嵌入式系统需求而设计的一种开放式互连技术标准。主要应用于嵌入式系统内部互连,支持芯片到芯片、板到板间的通信,速度可达千兆字节每秒,其主要优势包括灵活的拓扑结构,允许点对点通信。具有完善的纠检错功能,可靠性高。可配置通信波特率与通信端口宽度。
该SoC功能验证板包含了一个高可靠、高速数据传输的PCIE接口。
该SoC功能验证板支持SpaceWire接口,支持数据、时间码与分布式中断的双向传输。SpaceWire接口由AHB从接口模块、配置与状态寄存器、发送/ 接收FIFO及SpaceWire编解码器构成。
该SoC功能验证板包含两个MAC,如图2所示。MAC部分包括了电平转换电路。以太网收发器以及网口连接器。电平转换电路能将实现两条数据总线之间的异步通信。通过连接以太网收发器,网口连接器实现以太网的通信功能。
功能验证板验证的核心处理器包含八个SPARC V8处理器核,每个核包含高性能整数处理单元、浮点处理器、独立的指令Cache和数据Cache,每四个核为一个簇,每个簇共享512KB L2 Cache,具有4MB片内SRAM和神经网络智能处理加速引擎。
同时,功能验证板集成了DDR,SRAM,FLASH等存储,提供了 10M/100M/1000MEthernet MAC等高速接口,并集成了CAN、UART、中断控制器、定时器、看门狗、GPIO、SPI、I2C等外设。
通过大量试验和功能验证显示,本SoC功能验证板能够全面高效验证该八核处理器的各个模块的功能。为器件功能验证和应用提供了参考。
本实用新型虽然已以较佳实施例公开如上,但其并不是用来限定本实用新型,任何本领域技术人员在不脱离本实用新型的精神和范围内,都可以利用上述揭示的方法和技术内容对本实用新型技术方案做出可能的变动和修改,因此,凡是未脱离本实用新型技术方案的内容,依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本实用新型技术方案的保护范围。
本实用新型说明书中未作详细描述的内容属于本领域技术人员的公知技术。

Claims (11)

1.一种支持多种传输协议的SoC功能验证板,其特征在于:
包括被测SoC处理器、存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块、拨码开关,其中:
被测SoC处理器分别与存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire、晶振插座、扩展连接器、DC模块连接、拨码开关,DC模块的输入端与外部供电电源连接,DC模块的输出端分别连接存储模块、MAC、RS422接口、PCIE、RapidIO、SpaceWire进行供电;
被测SoC处理器通过RS422接口、MAC、PCIE、RapidIO、SpaceWire中任意一种总线接口进行数据传输测试。
2.根据权利要求1所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
存储模块设置有两片FLASH构成32位数据宽度的数据存储器以存储外部用户应用程序。
3.根据权利要求2所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述存储模块设置有两片SRAM构成32位数据宽度的数据存储器。
4.根据权利要求3所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述存储模块设置有三片DDR,其中两片构成32位数据宽度的数据存储器,另外一片存放ECC数据,所述DDR均配备独立电源芯片提供电压。
5.根据权利要求4所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述RS422接口设置有两处,一处为调试串口,一处为打印串口。
6.根据权利要求1所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
还包括外设接口,外设接口包括通用异步串行接口、GPIO扩展接口,通过扩展连接器与被测SoC处理器连接。
7.根据权利要求6所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述扩展连接器上设置有CAN、1553、I2C、SPI总线对应数据接口。
8.根据权利要求1所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述拨码开关数量为2个,当开关置于ON时为低电平,反之为高电平。
9.根据权利要求1所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述被测SoC处理器通过DC模块将外部供电电源转化为各部分所需工作电压,被测SoC处理器电压要求为0.9V。
10.根据权利要求1所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述MAC数量为2个,均包括电平转换电路、以太网收发器、网口连接器,用于实现不同数据总线的异步通信及以太网连接功能。
11.根据权利要求1所述的一种支持多种传输协议的SoC功能验证板,其特征在于:
所述SpaceWire总线接口数量为2个。
CN202220736061.4U 2022-03-30 2022-03-30 一种支持多种传输协议的SoC功能验证板 Active CN217506542U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202220736061.4U CN217506542U (zh) 2022-03-30 2022-03-30 一种支持多种传输协议的SoC功能验证板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202220736061.4U CN217506542U (zh) 2022-03-30 2022-03-30 一种支持多种传输协议的SoC功能验证板

Publications (1)

Publication Number Publication Date
CN217506542U true CN217506542U (zh) 2022-09-27

Family

ID=83348505

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202220736061.4U Active CN217506542U (zh) 2022-03-30 2022-03-30 一种支持多种传输协议的SoC功能验证板

Country Status (1)

Country Link
CN (1) CN217506542U (zh)

Similar Documents

Publication Publication Date Title
US8489905B2 (en) Method and system for building a low power computer system
CN210627192U (zh) Vpx信号处理系统
CN211427336U (zh) 一种嵌入式vpx计算模块
CN109408455A (zh) 一种人工智能soc处理器芯片
CN215117312U (zh) 基于mpsoc的实时信号处理平台
CN217506542U (zh) 一种支持多种传输协议的SoC功能验证板
CN212112481U (zh) 一种原型验证平台的电路结构
CN209149302U (zh) 一种人工智能soc处理器芯片
CN216352292U (zh) 服务器主板及服务器
CN210572737U (zh) 一种二次雷达信号处理装置
RU173335U1 (ru) Процессорный модуль (МВЕ8С-РС)
CN213545262U (zh) 一种基于申威121的处理器计算模块
CN111679995B (zh) 一种基于1553b总线的空间计算机嵌入式管理执行单元
CN209312010U (zh) 基于power pc处理器的处理器子卡
CN207689871U (zh) 一种基于Vxworks和Linux的混合显示控制器
CN213958044U (zh) 一种高可靠复杂SoC全功能验证板
CN115934631B (zh) 一种基于MPSoC的智能存储平台
CN112463547A (zh) 一种高密度服务器系统状态指示装置及指示方法
CN113064652B (zh) 用于中央处理单元的启动代码的装置、方法、设备和介质
CN105959142B (zh) 高可靠性、高安全性智能以太网通信板
CN220232328U (zh) 核心板
CN220455836U (zh) 一种基于Intel ADL-S的主板以及计算机设备
CN216357502U (zh) 全国产化vpx 3u架构的计算主板
CN213518237U (zh) 一种高速宽带信号采集处理模块
CN116501508B (zh) 一种天基边缘计算模块及设备

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant