CN216871057U - 一种日志采集电路和日志采集装置 - Google Patents

一种日志采集电路和日志采集装置 Download PDF

Info

Publication number
CN216871057U
CN216871057U CN202220388724.8U CN202220388724U CN216871057U CN 216871057 U CN216871057 U CN 216871057U CN 202220388724 U CN202220388724 U CN 202220388724U CN 216871057 U CN216871057 U CN 216871057U
Authority
CN
China
Prior art keywords
module
capacitor
chip
signal
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202220388724.8U
Other languages
English (en)
Inventor
叶云超
朱自珑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Baoxinchuang Information Technology Co ltd
Original Assignee
Shenzhen Baoxinchuang Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Baoxinchuang Technology Co Ltd filed Critical Shenzhen Baoxinchuang Technology Co Ltd
Priority to CN202220388724.8U priority Critical patent/CN216871057U/zh
Application granted granted Critical
Publication of CN216871057U publication Critical patent/CN216871057U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本实用新型公开了一种日志采集电路和日志采集装置,该日志采集电路包括:电源模块、信号输入模块、信号处理模块以及信号输出模块,信号输入模块与待测设备连接,信号处理模块与信号输入模块连接,信号输出模块与信号处理模块连接,信号输出模块与测试设备连接,电源模块与信号输入模块、信号处理模块及信号输出模块连接,电源模块用于为信号输入模块、信号处理模块及信号输出模块提供电源;信号输入模块用于获取待测设备的UART信号;信号处理模块用于将UART信号转换为网络信号;信号输出模块用于输出网络信号至测试设备,以使测试设备对待测设备进行日志采集,从而能够更有效率地采集待测设备输出的日志信息。

Description

一种日志采集电路和日志采集装置
技术领域
本实用新型涉及电子电路领域,特别涉及一种日志采集电路和日志采集装置。
背景技术
现有的常规PC(Personal Computer,个人计算机)日志采集装置用于采集PC系统下应用程序的日志,无法采集开机过程中CPU(Central Processing Unit,中央处理器)输出的日志信息,该日志信息一般为UART (Universal Asynchronous Receiver/Transmitter,通用异步收发传输器) 信号。开机过程中CPU输出的日志信息一般采用UART线接到一台采集用PC上,而UART线距离有限,批量生产过程中需要大量的采集用 PC,从而导致采集过程效率低,成本大。
实用新型内容
本实用新型旨在提供日志采集电路和日志采集装置,本申请能够更有效率地采集PC开机过程中输出的日志信息。
为实现上述目的,第一方面,本申请提供一种日志采集电路,包括:电源模块、信号输入模块、信号处理模块以及信号输出模块,所述信号输入模块与待测设备连接,所述信号处理模块与所述信号输入模块连接,所述信号输出模块与所述信号处理模块连接,所述信号输出模块与测试设备连接,所述电源模块与所述信号输入模块、所述信号处理模块及所述信号输出模块连接,
所述电源模块,用于为所述信号输入模块、所述信号处理模块及所述信号输出模块提供电源;
所述信号输入模块,用于获取所述待测设备的UART信号;
所述信号处理模块,用于将所述UART信号转换为网络信号;
所述信号输出模块,用于输出所述网络信号至所述测试设备,以使所述测试设备对所述待测设备进行日志采集。
在一些实施例中,所述信号输入模块包括:第一接口和第一电容,所述第一接口的前端与所述待测设备连接,所述第一接口的后端与所述信号处理模块连接,所述第一接口的后端包括十一个端口,
所述第一接口的第一端与所述电源模块、所述第一接口的第七端及所述第一电容的第一端连接,所述第一电容的第二端接地,所述第一接口的第四端、第十端及第十一端接地,所述第一接口的第二端和所述第一接口的第三端均与所述信号处理模块连接。
在一些实施例中,所述信号处理模块包括:第一芯片、时钟输入接口、第二电容、第三电容,
所述第一芯片的第五十七端与所述第一接口的第二端连接,所述第一芯片的第五十八端与所述第一接口的第三端连接,所述第一芯片的第十端与所述时钟输入接口的第三端和所述第三电容的第一端连接,所述第一芯片的第十一端与所述时钟输入接口的第一端和所述第二电容的第一端连接,所述第二电容的第二端和所述第三电容的第二端接地,所述第一芯片的第四端、第五端、第七端、第八端、第五十二端及第五十三端均与所述信号输出模块连接。
在一些实施例中,所述信号输出模块包括第一插座、第一电阻及第二电阻,所述第一插座的前端与所述测试设备连接,所述第一插座的后端包括十四个端口,
所述第一插座的第一端与所述第一芯片的第七端连接,所述第一插座的第二端与所述第一芯片的第八端连接,所述第一插座的第三端与所述第一芯片的第四端连接,所述第一插座的第六端与所述第一芯片的第五端连接,所述第一插座的第十端与所述第一芯片的第五十三端连接,所述第一插座的第十一端与所述第一芯片的第五十二端连接,所述第一插座的第四端和第五端与所述电源模块连接,所述第一插座的第九端通过所述第一电阻与所述电源模块连接,所述第一插座的第十二端通过所述第二电阻与所述电源模块连接,所述第一插座的第八端、第十三端及第十四端接地。
在一些实施例中,所述电源模块包括第一电源单元和第二电源单元,所述第一电源单元与所述第二电源单元连接,
所述第一电源单元,用于输出第一电压的电源;
所述第二电源单元,用于输出第二电压的电源。
在一些实施例中,所述第一电源单元包括第二芯片、第四电容、第五电容、第六电容,
所述第二芯片的第三端接入电源,所述第二芯片的第三端与所述第五电容的第一端连接,所述第五电容的第二端接地,所述第二芯片的第二端与所述第四电容的第一端和所述第六电容的第一端连接,所述第四电容的第二端、所述第六电容的第二端及所述第二芯片的第一端均接地,所述第二芯片的第二端输出所述第一电压的电源。
在一些实施例中,所述第二电源单元包括第三芯片、第七电容、第八电容及第九电容,
所述第三芯片的第三端接入所述第一电压的电源,所述第三芯片的第三端与所述第八电容的第一端连接,所述第八电容的第二端接地,所述第三芯片的第二端与所述第七电容的第一端和所述第九电容的第一端连接,所述第七电容的第二端、所述第九电容的第二端及所述第三芯片的第一端接地,所述第三芯片的第二端输出所述第二电压的电源。
在一些实施例中,所述日志采集电路还包括阻抗匹配模块,所述阻抗匹配模块与所述信号处理模块和信号输出模块连接,所述阻抗匹配模块用于为所述网络信号匹配电阻。
在一些实施例中,所述日志采集电路还包括显示模块,所述显示模块与所述电源模块连接,用于显示所述日志采集电路的工作状态。
第二方面,本申请提供一种日志采集装置,包括如上所述的日志采集电路。
本实用新型实施例的有益效果是:本实用新型公开了一种日志采集电路和日志采集装置,该日志采集电路包括:电源模块、信号输入模块、信号处理模块以及信号输出模块,所述信号输入模块与待测设备连接,所述信号处理模块与所述信号输入模块连接,所述信号输出模块与所述信号处理模块连接,所述信号输出模块与测试设备连接,所述电源模块与所述信号输入模块、所述信号处理模块及所述信号输出模块连接,所述电源模块用于为所述信号输入模块、所述信号处理模块及所述信号输出模块提供电源;所述信号输入模块用于获取所述待测设备的UART信号;所述信号处理模块用于将所述UART信号转换为网络信号;所述信号输出模块用于输出所述网络信号至所述测试设备,以使所述测试设备对所述待测设备进行日志采集,从而能够更有效率地采集所述待测设备输出的日志信息。
附图说明
一个或多个实施例通过与之对应的附图中的图片进行示例性说明,这些示例性说明并不构成对实施例的限定,附图中具有相同参考数字标号的元件表示为类似的元件,除非有特别申明,附图中的图不构成比例限制。
图1是本实用新型实施例提供的一种日志采集系统的结构框图;
图2是本实用新型实施例提供的另一种日志采集系统的结构框图;
图3是本实用新型实施例提供的一种日志采集电路的结构框图;
图4是本实用新型实施例提供的电源模块的电路结构示意图;
图5是本实用新型实施例提供的信号输入模块的电路结构示意图;
图6是本实用新型实施例提供的信号处理模块的电路结构示意图;
图7是本实用新型实施例提供的信号输出模块的电路结构示意图;
图8是本实用新型实施例提供的阻抗匹配模块的电路结构示意图;
图9是本实用新型实施例提供的显示模块的电路结构示意图。
具体实施方式
为了便于理解本实用新型,下面结合附图和具体实施例,对本实用新型进行更详细的说明。需要说明的是,当元件被表述“固定于”另一个元件,它可以直接在另一个元件上、或者其间可以存在一个或多个居中的元件。当一个元件被表述“连接”另一个元件,它可以是直接连接到另一个元件、或者其间可以存在一个或多个居中的元件。本说明书所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的。
除非另有定义,本说明书所使用的所有的技术和科学术语与属于本实用新型的技术领域的技术人员通常理解的含义相同。本说明书中在本实用新型的说明书中所使用的术语只是为了描述具体的实施例的目的,不是用于限制本实用新型。本说明书所使用的术语“和/或”包括一个或多个相关的所列项目的任意的和所有的组合。
为了解决现有技术的PC开机日志采集方案中UART(Universal AsynchronousReceiver/Transmitter,通用异步收发传输器)线距离有限而采集效率低、成本高的问题,本实用新型实施例提供了一种日志采集电路和日志采集装置,将UART信号转换为网络信号,从而提高采集的效率。UART线是一种通用串行数据总线,用于异步通信。该总线双向通信,可以实现全双工传输和接收。UART信号为UART线输出的信号。
请参阅图1,图1是本实用新型实施例提供的一种日志采集系统的结构框图。如图1所示,该日志采集系统100包括待测设备10、日志采集装置20及测试设备30,待测设备10与日志采集装置20连接,日志采集装置20与测试设备30连接。该日志采集装置20包括如下所述的日志采集电路。
该日志采集装置20包括如下所述的日志采集电路,该日志采集装置20能够将待测设备10输出的UART信号转换为网络信号,将网络信号输送至测试设备30。该待测设备10的日志信息通过UART信号传输。该待测设备10一般为PC(Personal Computer,个人计算机)等通过UART 信号输出日志信息的设备。测试设备30一般为PC等能够运行采集日志程序的设备。
需要说明的是,待测设备10与日志采集装置20间通过UART线连接,日志采集装置20与测试设备30通过网络线连接。待测设备10通过UART线输出的UART信号至日志采集装置20,该日志采集装置20 将UART信号转换为网络信号,然后日志采集装置20输出网络信号至测试设备30,测试设备30通过该网络信号获取待测设备10的日志信息。
当需要采集多台待测设备的日志信息时,请参阅图2,图2是本实用新型实施例提供的另一种日志采集系统的结构框图。如图2所示,该日志采集系统100包括待测设备11、待测设备12、待测设备13、日志采集装置21、日志采集装置22、日志采集装置23以及测试设备30。
当用户想要采集待测设备11、待测设备12及待测设备13的日志信息时,分别设备日志采集装置21、日志采集装置22及日志采集装置23 与三个待测设备连接即可。
当需要采集多台待测设备的日志信息时,与上述采集三台待测设备的日志信息的过程类似,由于网络线的传输距离远大于UART线,所以当可以减少采集用的待测设备的数量,例如PC,从而提高采集效率,节省采集成本。
在一些实施例中,当需要采集的待测设备数量很多,例如上百台时,可以增加交换机(Ethernet switch)(图未示)。交换机是一个扩大网络的器材,能为子网络提供更多的连接端口,以便连接更多的计算机。该交换机可以连接日志采集装置和测试设备,该交换机可以同时连接多个日志采集装置,从而使测试设备采集多个待测设备的日志信息。
请参阅图3,图3是本实用新型实施例提供的一种日志采集电路的结构框图。如图3所示,该日志采集电路20包括:电源模块201、信号输入模块202、信号处理模块203以及信号输出模块204,信号输入模块202与待测设备10连接,信号处理模块203与信号输入模块202连接,信号输出模块204与信号处理模块203连接,信号输出模块204与测试设备30连接,电源模块201与信号输入模块202、信号处理模块 203及信号输出模块204连接。其中,电源模块201用于为信号输入模块202、信号处理模块203及信号输出模块204提供电源。信号输入模块202用于获取待测设备10的UART信号。信号处理模块203用于将 UART信号转换为网络信号。信号输出模块204用于输出网络信号至测试设备30,以使测试设备30对待测设备10进行日志采集。
请参阅图4,图4是本实用新型实施例提供的电源模块的电路结构示意图。在一些实施例中,电源模块201包括第一电源单元2011和第二电源单元2012,第一电源单元2011与第二电源单元2012连接,第一电源单元2011用于输出第一电压的电源。第二电源单元2012用于输出第二电压的电源。
其中,第一电压可为3.3V,第二电压可为1.8V,VBUS端接入的电压一般为5V电压。
在一些实施例中,第一电源单元2011包括第二芯片U2、第四电容 C3、第五电容C6、第六电容C9。第二芯片U2的第三端接入电源,第二芯片U2的第三端与第五电容C6的第一端连接,第五电容C6的第二端接地,第二芯片U2的第二端与第四电容C3的第一端和第六电容C9 的第一端连接,第四电容C3的第二端、第六电容C9的第二端及第二芯片U2的第一端均接地,第二芯片U2的第二端输出第一电压的电源。
在一些实施例中,第二电源单元2012包括第三芯片U3、第七电容 C7、第八电容C8及第九电容C10。第三芯片U3的第三端接入第一电压的电源,第三芯片U3的第三端与第八电容C8的第一端连接,第八电容C8的第二端接地,第三芯片U3的第二端与第七电容C7的第一端和第九电容C10的第一端连接,第七电容C7的第二端、第九电容C10的第二端及第三芯片U3的第一端接地,第三芯片U3的第二端输出第二电压的电源。
请参阅图5,图5是本实用新型实施例提供的信号输入模块的电路结构示意图。在一些实施例中,信号输入模块202包括:第一接口USB1 和第一电容C2,第一接口USB1的前端与待测设备10连接,第一接口 USB1的后端与信号处理模块203连接,第一接口USB1的后端包括十一个端口。第一接口USB1的第一端与电源模块201、第一接口USB1 的第七端及第一电容C2的第一端连接,第一电容C2的第二端接地,第一接口USB1的第四端、第十端及第十一端接地,第一接口USB1的第二端和第一接口USB1的第三端均与信号处理模块203连接。第一接口 USB1一般为USB(Universal Serial Bus,通用串行总线)公头。
该信号输入模块202用于与待测设备10通过UART线连接,可接收来自待测设备10的UART信号。
请参阅图6,图6是本实用新型实施例提供的信号处理模块的电路结构示意图。在一些实施例中,信号处理模块203包括:第一芯片U1、时钟输入接口X1、第二电容C4、第三电容C5。第一芯片U1的第五十七端与第一接口USB1的第二端连接,第一芯片U1的第五十八端与第一接口USB1的第三端连接,第一芯片U1的第十端与时钟输入接口X1 的第三端和第三电容C5的第一端连接,第一芯片U1的第十一端与时钟输入接口X1的第一端和第二电容C4的第一端连接,第二电容C4的第二端和第三电容C5的第二端接地,第一芯片U1的第四端、第五端、第七端、第八端、第五十二端及第五十三端均与信号输出模块204连接。
其中,第一芯片U1用于将UART信号转换为网络信号,时钟输入接口X1用于输入时钟信号从而辅助第一芯片U1工作。
请参阅图7,图7是本实用新型实施例提供的信号输出模块的电路结构示意图。在一些实施例中,信号输出模块204包括第一插座J1、第一电阻R2及第二电阻R3,第一插座J1的前端与测试设备30连接,第一插座J1的后端包括十四个端口。第一插座J1的第一端与第一芯片U1 的第七端连接,第一插座J1的第二端与第一芯片U1的第八端连接,第一插座J1的第三端与第一芯片U1的第四端连接,第一插座J1的第六端与第一芯片U1的第五端连接,第一插座J1的第十端与第一芯片U1 的第五十三端连接,第一插座J1的第十一端与第一芯片U1的第五十二端连接,第一插座J1的第四端和第五端与电源模块201连接,第一插座 J1的第九端通过第一电阻R2与电源模块201连接,第一插座J1的第十二端通过第二电阻R3与电源模块201连接,第一插座J1的第八端、第十三端及第十四端接地。
其中,第一插座J1可为RJ45插座,RJ45插座的内部集成有网络变压器,可将第一芯片U1输出的网络信号转换为可被测试设备30处理的网络信号。然后将该可被测设设备30处理的网络信号,发送至测试设备30。
请参阅图8,图8是本实用新型实施例提供的阻抗匹配模块的电路结构示意图。如图在一些实施例中,日志采集电路20还包括阻抗匹配模块206,阻抗匹配模块206与信号处理模块203和信号输出模块204 连接,阻抗匹配模块206用于为网络信号匹配电阻。
其中,第三电阻R4、第四电阻R5、第五电阻R6、第六电阻R7为网络信号匹配电阻,使得阻抗匹配,利于网络信号的传输。
请参阅图9,图9是本实用新型实施例提供的显示模块的电路结构示意图。在一些实施例中,日志采集电路20还包括显示模块206,显示模块206与电源模块201连接,用于显示日志采集电路20的工作状态。
可通过发光二极管LED1的亮灭判断该日志采集电路20的工作状态,当发光二极管LED1亮时表示该日志采集电路20在工作,当发光二极管LED1不亮时表示该日志采集电路20没有工作。
本实用新型实施例公开了一种日志采集电路20,该日志采集电路 20包括:电源模块201、信号输入模块202、信号处理模块203以及信号输出模块204,信号输入模块202与待测设备10连接,信号处理模块 203与信号输入模块202连接,信号输出模块204与信号处理模块203 连接,信号输出模块204与测试设备30连接,电源模块201与信号输入模块202、信号处理模块203及信号输出模块204连接,电源模块201 用于为信号输入模块202、信号处理模块203及信号输出模块204提供电源;信号输入模块202用于获取待测设备10的UART信号;信号处理模块203用于将UART信号转换为网络信号;信号输出模块204用于输出网络信号至测试设备30,以使测试设备30对待测设备10进行日志采集,从而能够更有效率地采集待测设备10输出的日志信息。
需要说明的是,本实用新型的说明书及其附图中给出了本实用新型的较佳的实施例,但是,本实用新型可以通过许多不同的形式来实现,并不限于本说明书所描述的实施例,这些实施例不作为对本实用新型内容的额外限制,提供这些实施例的目的是使对本实用新型的公开内容的理解更加透彻全面。并且,上述各技术特征继续相互组合,形成未在上面列举的各种实施例,均视为本实用新型说明书记载的范围;进一步地,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,而所有这些改进和变换都应属于本实用新型所附权利要求的保护范围。

Claims (10)

1.一种日志采集电路,其特征在于,包括:电源模块、信号输入模块、信号处理模块以及信号输出模块,所述信号输入模块与待测设备连接,所述信号处理模块与所述信号输入模块连接,所述信号输出模块与所述信号处理模块连接,所述信号输出模块与测试设备连接,所述电源模块与所述信号输入模块、所述信号处理模块及所述信号输出模块连接,
所述电源模块,用于为所述信号输入模块、所述信号处理模块及所述信号输出模块提供电源;
所述信号输入模块,用于获取所述待测设备的UART信号;
所述信号处理模块,用于将所述UART信号转换为网络信号;
所述信号输出模块,用于输出所述网络信号至所述测试设备,以使所述测试设备对所述待测设备进行日志采集。
2.根据权利要求1所述的日志采集电路,其特征在于,所述信号输入模块包括:第一接口和第一电容,所述第一接口的前端与所述待测设备连接,所述第一接口的后端与所述信号处理模块连接,所述第一接口的后端包括十一个端口,
所述第一接口的第一端与所述电源模块、所述第一接口的第七端及所述第一电容的第一端连接,所述第一电容的第二端接地,所述第一接口的第四端、第十端及第十一端接地,所述第一接口的第二端和所述第一接口的第三端均与所述信号处理模块连接。
3.根据权利要求2所述的日志采集电路,其特征在于,所述信号处理模块包括:第一芯片、时钟输入接口、第二电容、第三电容,
所述第一芯片的第五十七端与所述第一接口的第二端连接,所述第一芯片的第五十八端与所述第一接口的第三端连接,所述第一芯片的第十端与所述时钟输入接口的第三端和所述第三电容的第一端连接,所述第一芯片的第十一端与所述时钟输入接口的第一端和所述第二电容的第一端连接,所述第二电容的第二端和所述第三电容的第二端接地,所述第一芯片的第四端、第五端、第七端、第八端、第五十二端及第五十三端均与所述信号输出模块连接。
4.根据权利要求3所述的日志采集电路,其特征在于,所述信号输出模块包括第一插座、第一电阻及第二电阻,所述第一插座的前端与所述测试设备连接,所述第一插座的后端包括十四个端口,
所述第一插座的第一端与所述第一芯片的第七端连接,所述第一插座的第二端与所述第一芯片的第八端连接,所述第一插座的第三端与所述第一芯片的第四端连接,所述第一插座的第六端与所述第一芯片的第五端连接,所述第一插座的第十端与所述第一芯片的第五十三端连接,所述第一插座的第十一端与所述第一芯片的第五十二端连接,所述第一插座的第四端和第五端与所述电源模块连接,所述第一插座的第九端通过所述第一电阻与所述电源模块连接,所述第一插座的第十二端通过所述第二电阻与所述电源模块连接,所述第一插座的第八端、第十三端及第十四端接地。
5.根据权利要求1至4任一项所述的日志采集电路,其特征在于,所述电源模块包括第一电源单元和第二电源单元,所述第一电源单元与所述第二电源单元连接,
所述第一电源单元,用于输出第一电压的电源;
所述第二电源单元,用于输出第二电压的电源。
6.根据权利要求5所述的日志采集电路,其特征在于,所述第一电源单元包括第二芯片、第四电容、第五电容、第六电容,
所述第二芯片的第三端接入电源,所述第二芯片的第三端与所述第五电容的第一端连接,所述第五电容的第二端接地,所述第二芯片的第二端与所述第四电容的第一端和所述第六电容的第一端连接,所述第四电容的第二端、所述第六电容的第二端及所述第二芯片的第一端均接地,所述第二芯片的第二端输出所述第一电压的电源。
7.根据权利要求6所述的日志采集电路,其特征在于,所述第二电源单元包括第三芯片、第七电容、第八电容及第九电容,
所述第三芯片的第三端接入所述第一电压的电源,所述第三芯片的第三端与所述第八电容的第一端连接,所述第八电容的第二端接地,所述第三芯片的第二端与所述第七电容的第一端和所述第九电容的第一端连接,所述第七电容的第二端、所述第九电容的第二端及所述第三芯片的第一端接地,所述第三芯片的第二端输出所述第二电压的电源。
8.根据权利要求5所述的日志采集电路,其特征在于,所述日志采集电路还包括阻抗匹配模块,所述阻抗匹配模块与所述信号处理模块和信号输出模块连接,所述阻抗匹配模块用于为所述网络信号匹配电阻。
9.根据权利要求5所述的日志采集电路,其特征在于,所述日志采集电路还包括显示模块,所述显示模块与所述电源模块连接,用于显示所述日志采集电路的工作状态。
10.一种日志采集装置,其特征在于,包括如权利要求1-9任一项所述的日志采集电路。
CN202220388724.8U 2022-02-24 2022-02-24 一种日志采集电路和日志采集装置 Active CN216871057U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202220388724.8U CN216871057U (zh) 2022-02-24 2022-02-24 一种日志采集电路和日志采集装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202220388724.8U CN216871057U (zh) 2022-02-24 2022-02-24 一种日志采集电路和日志采集装置

Publications (1)

Publication Number Publication Date
CN216871057U true CN216871057U (zh) 2022-07-01

Family

ID=82155512

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202220388724.8U Active CN216871057U (zh) 2022-02-24 2022-02-24 一种日志采集电路和日志采集装置

Country Status (1)

Country Link
CN (1) CN216871057U (zh)

Similar Documents

Publication Publication Date Title
CN201781162U (zh) 缆线组与电子装置
CN104466578B (zh) 具有两种网络接口的网络转接卡
US20110252277A1 (en) Electronic device with debugging and software updating function
CN101030185B (zh) Usb转串口线缆更新装置
CN216871057U (zh) 一种日志采集电路和日志采集装置
CN109358995A (zh) 一种多功能测试背板及测试方法
CN207115402U (zh) Usb接口电路
CN102411528A (zh) Mxm接口测试连接卡及具有该测试连接卡的测试系统
CN218938947U (zh) 基于硬件仿真加速器的jtag接口适配板及系统
CN112231249A (zh) 一种兼容多种通信接口的终端设备及其控制方法
CN204697180U (zh) 机芯主板及电视机
CN212229622U (zh) 导航模组测试装置及系统
CN103150280A (zh) 一种总线接口转接板和数据传输系统
CN206353307U (zh) 用于调试外设的移动终端
CN219372873U (zh) 组合式手持维护终端
CN108132902B (zh) 一种可自适应电压的uart转usb系统和方法
CN111880974B (zh) 一种兼容多类型服务器测试的装置及方法
CN219371586U (zh) 带跌落保护的组合式手持维护终端
CN218630632U (zh) 一种集成数据采集模块和微型主机的电路
TWI524177B (zh) 除錯測試電路及其方法
CN214375135U (zh) RoCE芯片测试装置
CN220438926U (zh) 传输路径转换电路、芯片及电子设备
CN218413274U (zh) 信号处理装置及其信号处理转换器
CN215494994U (zh) 一种用于c型接口功能的测试装置
CN213182730U (zh) 转换器以及vr控制系统

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20231103

Address after: 518000, 4th Floor, No. 31, Xiacun Community, Gongming Street, Guangming District, Shenzhen City, Guangdong Province

Patentee after: Shenzhen Baoxinchuang Information Technology Co.,Ltd.

Address before: 518000 2nd floor, no.6, huidebao Industrial Park, No.11, second industrial zone, Baihua community, Guangming Street, Guangming District, Shenzhen City, Guangdong Province

Patentee before: Shenzhen baoxinchuang Technology Co.,Ltd.

TR01 Transfer of patent right