CN209072443U - 一种mipi中消除随机码抖动噪声的发送电路 - Google Patents

一种mipi中消除随机码抖动噪声的发送电路 Download PDF

Info

Publication number
CN209072443U
CN209072443U CN201822277509.7U CN201822277509U CN209072443U CN 209072443 U CN209072443 U CN 209072443U CN 201822277509 U CN201822277509 U CN 201822277509U CN 209072443 U CN209072443 U CN 209072443U
Authority
CN
China
Prior art keywords
signal
register
din
random code
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201822277509.7U
Other languages
English (en)
Inventor
孔亮
刘亚东
庄志青
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canxin Semiconductor Shanghai Co ltd
Original Assignee
BRITE SEMICONDUCTOR (SHANGHAI) Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BRITE SEMICONDUCTOR (SHANGHAI) Corp filed Critical BRITE SEMICONDUCTOR (SHANGHAI) Corp
Priority to CN201822277509.7U priority Critical patent/CN209072443U/zh
Application granted granted Critical
Publication of CN209072443U publication Critical patent/CN209072443U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本实用新型公开了一种mipi中消除随机码抖动噪声的发送电路,包括第一寄存器、异或门、反相器、传输门、第二寄存器和第三寄存器,数据信号DIN_pre和第一时钟信号CLK经过第一寄存器产生延迟信号DIN_DL;延迟信号DIN_DL和数据信号DIN_pre经过异或门产生异或信号DXOR;当数据信号DIN_pre存在连续0或1时,异或信号DXOR为0,传输门开启,第二时钟信号CLK2经过第二寄存器产生跳变信号DINC,以及跳变信号DINC的反相信号DIND;数据信号DIN_pre和第二时钟信号CLK2经过第三寄存器,产生随机码信号DIN,以及随机码信号DIN的反相信号DINB。本实用新型从根本上消除了随机码导致的抖动噪声。

Description

一种mipi中消除随机码抖动噪声的发送电路
技术领域
本实用新型涉及mipi(移动产业处理器接口)高速信号发送电路技术领域,尤其涉及mipi中消除随机码抖动噪声的发送电路。
背景技术
在mipi等高速信号发送电路中,驱动电路及前级驱动电路的电源通常由无电容型LDO(low drop out,低压差线性稳压器)供电,如图2所示,在高速随机码信号DIN传送时,LDO的电流负载也同时高速随机切换,无电容型LDO对高频电流负载响应有限,形成无法消除的随机纹波,当随机大小的纹波作用在驱动电路及前级驱动电路的信号边沿时,信号由此产生抖动A1、A2、A3,其大小各不相同,因而信号上升沿速度各不相同,影响眼图质量。图2中,VLDO表示电压。传统做法是提高无电容LDO的瞬态响应速度,但是片内电容面积大,效果有限。
发明内容
本实用新型的目的在于提供一种mipi中消除随机码抖动噪声的发送电路,消除了随机码导致的抖动噪声。
实现上述目的的技术方案是:
一种mipi中消除随机码抖动噪声的发送电路,包括第一寄存器、异或门、反相器、传输门、第二寄存器和第三寄存器,
数据信号DIN_pre和第一时钟信号CLK经过所述第一寄存器,产生慢一比特的延迟信号DIN_DL;
延迟信号DIN_DL和数据信号DIN_pre经过异或门,产生异或信号DXOR;
异或信号DXOR经反相器产生的反相信号以及异或信号DXOR连接所述传输门的两个控制端,第二时钟信号CLK2连接所述传输门的输入端;所述传输门的输出端连接所述第二寄存器;
当数据信号DIN_pre存在连续0或1时,异或信号DXOR为0,所述传输门开启,第二时钟信号CLK2经过所述第二寄存器产生跳变信号DINC,以及跳变信号DINC的反相信号DIND;
数据信号DIN_pre和第二时钟信号CLK2经过所述第三寄存器,产生随机码信号DIN,以及随机码信号DIN的反相信号DINB。
本实用新型的有益效果是:本实用新型采用有效的结构设计,解决了驱动电路中随机码信号对LDO输出电源的随机纹波,进而从根本上消除了随机码导致的抖动噪声。
附图说明
图1是本实用新型的发送电路的电路图;
图2是现有技术中随机码信号及输出电压的示意图;
图3是本实用新型的发送电路中各信号的示意图;
图4是本实用新型中随机码信号及输出电压的示意图。
具体实施方式
下面将结合附图对本实用新型作进一步说明。
请参阅图1和图3,本实用新型的mipi中消除随机码抖动噪声的发送电路,包括第一寄存器1、异或门2、反相器3、传输门4、第二寄存器5和第三寄存器6。
数据信号DIN_pre和第一时钟信号CLK经过第一寄存器1,产生慢一比特的延迟信号DIN_DL。延迟信号DIN_DL和数据信号DIN_pre经过异或门2,产生异或信号DXOR。异或信号DXOR经反相器3产生的反相信号以及异或信号DXOR连接传输门4的两个控制端,第二时钟信号CLK2连接传输门4的输入端;传输门4的输出端连接第二寄存器5。
当数据信号DIN_pre存在连续0或1时,异或信号DXOR为0,传输门4开启,第二时钟信号CLK2经过第二寄存器5产生跳变信号DINC,以及跳变信号DINC的反相信号DIND。
数据信号DIN_pre和第二时钟信号CLK2经过第三寄存器6,产生随机码信号DIN,以及随机码信号DIN的反相信号DINB。
请参阅图4,产生四路信号:随机码信号DIN、随机码信号DIN的反相信号DINB、跳变信号DINC以及跳变信号DINC的反相信号DIND,各自通过四路相同的信号通路,则,在随机码信号DIN的任意两笔数据的边沿处四个信号通路都包含一个上升沿,一个下降沿,一个高电平,一个低电平,因而LDO负载由随机的变为规律的,输出电压VLDO可以有相同大小的纹波,例如抖动B1,B2,B3,相同,因而信号上升沿速度相同,消除了随机码带来的抖动噪声。
以上实施例仅供说明本实用新型之用,而非对本实用新型的限制,有关技术领域的技术人员,在不脱离本实用新型的精神和范围的情况下,还可以作出各种变换或变型,因此所有等同的技术方案也应该属于本实用新型的范畴,应由各权利要求所限定。

Claims (1)

1.一种mipi中消除随机码抖动噪声的发送电路,其特征在于,包括第一寄存器、异或门、反相器、传输门、第二寄存器和第三寄存器,
数据信号DIN_pre和第一时钟信号CLK经过所述第一寄存器,产生慢一比特的延迟信号DIN_DL;
延迟信号DIN_DL和数据信号DIN_pre经过异或门,产生异或信号DXOR;
异或信号DXOR经反相器产生的反相信号以及异或信号DXOR连接所述传输门的两个控制端,第二时钟信号CLK2连接所述传输门的输入端;所述传输门的输出端连接所述第二寄存器;
当数据信号DIN_pre存在连续0或1时,异或信号DXOR为0,所述传输门开启,第二时钟信号CLK2经过所述第二寄存器产生跳变信号DINC,以及跳变信号DINC的反相信号DIND;
数据信号DIN_pre和第二时钟信号CLK2经过所述第三寄存器,产生随机码信号DIN,以及随机码信号DIN的反相信号DINB。
CN201822277509.7U 2018-12-29 2018-12-29 一种mipi中消除随机码抖动噪声的发送电路 Withdrawn - After Issue CN209072443U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201822277509.7U CN209072443U (zh) 2018-12-29 2018-12-29 一种mipi中消除随机码抖动噪声的发送电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201822277509.7U CN209072443U (zh) 2018-12-29 2018-12-29 一种mipi中消除随机码抖动噪声的发送电路

Publications (1)

Publication Number Publication Date
CN209072443U true CN209072443U (zh) 2019-07-05

Family

ID=67102607

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201822277509.7U Withdrawn - After Issue CN209072443U (zh) 2018-12-29 2018-12-29 一种mipi中消除随机码抖动噪声的发送电路

Country Status (1)

Country Link
CN (1) CN209072443U (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109412558A (zh) * 2018-12-29 2019-03-01 灿芯半导体(上海)有限公司 一种mipi中消除随机码抖动噪声的发送电路
CN113781720A (zh) * 2021-09-13 2021-12-10 深圳市乐唯科技开发有限公司 一种去抖电路及自助支付设备

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109412558A (zh) * 2018-12-29 2019-03-01 灿芯半导体(上海)有限公司 一种mipi中消除随机码抖动噪声的发送电路
CN109412558B (zh) * 2018-12-29 2023-09-05 灿芯半导体(上海)股份有限公司 一种mipi中消除随机码抖动噪声的发送电路
CN113781720A (zh) * 2021-09-13 2021-12-10 深圳市乐唯科技开发有限公司 一种去抖电路及自助支付设备
CN113781720B (zh) * 2021-09-13 2023-03-14 深圳市乐唯科技开发有限公司 一种去抖电路及自助支付设备

Similar Documents

Publication Publication Date Title
CN107800654B (zh) 具有合并的馈通电容和前馈均衡的线路驱动器装置
CN104282255A (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示装置
US9118315B2 (en) Scheme to improve the performance and reliability in high voltage IO circuits designed using low voltage devices
CN209072443U (zh) 一种mipi中消除随机码抖动噪声的发送电路
CN104217693A (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示装置
JP2010041156A (ja) 半導体集積回路
CN109300493B (zh) 纹波补偿器、数据驱动电路及半导体器件
CN102594299B (zh) 一种方波发生器电路
CN105207658A (zh) 输出缓冲器
TW425764B (en) Output buffer circuit
WO2019133200A1 (en) Protection circuit for decoupling a low voltage circuitry from a high voltage circuitry
US7956655B1 (en) Output pad system and pad driving circuit thereof
CN109412558A (zh) 一种mipi中消除随机码抖动噪声的发送电路
CN114095004B (zh) 驱动电路
CN108242921B (zh) 锁存器和分频器
CN102946246A (zh) 一种用于提高电压驱动能力的缓冲器
CN111801660A (zh) 补偿usb 2.0高速应用中的直流损耗
CN106664090B (zh) 一种缓冲器电路和采用该电路的电子设备
US10979040B2 (en) Square wave generating method and square wave generating circuit
US9344081B2 (en) Line driver with separate pre-driver for feed-through capacitance
EP3057236A1 (en) Driver circuit for single wire protocol slave unit
CN103592987B (zh) 稳压电路
CN108736878B (zh) 电压电平移位器
CN103413567A (zh) 参考电压提供电路
KR101553658B1 (ko) 클럭신호 전달장치의 잡음 저감회로

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 201200 6th floor, building 2, Lide international, 1158 Zhangdong Road, Pudong New Area pilot Free Trade Zone, Shanghai

Patentee after: Canxin semiconductor (Shanghai) Co.,Ltd.

Address before: 6th floor, building 2, Lide international, 1158 Zhangdong Road, Pudong New Area pilot Free Trade Zone, Shanghai, 201203

Patentee before: BRITE SEMICONDUCTOR (SHANGHAI) Corp.

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned
AV01 Patent right actively abandoned

Granted publication date: 20190705

Effective date of abandoning: 20230905

AV01 Patent right actively abandoned

Granted publication date: 20190705

Effective date of abandoning: 20230905